KR940001048Y1 - 오퍼레이팅 프로그램 에러감시회로 - Google Patents

오퍼레이팅 프로그램 에러감시회로 Download PDF

Info

Publication number
KR940001048Y1
KR940001048Y1 KR2019910013164U KR910013164U KR940001048Y1 KR 940001048 Y1 KR940001048 Y1 KR 940001048Y1 KR 2019910013164 U KR2019910013164 U KR 2019910013164U KR 910013164 U KR910013164 U KR 910013164U KR 940001048 Y1 KR940001048 Y1 KR 940001048Y1
Authority
KR
South Korea
Prior art keywords
microcomputer
signal
terminal
resistor
inverter gate
Prior art date
Application number
KR2019910013164U
Other languages
English (en)
Other versions
KR930005387U (ko
Inventor
서경섭
Original Assignee
금성계전 주식회사
성기설
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성계전 주식회사, 성기설 filed Critical 금성계전 주식회사
Priority to KR2019910013164U priority Critical patent/KR940001048Y1/ko
Publication of KR930005387U publication Critical patent/KR930005387U/ko
Application granted granted Critical
Publication of KR940001048Y1 publication Critical patent/KR940001048Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

내용 없음.

Description

오퍼레이팅 프로그램 에러감시회로
제1도는 종래 오퍼레이팅 프로그램 에러감시회로도.
제2도는 제1도의 각부 동작 타이밍도.
제3도는 본 고안 오퍼레이팅 프로그램 에러감시 시스템 구성도.
제4도는 제3도의 에러감시부에 대한 상세 회로도.
제5도는 제4도의 각부 동작 타이밍도.
* 도면의 주요부분에 대한 부호의 설명
1 : 에러감지부 2 : 마이콤
3 : 음극선관제어부 4 : 음극선관
11-13 : 인버터게이트 TR1 : 트랜지스터
R1-R3 : 저항 C1 : 콘덴서
본 고안은 프로그램의 에러에 의한 마이콤의 동작중지를 자동 리세트시키는 오퍼레이팅 시스템의 프로그램 에러감시(Watch-dog Signal)에 관한 것으로, 특히 마이콤이 프로그램수행중 노이즈등으로 인하여 한번 프로그램의 에러가 발생시에 외부에서 마이콤의 중지된 동작을 해제하였던 것을 외부신호에 의하지않고 자체에서 마이콤을 자동리세트시켜 주도록하는 오퍼레이팅 프로그램 에러감시회로에 관한 것이다.
종래 오퍼레이팅 시스템의 프로그램 에러감시회로는 첨부된 도면 제1도에 도시된 바와같이, 입력단자(WS)를 통한 마이콤(도면에 미도시)의 감시신호(Watch-dog Signal)를 입력받아 이를 저항(R2) 및 콘덴서(C2)의 시정수에 의해 일정시간 지연시켜 출력하는 모노멀티(1)와, 스위치(SW1)의 온-오프 스위칭에 따라 전원단자 (Vcc)의 전원을 저항(R1) 및 콘덴서(C1)의 시정수으로 충, 방전하는 충방전부(3)와, 상기 충방전부(3)의 출력전압을 리세트단자(PR) 및 입력단자(D)로 입력받고 모노멀티(1)의 출력단자()신호를 클럭단자(CLK)로 입력받아 일정한 하이 또는 로우상태를 유지시키는 플립플롭(2)와, 상기 충방전부(3)의 출력전압 및 플립플롭(2)의 출력단자()전압을 앤드조합하여 리세트신호()를 마이콤에 입력하는 앤드게이트(AND1)로 구성되어 있는 것으로, 도면중 미 설명부호 R3는 저항이다.
이와같이 구성된 종래 오퍼레이팅 시스템의 프로그램 에러감시회로의 작용은 다음과 같다.
초기에 스위치(sw1)가 제2도의 (e)와같이 오프된 상태에서, 전원단자(Vcc)의 전원이 제2도의 (f)와같이 하이전위로 저항(R2) 및 콘덴서(C2)를 통해 모노멀티(1)의 입력단자(R/C)에 입력됨과 아울러 클리어단자(CLR) 및 입력단자(B2)로 인가되고, 마이콤의 감시신호가 제2도의 (a)와같이 하이신호로 모노멀티(1)의 입력단자 (B1)에 입력되면 그 모노멀티(1)의 출력단자()에서는 제2도의 (b)와같이 일정시간(t1)동안 하이신호가 출력되어 플립플롭(2)의 클럭단자(CLK)에 인가 된다. 이때 전원단자 (Vcc)의 전원은 충방전부(3)의 저항(R1) 및 콘덴서(C1)의 시정수에 의해 콘덴서(C1)에 제2도의 (c)와 같이 충전되고, 이후 충전이 완료되면 플립플롭(2)의 프리세트단자(PR) 및 앤드게이트(AND1)의 일측입력단자에는 제2도의 (c)와같이 하이신호가 입력된다. 이에따라 상기한 플립플롭(2)의 출력단자()서에는 충전 완료이후에 제2도의 (d)와같이 하이신호가 출력되어 앤드게이트(AND1)의 타측입력단자에 인가되고, 상기 앤드게이트(AND)는 충방전부(3)의 하이신호 및 플립플롭(2)의 출력단자에서 출력된 하이신호를 앤드조합하여 하이신호인 리세트신호()를 마이콤에 인가하게 된다. 상기 앤드게이트(AND1)로 부터 출력된 리세트신호()가 마이콤에 입력되면 마이콤은 정상적으로 오퍼레이팅 시스템의 프로그램을 수행하게됨과 아울러 제2도의 (a)와같이 일정시간(t2)마다 감시신호를 펄스형태로 모노멀티(1)의 입력단자(B1)로 인가하게 되는데 이때 상기 마이콤으로 부터 출력된 감시신호의 첫번째 펄스가 모노멀티(1)의 입력단자(B1)에 입력되면 그 모노멀티(1)의 출력단자()에서는 제2도의 (b)와같이 로우신호로 변환 출력되어 플립플롭(2)의 클럭단자(CLK)에 입력되나, 플립플롭(2)의 모노멀티(1)는 모노멀티(1)로 부터 하이신호가 입력되기전까지 제2도의 (d)와같이 계속 하이상태를 유지하여 상기 앤드게이트(AND1)에 입력하게 된다. 이와같이 마이콤이 프로그램 수행중에 외부의 노이즈등에 의해 일정시간(t2)마다 감시신호를 모노멀티(1)에 입력하지 않으면 그 모노멀티(1)의 출력단자()는 제2도의 (b)와같이 하이상태로 변환 출력되어 플립플롭(2)의 클럭단자(CLK)로 입력되고, 상리 모노멀티(1)로 부터 하이신호가 출력되면 플립플롭(2)의 출력단자()는 하이상태에서 로우상태로 변환되어 앤드게이트(AND1)의 입력단자에 입력된다. 이에따라 상기한 앤드게이트(AND1)의 출력단자에서는 제2도의 (e)와같이 로우신호인 리세트신호()가 출력되어 마이콤에 인가되므로써 그 마이콤이 동작을 중지하여 음극선관 및 디스플레이부를 오프시키게 된다. 이때 상기한 마이콤의 동작중지를 해제시키기 위해 스위치(SW1)를 제2도의 (f)와같이 턴-온시키게 되면 충방전부(3)의 콘덴서(C1)에 충전된 전원이 상기의 스위치(SW1)를 통해 방전되어 플립플롭(2)의 프리세트단자(PR)는 하이상태에서 로우상태로 변환되고, 상기 스위치(SW1)를 오프시키게 되면 전원단자(Vcc)의 전원이 충방전부(3)의 저항(R1) 및 콘덴서(C1)의 시정수에 의해 콘덴서(C1)에 충전이되고, 이후 충전이 완료되면 플립플롭(2)의 프리세트단자(PR)에는 하이신호가 인가되므로써 그 플립플롭(2)의 출력단자()가 다시 하이상태가 된다. 상기 플립플롭(2)으로 부터 출력된 하이신호는 충방전부(3)의 하이신호와 앤드게이트(AND1)에서 앤드조합되어 하이신호인 리세트신호()로 마이콤에 인가되므로써 그 마이콤은 다시 정상동작을 수행하게 된다.
그러나 이와같은 종래 오퍼레이팅 시스템의 프로그램 감시회로에 있어서는 마이콤이 프로그램 수행중 외부의 노이즈등에 의해 감시신호(Watch-dog Signal)를 한번이라도 모노멀티에 입력시키지 않게되면 즉, 감시신호를 한번이라도 수행하지 않게되면 마이콤이 동작을 중지하게 되는데 이때 자동적으로 마이콤의 동작중단이 해제되지 않고 반드시 외부에서 스위치 조작으로 리세트시켜 주어야 하는 문제점이 있었다.
본 고안은 이와같은 종래의 문제점을 감안하여 마이콤이 프로그램수행중 노이즈등으로 인하여 한번 프로그램의 에러가 발생시에 외부에서 마이콤의 중지된 동작을 해제하였던 것을 자체에서 마이콤의 동작중지 즉, 감시신호를 감지하여 외부신호에 의하지않고 마이콤을 자동리세트시켜 주도록 오퍼레이팅 프로그램 에러감시회로를 안출한 것으로, 이하 본 고안을 첨부한 도면에 의거 상세히 설명하면 다음과 같다.
제3도는 본 고안 오퍼레이팅 프로그램 에러감시 시스템 구성도로서, 이에 도시한 바와같이, 오페레이 시스템에 일정주기의 클럭을 발생하는 클럭발생부(5)와, 상기 클럭발생부(5)의 클럭펄스로 프로그램을 수행하는 마이콤(2)과, 외부의 노이즈등에 의한 상기 마이콤(2)의 에러 감시신호를 체크하여 그 마이콤(2)를 세트 및 리세트 시키는 에러감시부(1)와, 상기 마이콤(2)에서 출력된 데이타를 음극선관(4)에 디스플레이하는 음극선관제어부(3)로 구성한다.
제4도는 제3도의 에러감시부(1)에 대한 상세회로도로서, 이에 도시한 바와같이, 마이콤(2)으로 부터 감시신호가 입력되는 입력단자(WS)를 인버터게이트(11) 및 저항(R1)을 통해 트랜지스터(TR1)의 베이스에 접속하고, 상기 트랜지스터(TR1)의 콜렉터를 병렬접속된 저항(R3) 및 인버터게이트(I2)의 일단에 공통접속하여 그 접속점을 저항(R2)을 통해 전원단자(Vcc)에 접속함과 아울러 일단이 접지된 콘덴서(C1)의 타단에 접속하고, 상기한 인버터 게이트(I2) 및 저항(R3)의 타단을 인버터게이트(I3)를 통해 반전하여 마이콤(2)의 리세트단자에 접속 구성한다.
이와같이 구성된 본 고안의 작용, 효과를 제5도를 참조하여 상세히 설명하면 다음과 같다.
초기에 전원단자(Vcc)의 전원이 제5도의 (e)와같이 하이전위로 에러감시부 (1)에 입력되면 그 전원단자(Vcc)의 전원이 저항(R2) 및 콘덴서(C1)의 시정수 (T=R2*C1)에 의해 콘덴서(C1)에 서서히 충전되기 시작하여 노드(A)에는 제5도의 (a)와같은 전압이 걸리게 되므로 인버터게이트(I2)의 출력노드(B)는 제5도의 (b)와같이 처음 로우레벨에서 하이레벨로 변환되고, 그 하이신호는 인버터게이트(I3)를 통해 로우신호로 반전되어 리세트신호()는 제5도의 (c)와같이 계속 로우레벨 상태로 마이콤(2)에 입력된다. 이때 콘덴서(C1) 및 저항(R2)의 시정수에 의해 노드(A)의 전압이 계속상승하여 인버터게이트(I2)가 하이레벨로 인식하는 전압이 되면 그 인버터게이트(I2)의 출력노드(B)는 제5도의 (b)와같이 하이레벨에서 로우레벨로 되고, 이 로우신호가 인버터게이트(I3)를 통해 하이신호로 반전되므로써 리세트신호()는 제5도의 (c)와같이 로우레벨에서 하이레벨로되어 마이콤(2)에 입력된다. 상기에서 리세트신호()가 하이레벨이 되면 마이콤(2)은 동작을 중지하게 되는데 이때 상기 인버터게이트(I2)의 출력노드(B)가 로우레벨 상태가되면 콘덴서(C1)에 충전전압, 즉 노드(A)에 걸린전압이 저항(R3)을 통해 인버터게이트(I2)의 출력노드(B)로 흘러 노드(A)의 전위는 낮아지게 된다. 즉, R2≫R3 이므로 저항(R2)을 통해 차지(Charge)되는 것보다 저항(R3)을 통해 방전되는 양이 많음으로 인하여 노드(A)의 전위는 점점 낮아지게 된다.
상기 노드(A)의 전압이 계속 낮아져 인버터게이트(I2)가 로우레벨로 인식하는 전압이되면 그 인버터게이트(I2)의 출력노드(B)의 전압은 하이레벨 상태가 되어 인버터게이트(I3)를 통해 반전되므로써 리세트신호()는 제5도의 (c)와같이 로우상태가되어 마이콤(2)이 정상 동작을 수행하게 된다. 상기에서 인버터게이트(I2)의 출력노드(B)가 하이레벨 상태가 되면 상기와는 반대로 그 출력노드(B)의 전압이 저항(R3)을 통해 노드(A)로 흐르게되어 노드(A)의 전압은 다시 상승하게 되고, 노드(A)의 전압이 상승하여 인버터게이트(I2)가 하이레벨로 인식하는 전압이되면 마이콤(2)은 정상적으로 오페레이팅 시스템의 프로그램을 수행함과 아울러 제5도의 (d)와같이 일정시간(t1)마다 감시신호를 펄스형태로 출력하여 에러감시부(1)의 인버터게이트(I1)를 통해 반전시킨 후 다시 저항(R1)을 통해 트랜지스터(TR1)이 베이스에 인가하여 그 트랜지스터(TR1)를 턴-온시키므로써 노드(A)에 충전된 전위가 상기 턴-온된 트랜지스터(TR1)를 통해 인버터게이트(I1)가 로우레벨로 인식하기 직전까지 방전하였다가 다시 충전된다. 이와같이 일정시간(t1)마다 한번씩 상기한 트랜지스터 (TR1)를 턴-온시켜 노드(A)의 전위를 제5도의 (a)와같이 하이레벨과 로우레벨의 중간전위에 있게하면 인버터게이트(I2)의 출력노드 (B)전압은 제5도의 (b)와같이 하이레벨 상태가되고, 리세트신호()는 제5도의 (c)와같이 로우레벨 상태를 유지하여 마이콤(2)은 정상동작을 수행하게되고, 마이콤(2)의 정상동작에 의해 음극선관제어부(3)가 구동을하여 음극선관(4)에 데이타를 디스플레이 하게된다. 이와같이 마이콤(2)이 프로그램 수행중에 외부의 노이즈 즉, 프로그램 에러등에 의해 일정시간(t1)마다 제5도의 (c)와같이 감시신호를 에러감시부 (1)에 입력하지 않으면 에러감시부(1)의 트랜지스터(TR1)가 오프되고, 이에따라 노드(A)의 전압이 계속 증가하여 인버터게이트(I2)가 하이레벨로 인식하는 레벨이 도달하면 인버터게이트(I2)의 출력노드(B)는 하이레벨에서 로우레벨로 변환되고, 리세트신호()는 로우레벨에서 하이레벨로 변환되어 마이콤(2)은 동작을 중지하게 되는데, 이때 인버터게이트(I2)의 출력노드(B)전압이 로우레벨이되면 노드(A)의 전압은 다시 저항(R3)을 통해 인버터게이트(I2)의 출력노드(B)로 방전을 하여 그 인버터게이트(I2)가 로우레벨로 인식하는 전압레벨이되면 다시 인버터게이트(I2)의 출력노드(B)는 로우레벨에서 하이레벨로 변환되고, 리세트신호()는 하이레벨에서 로우레벨로 변환된다. 이에따라 마이콤(2)은 자동 리세트로 정상동작을 하여 오퍼레이팅 시스템의 프로그램을 수행하면서 감시신호를 다시 출력하게 된다.
이상에서 상세히 설명한 바와같이, 본 고안은 마이콤이 프로그램수행중 노이즈등으로 인하여 한번 프로그램의 에러가 발생시에 외부에서 마이콤의 중지된 동작을 해제하였던 것을 자체에서 마이콤의 동작중지 즉, 감시 신호를 감지하여 외부신호에 의하지않고 마이콤을 자체적으로 자동리세트시켜 주는 효과가 있다.

Claims (1)

  1. 오퍼레이팅 시스템의 프로그램 에러발생시 에러감시부(1)가 이를 감지하여 마이콤을 리세트시키는 오퍼레이팅 에러감시회로에 있어서, 상기 에러감시부(1)는 마이콤(2)으로 부터 감시신호가 입력되는 입력단자(WS)를 인버터게이트(11) 및 저항(R1)을 통해 트랜지스터(TR1)의 베이스에 접속하고, 상기 트랜지스터(TR1)의 콜렉터를 병렬접속된 저항(R3) 및 인버터게이트(I2)의 일단에 공통접속하여 그 접속점을 저항(R2)을 통해 전원단자(Vcc)에 접속함과 아울러 일단이 접지된 콘덴서(C1)의 타단에 접속하고, 상기한 인버터게이트(I2) 및 저항(R3)의 타단을 인버터게이트(I3)를 통해 반전하여 마이콤(2)의 리세트단자에 접속하여 구성한 것을 특징으로 하는 오퍼레이팅 프로그램에러감시회로.
KR2019910013164U 1991-08-20 1991-08-20 오퍼레이팅 프로그램 에러감시회로 KR940001048Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910013164U KR940001048Y1 (ko) 1991-08-20 1991-08-20 오퍼레이팅 프로그램 에러감시회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910013164U KR940001048Y1 (ko) 1991-08-20 1991-08-20 오퍼레이팅 프로그램 에러감시회로

Publications (2)

Publication Number Publication Date
KR930005387U KR930005387U (ko) 1993-03-22
KR940001048Y1 true KR940001048Y1 (ko) 1994-02-25

Family

ID=19318043

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910013164U KR940001048Y1 (ko) 1991-08-20 1991-08-20 오퍼레이팅 프로그램 에러감시회로

Country Status (1)

Country Link
KR (1) KR940001048Y1 (ko)

Also Published As

Publication number Publication date
KR930005387U (ko) 1993-03-22

Similar Documents

Publication Publication Date Title
US4766567A (en) One-chip data processing device including low voltage detector
US5172012A (en) Power-on clearing circuit in semiconductor IC
US4670676A (en) Reset circuit
JPH06110738A (ja) マイクロプロセッサの作動モニター装置
US4367423A (en) Reset signal generator
KR940001048Y1 (ko) 오퍼레이팅 프로그램 에러감시회로
GB2149984A (en) Backup power source circuit for control circuit
KR860002473Y1 (ko) 초기설정용 리세트 신호발생회로
JPH024526Y2 (ko)
KR920004986Y1 (ko) 리세트 겸용 워치도그회로
KR100228284B1 (ko) 타이밍 시퀀스를 이용한 방전회로
US4496855A (en) High voltage level detector and method
KR930008064Y1 (ko) 마이컴의 리세트회로
KR950005089Y1 (ko) 컴팩트디스크 플레이어의 도어 자동제어회로
JP2722348B2 (ja) 発振回路
SU1187254A1 (ru) Устройство задержки
JP2785973B2 (ja) マイクロコンピュータのリセット回路
JP2714689B2 (ja) マイクロコンピュータのリセット回路
KR0170868B1 (ko) 마이크로 프로세서를 이용한 범용제어기의 이상상태에 따른 과도현상 방지회로
KR900006712Y1 (ko) 정전 검출회로
KR930008110Y1 (ko) 마이컴의 폭주자동 리세트 장치
JP2853342B2 (ja) 異常発振検出回路
JPH05334461A (ja) 1チップマイクロコンピュータ
JPH0229117A (ja) リセット回路
KR19980013450U (ko) 마이콤 래치업 동작에 대한 자동 리셋장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971227

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee