KR940000601B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR940000601B1
KR940000601B1 KR1019900011154A KR900011154A KR940000601B1 KR 940000601 B1 KR940000601 B1 KR 940000601B1 KR 1019900011154 A KR1019900011154 A KR 1019900011154A KR 900011154 A KR900011154 A KR 900011154A KR 940000601 B1 KR940000601 B1 KR 940000601B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
data
crystal display
display data
analog
Prior art date
Application number
KR1019900011154A
Other languages
English (en)
Other versions
KR910003563A (ko
Inventor
쯔또무 후루하시
히로유끼 마노
데루미 다까시
기요까즈 니시오까
도시오 후따미
Original Assignee
가부시끼가이샤 히다찌세이사꾸쇼
미다 가쓰시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시끼가이샤 히다찌세이사꾸쇼, 미다 가쓰시게 filed Critical 가부시끼가이샤 히다찌세이사꾸쇼
Publication of KR910003563A publication Critical patent/KR910003563A/ko
Application granted granted Critical
Publication of KR940000601B1 publication Critical patent/KR940000601B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/12Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays
    • H04N3/127Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by switched stationary formation of lamps, photocells or light relays using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

내용 없음.

Description

액정표시장치
제1도는 종래의 액정표시장치의 블럭도.
제2도는 제1도에 도시한 X축 방향 구동수단의 상세한 블럭도.
제3도는 제1도에도시한 X축 방향 구동수단 및 Y축 방향 구동수단의 동작타이밍도.
제4도는 제3도의 표시데이타와 액정패널상에 화소를 표시하는 위치 사이의 관계를 도시한 개략적인도면.
제5도는 본 발명에 의한 액정표시장치의 실시예를 도시한 블럭도.
제6도는 제5도에 도시한 액정패널의 화소의구성을 도시한 개략적인도면.
제7도는 제5도에 도시한 S/P 수단의 상세한 블럭도.
제8도는 제5도에 도시한 X축 방향 구동수단의 상세한 블럭도.
제9도는 제5도 및 제7도에 도시한 S/P 수단의 동작타이밍도.
제10도는 제5도 및 제8도에 도시한 X축 방향 구동수단의 동작타이밍도.
* 도면의 주요부분에 대한 부호의 설명
101 : 어드레스 발생수단 103 : 화상메모리수단
105 : 데이타 출력수단 110 : S/P 수단
112 : X축 방향 구동수단 114 : Y축 방향 구동수단
116 : 액정패널 118 : D/A 변환기
본 발명은 인가된 전압에 따라서 휘도를 계단식으로 조절할 수 있는 멀티톤 제어기능을 실현하는 액정표시장치에 관한 것으로, 특히 아날로그 표시데이타 입력에 의해 9가지색 미만의 다색표시를 실현할 수 있는 액정표시장치를 구동하는 방법에 관한 것이다.
종래의 액정표시장치는 히다찌에서 제조한 HD63645F등과 같은 액정제어기를 사용하고, 표시해야할 화상데이타를 저장한 표시메모리에서 리드한 화상데이타를 하다찌에서 제조한 HD61104등과 같은 액정표시수단에 부여하고, 액정표시수단에서 부여한 화상데이타를 화면의 수평방향으로 라인마다 입력하여 액정패널에 출력하는 것에 의해 화상을 표시하는 것이다. 그러나, 이와 같은 종래의 액정표시장치에서는 입력데이타를 디지탈신호로써 취급하여 표시 "ON" 및 "OFF"를 1 및 0으로 나타내므로 9가지색 미만의 다색표시에 대해서는 고려하지 않았다.
종래의 액정표시장치는 JP-A-Sho62-203131에 기재된 "컬러 액정표시장치"에 공지되어 있다.
메모리회로에 데이타를 라이트 및 리드할 때에 표시데이타를 배열하기 위해서 S/P 변환회로 및 P/S 변환회로를 이용한다.
또, X전극 구동회로에 대한 입력 인터페이스의 균일한 비트폭을 형성하기 위해서 S/P 변환회로를 이용한다. 이것은 아날로그 방법으로 나타낸 표시데이타를 취급하지 않는다.
또한, JP-A-Sho63-181589에 기재된 "화상신호 변환회로"에서는 메모리회로를 거쳐서 표시데이타를 취급하고, 액정패널내의 처리를 실행한 다음에 표시데이타를 표시하는 방법은 수행하지 않는다.
종래의 액정표시장치를 제1도 내지 제4도를 참조하여 일반적인 방법으로 설명한다.
제1도는 종래의 액정표시장치를 도시한 블럭도이며, 동일 도면에서 (100)은 액정제어기, (101)은 어드레스 발생수단,(102)는 메모리 어드레스 및 (103)은 표시해야할 데이타를 저장하는 화상메모리수단(이하, 표시메모리라 한다)을 나타낸다. (104)는 메모리 어드레스(102)에 의해 표시메모리(103)에서 리드된 표시데이타를 나타내며, 8비트의 데이타 폭을 갖는다. (105)는 데이타 출력수단, (107)은 수평클럭 및 (108)은 라인스타트클럭을 나타내며,어드레스 발생수단(101)에 의해 발생된다. (109)는 데이타 시프트클럭(106)과 동기된 4비트폭의 액정표시데이타를 나타낸다. (200)은 X(축 방향) 구동수단, (201)은 라인액정표시데이타를 나타내고, (116)은 액정패널을 나타내며, 표시데이타를 액정패널에 표시하도록 X 구동회로(200)과 Y 구동수단(114)에 의해 구동된다.
제2도는 제1도에 도시한 종래의 액정표시장치내의 X 구동수단(200)의 구성을 상세하게 도시한 블럭도이다.
제2도에서, (300)은 시프트클럭(106)을 사용하여 1라인분의 액정표시데이타 (109)를 입력하는 데이타 시프트수단, (301)은 시프트 데이타를 나타내며, 데이타 시프트수단의 출력이고, (302)는 수평클럭(107)을 사용하여 시프트 데이타(301)을 래치하는 1라인 래치수단을 나타낸다.
X-DI 내지 X-D640은 1라인이 액정표시 화면상에서 640도트로 된 경우의 1라인 액정표시데이타(201)을 나타낸다.
제3도는 제1도의 X 구동수단(200) 및 Y 구동수단(114)가 액정패널(116)을 구동시키는 경우의 동작에 대한 타이밍도이다.
제3도에서, (a)는 수평클럭(107)을 나타내며, 표시 화면상에서의 수평주사기간마다 동기되어 발생되는 클럭이다. (b)는 데이타 시프트클럭(106)을 나타내며, 수평클럭(107)보다 높은 반복주파수를 갖는 클럭이고, 제2도에 도시한 데이타 시프트수단(300)에 입력되는 액정표시데이타(109)를 시프트하기 위해 사용된다. (c)는 액정표시데이타(109)를 나타내는 타이밍도이다. 액정표시데이타(109)로 형성된 것은 1 내지 160의 160세트(160×4비트=640도트)의 표시데이타이고, 각각은 데이타 시프트클럭(106)과 동기된다. (d)는(a)와 같은 수평클럭(107)을 나타내지만 타임스케일이 (a)보다 작다. (e)는 첫번째라인, 두번째라인, 세번째라인등의 데이타세트를 나타낸다. 1라인 액정표시데이타 X-D1 내지 X-D640은 수평클럭(107)과 동기된다. (f),(g) 및 (h)는 Y 구동수단(114)에 의해 출력된 표시라인데이타(115)를 나타낸다. 즉, (f)는 첫번째라인을 표시하는 표시라인데이타 Y-D3을 나타낸다.
제4도는 제3도의 4비트 병렬표시 데이타와 액정패널(116)상에 화소를 표시하는 위치 사이의 관계를 도시한 것이다.
제4도에서, 액정표시데이타(109)는 1 내지 160의 160세트(160×4비트=640비트)의 표시데이타이며, 액정패널(116)의 화면의 왼쪽끝에서의 4비트 단위의 화소에 해당한다.
이하, 동작을 설명하기 위해 다시 제1도를 참조한다.
제1도에서, 표시메모리(103)내에 저장되어 있는 화상정보는 어드레스 발생수단(101)에 의해 발생된 메모리 어드레스(102)에 따라서 리드되어 8비트폭을 갖는 메모리 표시데이타(104)로 된다. 이 메모리 표시데이타(104)는 데이타 출력수단(105)에 입력되어 액정패널측상의 인터페이스에 따라서 4비트폭을 갖는 데이타로 변환된다. 이 변환된 4비트 데이타는 액정표시데이타(109)로써 데이타 출력수단(105)에서 출력된다.
액정표시데이타(109)는 데이타 시프트클럭(106) 및 수평클럭(107)과 함께 X 구동수단(200)에 부여되고, 수평클럭(107)과 라인스타트클럭(108)은 Y 구동수단(114)에 부여된다. 이러한 방법으로, 액정표시데이타(109)는 액정패널(116)상에 표시된다.
이하, X 구동수단(200)과 Y 구동수단(114)의 동작을 제2도 및 제3도를 참조하여 설명한다.
제3도에서 명백한 바와 같이, 제2도에 도시한 데이타 시프트수단(300)은 최초의 수평클럭(107)은 출력후의 데이타 시프트클럭(106)에 따라서 160개의 표시데이타, 즉 640도트(160×4도트)의 데이타를 1수평기간중에 입력하여 시프트 데이타(301)로써 출력한다. 이 시프트 데이타(301)은 수평클럭(107)에 따라서 1라인 래치수단(302)에 의해 래치되어 1라인 데이타(201)(X-D1 내지 X-D640)이 형성된다. 즉, X 구동수단(200)은 현재의 데이타 시프트수단(300)내에 입력되어 있는 액정표시데이타(109)의 라인의 1라인전의 데이타를 1라인 데이타 (201)로써 1라인 래치수단(302)에서 액정패널(116)에 출력한다. 1라인 데이타(201)은 Y 구동수단(114)의 출력인 표시라인 데이타(115)(이하, 제3도의 (f) 및 (g)를 참조한다)에서 "하이 (H)로 되어 있는 라인 동안에 액정패널(116)상에 표시된다.
Y 구동수단(114)는 수평클럭(107)에 따라서 라인스타트클럭(108)을 입력하는 것에 의해 액정패널(116)의 첫번째라인 Y-D1을 "하이"로 하고, 수평클럭(107)이 입력될 때마다 두번째라인 Y-D2, 세번째라인 Y-D3의 순서로 "하이"인 라인을 시프트한다. 결과적으로, 제3도에서 명백한 바와 같이, X 구동수단(200)이 첫번째라인의 1라인 데이타(201)을 출력할때, Y 구동수단(114)는 표시라인데이타(115)의 Y-D1을 "하이"로 하고, X 구동수단(200)이 두 번째라인의 1라인 데이타(201)을 출력할 때, Y 구동수단(114)는 표시라인 데이타의 Y-D2를 "하이"로 한다. 각각의 화소에 대한 액정표시데이타(201)이 "하이"일 때 표시 ON의 동작을 실행하고, "로우"일 때 표시 OFF의 동작을 실행한다. 이러한 방법으로 표시데이타를 문자,도형등으로 액정패널(116)상에 표시한다.
상기 종래기술에서 표시데이타는 디지탈신호이고, 그 표시를 "ON"이나 "OFF"로 하는 블랙 및 화이트 표시는 "하이"나 "로우"로 되는 신호레벨로 실현시킬 수 있다. 따라서, 표시데이타로써 아날로그신호를 사용한 9가지색 미만의 다색(멀티톤)표시는 고려되지 않았다.
본 발명의 목적은 아날로그입력을 사용하는 것에 의해 9가지색 미만의 다색(멀티톤)을 표시하는 액정표시장치를 제공하는 것이다.
본 발명의 다른 목적은 고속화된 액정표시데이타를 입력하여 표시하는 액정표시장치를 제공하는 것이다.
본 발명의 또 다른 목적은 전압의 변화에 의해 임의로 변화하는 각 컬러의 휘도레벨을 표시하는 액정표시장치를 제공하는 것이다.
상기 목적을 달성하기 위해서, 본 발명에 의한 액정표시장치는 액정표시데이타를 입력하는 샘플링속도가 고속이고, 액정표시데이타를 입력하여 직렬 아날로그 화상데이타를 병렬 아날로그 화상데이타로 변환하는 기능을 갖는 직렬/병렬 변환수단(S/P수단)과, 1화소분의 액정표시데이타를 입력하는 샘플링속도가 저속이고, 수평방향의 1라인분의 액정표시데이타를 입력한 후에 Y축 방향 구동수단의 표시라인신호에 동기하여 출력하는 기능을 갖는 X축 방향 구동수단으로 구성되어 있으며, 이들 2개의 수단이 분리해서 배치되어 있다.
또, 상기한 S/P 수단과 X축 방향 구동수단은 액정패널의 화소를 구성하는 액정구동소자에 인가된 액정표시데이타를 아날로그신호의 형으로 출력하기 위한 아날로그양을 유지하도록 구성되어 있는 것이다.
S/P 수단은 수 MHz 내지 수십 MHz의 고속으로 전송된 직렬 아날로그 화상데이타를 샘플링하여 병렬 아날로그 화상데이타로 변환하는 것이다. 이때, 병렬 아날로그 화상데이타의 전송속도는 X축 방향 수단이 데이타를 충분히 샘플링할 수 있는 속도이다. X축 방향 구동수단은 상기한 S/P 수단에 의해 변환된 병렬아날로그 화상데이타를 샘플링하여 1라인분의 데이타를 입력한 다음에 Y축 방향 구동수단에서의 표시라인 데이타에 동기하여 1라인분의 액정표시데이타를 액정패널에 출력하는 것이다. 이 때, X축 방향 구동수단에 입력된 병렬 아날로그 화상데이타의 전압에 해당하는 전압은 액정패널에 부여되고, 이것에 의해 그 값에 해당하는 휘도로 액정패널상에 표시된다. 이러한 방법으로 다색으로 된 멀티톤 표시가 가능하게 된다.
본 발명의 상기 및 그밖의 목적과 새로운 특징은 본 명세서의 기술 및 첨부도면으로 명확하게 될 것이다.
이하, 본 발명의 실시예를 제5도 내지 제10도를 참조하여 설명한다.
제5도는 본 발명의 실시예를 도시한 블럭도이고, 동일도면에서 (100')는 컬러 액정제어기, (102)는 메모리 어드레스, (103R)은 컬러화상 데이타의 R성분을 데이타로써 저장하는 R 메모리수단(이하, R 표시메모리라 한다), (103G)는 컬러화상 데이타의 G성분을 데이타로써 저장하는 G 메모리수단(이하, G 표시메모리라 한다) 및 (103B)는 컬러화상 데이타의 B성분을 데이타로써 저장하는 B 메모리수단(이하, B 표시메모리라 한다)이고, (104R),(104G) 및 (104B)는 각각 메모리 어드레스(102)에 의해 R 표시메모리(103R), G 표시메모리(103G) 및 B 표시메모리(103B)에서 리드된 R 표시데이타, G 표시데이타 및 B 표시데이타를 나타낸다.
R 표시데이타(104R), G 표시데이타(104G) 및 B 표시데이타(104B)가 입력된 데이타 출력수단(105)는 데이타 시프트클럭(106)에 따라서 R 액정 표시데이타 (117R), G 액정표시데이타(117G) 및 B 액정표시데이타 (117B)로써 출력한다.
또, R 액정표시데이타(117R), G 액정표시데이타(117G) 및 B 액정표시데이타 (117B)는 전압 레벨차에 의해 각각의 컬러에 대한 휘도차를 나타낼 수 있도록 각각의 컬러에 대하여 여러개의 비트폭을 갖는 디지탈 표시데이타이다.(118)은 디지탈 표시데이타를 이날로그 표시데이타로 변환하는 D/A변환기이다. (109R), (109G) 및 (109B)는 아날로그 R 액정표시데이타, 아날로그 G 액정표시데이타 및 아날로그 B 액정표시데이타이다. 이하, 데이타 시프트클럭(106)의 주파수를 20MHz로 하여 설명한다.
(110)은 아날로그 R 액정표시데이타(109R), 아날로그 G 액정표시데이타 (109G) 및 아날로그 B 액정표시데이타(109B)를 입력하여 아날로그 병렬 액정표시데이타로 변환하는 S/P 수단이다. (112)는 S/P 수단(110)에 의해 변환된 10×3 비트의 아날로그 병렬 액정표시데이타(111)을 입력하여 액정패널(116)상에 화상데이타를 표시하기 위해 1라인분의 표시데이타를 입력하는 X축 방향 구동수단이다. 여기서, 1화소분의 액정표시데이타를 샘플링하는 X축 방향 구동수단(112)의 속도는 2MHz이다.
상술한 바와 같이, 데이타 시프트클럭(106)의 주파수가 20MHz이고, 또 X축 방향 구동수단(112)의 샘플링속도가 2MHz이므로, 상기한 S/P 수단(110)에 의해 출력된 데이타의 전송속도는 2MHz보다 낮아야 한다. 결과적으로, S/P 수단(110)에 의해 출력된 데이타 폭은, 즉 20MHz÷2MHz=10(비트폭)보다 크다. 본 발명의 실시예에서, 데이타 폭은 설명을 위해 10비트폭이라고 가정된다. (113)은 X축 방향 구동수단 (112)에 의해 출력된 1라인 액정표시데이타를 나타낸다.
제6도는 제5도에 도시한 액정패널(116)의 화소구성을 도시한 것이다. 각각의 라인이 왼쪽끝에서부터의 순서로 R,G 및 B로 구성되어 있고, X축 방향구동수단(112)는 화소포맷에 따라서 1라인 액정표시데이타(113)을 발생한다.
제7도는 제5도에 도시한 S/P 수단(110)의 구성을 도시한 상세한 블럭도이다
제7도에서, (602)는 데이타 시프트클럭(106)과 수평클럭(107)을 입력하여 샘플링회로의 샘플블럭 즉, 각각 R,G 및 B 화소(606R),(606G) 및 (606B)에 해당하는 래치클럭(603)을 발생하는 시프트 래지스터이다. 발생된 래치클럭(603)의 수는 R 화소 샘플링회로(606R), G 화소 샘플링회로(606G) 및 B 화소 샘플링회로(606B)의 샘플데이타 수 즉, 10이다. 아날로그 R 액정표시데이타(109R), 아날로그 G 액정표시데이타(109G) 및 아날로그 B 액정표시데이타(109B)중의 어느 하나에 있어서, 첫번째 화상데이타 세트가 유효일 때, 래치클럭(603-1)은 다시 유효로 되어 화상데이타를 래치한다. 다음에, 또 다른 하나에 있어서 열번째 화상데이타 세트가 유효일 때, 래치클럭(603-1)은 다시 유효로 되어 화상데이타를 래치한다. 이 래치클럭(603)은 이 동작을 반복한다. (604)는 스위칭동작을 실행하는 트랜지스터이다. (605)는 입력된 화상데이타의 아날로그 값을 저장하는 커패시터이다. R 화소 샘플링회로(606R), G 화소 샘플링회로(606G) 및 B 화소 샘플링회로(606B)중의 어느 하나는 트랜지스터 (604)와 커패시터(605)를 샘플링 데이타 세트의 수, 즉 10을 갖고 있다.
(607R),(607G) 및 (607B)는 각각 화소 샘플링회로(606R),(606G) 및 (606B)의 샘플링 데이타이다. (608R),(606G) 및 (608B)는 각각 입력데이타를 화소 샘플링회로 (606R),(606G) 및 (606B)의 샘플데이타(607R),(607G) 및 (607B)로 하여 래치클럭(603-10)에 의해 래치하는 래치회로이다. 각각의 화소래치회로 (608R),(608G) 및 (608B)는 10개의 트랜지스터(609)와 10개의 커패시터(610)을 갖고 있다. 트랜지스터(609)는 스위칭동작을 실행하고, 커패시터(610)은 데이타 유지동작을 실행한다. (111R),(111G) 및 (111B)는 화소 래치회로 (608R),(608G) 및 (608B)의 출력데이타인 아날로그 병렬 액정표시데이타이다.
제8도는 X측 방향 구동수단(112)의 상세한 블럭도이다.
제8도에서, (700)은 래치클럭(603-10)과 수평클럭(107)을 입력하여 1라인 액정표시데이타(113)을 위한 래치클럭(701)을 발생하는 시프트 레지스터이다. (702)는 트랜지스터, (703)은 커패시터이다. 제7도의 S/P 수단(110)의 출력데이타인 아날로그 병력 액정데이타(111)은 1라인 샘플링 액정표시데이타로 변환되어 1라인 액정표시데이타(113)으로써 출력된다. (705)는 트랜지스터, (706)은 커패시터이다.
제 9도는 제5도 및 제7도의 S/P 수단의 동작에 대한 여러 가지 신호의 타이밍도이다.
제9도에서, (a)는 수평클럭(107)이며, 수평주사기간마다 동기되어 발생된 클럭이다. (b)는 아날로그 R액정표시데이타(109R), (c)는 아날로그 G 액정표시데이타 (109G) 및 (d)는 아날로그 B 액정표시데이타(109B)를 나타낸다. (e)는 데이타 시프트클럭(106)을 나타내고, 1화소 데이타가 유효인 기간에 유효로 되고, 즉 (f)에도시한 래치클럭(603-1)을 발생하고, 래치클럭(603-2)는 (g)에, 래치클럭(603-3)은 1데이타 시프트클럭 폭을 갖는 (h)에 도시되어 있다. 래치클럭(603)은 아날로그 액정표시데이타(607R-2) 및 (k)에 도시한 샘플데이타(607R-10)을 유지한다. (i)에 도시한 샘플데이타(607R-1), (j)에 도시한 샘플데이타(607R-2) 및 (k)에 도시한 샘플데이타(607R-10)을 래치하는 것에 의해 얻어진 신호인(P),(q) 및 (r)에 도시한 아날로그 병렬 액정표시데이타(111R-1),(111R-2) 및 (111R-10)을 저장 및 유지하는 것을 알 수가 있다.
제10도는 제5도 및 제8도의 X축 방향 구동수단(112)의 동작에 대한 여러 가지 신호의 타이밍도이다.
제10도에서 (h)는 래치클럭(603-10)을 나타내고, 제7도에 도시한 시프트 레지스터(602)에 의해 발생된 클럭이다. (A),(B) 및 (C)는 각각 래치클럭(701-1), 래치클럭(701-2) 및 래치클럭(701-64)를 나타낸다. (h)에 도시한 래치클럭(603-10)의 기간마다 동기되어 발생되고, 또 시프트되고 있다는 것을 알 수가 있다. 이들 래치클럭(701-1), (701-2) 및 (701-64)는 각각 아날로그 병렬 액정표시데이타(111R-1),(111R-2) 및 (111R-10)을 래치하여 (E),(F) 및 (F)에 도시한 1라인 샘플링 액정표시데이타(704)를 얻는다. 또, 래치클럭(701-64)에 의해 래치되어 1라인 액정표시데이타(113)으로 된다. 제9도 및 제10도에서, 샘플데이타의 타이밍을 R 화소 샘플데이타(607R)에 대해서 나타내고, 아날로그 병렬액정표시데이타 (111)의 타이밍을 R 화소 아날로그 병렬 액정표시데이타(111R)에 대해서만 나타내었지만, 다른 G 및 B 화소에 대해서도 마찬가지의 동작을 하는 것은 물론이다.
이하, 동작을 설명하기 위해서 제5도를 다시 참조한다.
제5도에서, R 표시메모리(103R), G 표시메모리(103G), 및 B 표시메모리 (103B)내에 저장된 화소정보는 각각 어드레스 발생수단(101)에 의해 발생된 메모리 어드레스(102)에 따라서 리드되어 R 표시데이타(104R), G 표시데이타(104G) 및 B 표시데이타(104B)로 된다. 이들 R 표시데이타(104R), G 표시데이타(104G) 및 B 표시데이타(104B)는 데이타 출력수단(105)에 입력되고, 액정패널측의 인터페이스에 따라서 데이타 변환이 되고,데이타 시프트클럭(106)에 따라서 R 액정표시데이타 (117R), G 액정표시데이타(117G) 및 B 액정표시데이타(117B)로 되어 데이타 출력수단(105)를 거쳐서 출력된다.
디지탈신호인 R 액정표시데이타(117R), G 액정표시데이타(117G) 및 B 액정표시데이타(117B)는 D/A변환기(118)에 의해 아날로그신호인 아날로그 R 액정표시데이타(109R), 아날로그 G 액정표시데이타(109G) 및 아날로그 B 액정표시데이타 (109B)로 변환된다.
제6도에 도시한 각각의 컬러의 휘도차는 아날로그 R 액정표시데이타(109R), 아날로그 G 액정표시데이타(109G) 및 아날로그 B 액정표시데이타(109B)의 전위차에 의해 결정된다.
아날로그 R 액정표시데이타(109R), 아날로그 G 액정표시데이타(109G) 및 아날로그 B 액정표시데이타(109B)는 데이타 시프트클럭(106)과 수평클럭(107)이 함께 S/P 수단(110)에 부여되고, 수평클럭(107)과 라인스타트클럭(108)은 Y축 방향 구동수단(114)에 부여된다. S/P 수단(110)에서, 입력된 아날로그 R 액정표시데이타 (109R), 아날로그 G 액정표시데이타(109G) 및 아날로그 B 액정표시데이타(109B)는 각각 S/P 수단(112)에 입력되는 아날로그 병렬 R 액정표시데이타(111R), 아날로그 병렬 G 액정표시데이타(111G) 및 아날로그 병렬 B 액정표시데이타(111B)로 변환되어 1라인 액정표시데이타(113)으로 변환된다. 다음에 액정패널(116)상에 문자 또는도형으로써 표시된다.
이하, 본 발명을 실현하기 위해 사용된 S/P 수단의 동작을 제7도 및 제9도를 참조하여 설명한다.
제7도에서, 아날로그 R 액정표시데이타(109R), 아날로그 G 액정표시데이타 (109G) 및 아날로그 B 액정표시데이타(109B)는 각각 R 화소 샘플링회로(606R), G 화소 샘플링회로(606G) 및 B 화소 샘플링회로(606B)에 입력되어 래치회로(603)에 의해 샘플링된다. 이 샘플링의 상태를 도시한 타이밍은 제9도에 도시되어 있다.. (f),(g) 및 (h)에 도시한 래치클럭(603-1),(603-2) 및 (603-10)은 각각 입력된 아날로그 액정표시데이타(109R), (109G) 및 (109B)를 샘플링하여 (i),(j) 및 (k)에 도시한 샘플데이타(607R-1), (607R-2) 및 (607R-10)으로 된다.여기서, R 화소데이타를 샘플데이타에 대해서만 설명하였지만, 다른 G 및 B 화소데이타에 대해서도 마찬가지이다. 데이타 시프트클럭(106)과 수평클럭(107)을 제7도에 도시한 시프트 레지스터(602)에 입력할 때, 래치클럭(603-1),(603-2) 및 (603-10)이 발생되는데 그것에 대한 동작을 설명하겠다.
제9도에서, (b)에 도시한 아날로그 R 액정표시데이타(109R), (c)에 도시한 아날로그 G 액정표시데이타(109G) 및 (d)에 도시한 아날로그 B 액정표시데이타(109B)의 모든 화소데이타에서 1수평라인의 표시를 시작한 후에 첫번째 화소데이타 세트가 유효일 때, 래치클럭(603-1)은 화소데이타가 유효, 즉 1데이타 클럭 폭인 기간동안에 유효로 되어 첫번째 화소데이타 세트를 래치한다. 다음에, 두번째 화소데이타 세트가 유효일 때, 래치회로(603-2)는 유효로 되어 두번째 화소데이타 세트를 래치한다. 그에 따라서, 같은 동작이 계속해서 반복되게 되고,열번째 화소데이타가 유효일 때, 래치회로(603-10)은 유효로 되어 열번째 화소데이타 세트를 래치한다. 열한번째 화소데이타가 유효일 때, 래치클럭은 다시 유효로 되어 열한번째 화소데이타세트를 래치한다. 이 래치클럭(603)은 이 동작을 반복한다. 여기서, 시프트되어 유지되어 있는 샘플데이타(603-1),(603-2) 및 (603-10)이 갱신되기 전에 병렬데이타를 얻기 위한 데이타 배열을 실행하기 위해서, 제7도에 도시한 각각의 화소를 위한 래치회로 (608R), (608G) 및 (608B)를 사용한다. 이 동작의 상태를 도시한 타이밍은 제9도에 도시되어 있다. 시프트되어 유지되어 있는 (i)에 도시한 샘플데이타(607R-1),(J)에 도시한 샘플데이타(607R-2) 및 (k)에 도시한 샘플데이타(607R-10)이 갱신되기 전에, (h)에 도시한 래치클럭(603-10)을 래치하고, 데이타 배열을 실행하여 아날로그 병렬 액정데이타인(p)에 도시한 (111R-1),(q)에 도시한 (111R-2) 및 (r)에 도시한 (111R-10)로 되는 병렬데이타로 변환된다. 화소당 10비트의 병렬데이타(111R), (111G) 및 (111B)는 제1도 및 제7도에 도시한 X축 방향 구동수단(112)에 입력되어 1라인 액정데이타(113)으로 변환된다.
다음에, X축 방향 구동수단(112)의 동작을 제8도 및 제10도를 참조하여 설명한다.
제8도에서 화소당 10비트의 아날로그 병렬 R 액정표시데이타(111R), 아날로그 병렬 G 액정표시데이타(111G) 및 아날로그 병렬 B 액정표시데이타(111B)는 래치클럭(701)에 의해 640×3 트랜지스터(702)를 사용하여 스위칭동작되어 아날로그 데이타 값으로 640×3 커패시터(703)내에 저장된다. 이렇게 해서 저장된 데이타는 640×3비트의 1라인 샘플링 액정표시데이타(704)로써 출력된다. 이 래치동작의 상태를 도시한 타이밍은 제10도에 도시되어 있다. 여기서, (A),(B) 및 (C)에 도시한 래치클럭(701-1),(701-2) 및 (701-64)는 발생된다. 재차 제10도에서, 래치클럭(701-1),(701-2) 및 (701-64)가 래치클럭(603-10)의 기간마다 차례로 유효로 되는 것을 알 수 있다. 래치클럭(701-1)이 유효로 되는 기간은 첫번째 10비트 병렬데이타가 각각의 화소를 위한 입력된 아날로그 병렬 액정표시데이타(111R-1), (111R-2) 및 (111R-10)에서 유효로 되는 기간이다. 또, 래치클럭(701-2)가 유효로 되는 기간은 두번째 10비트 병렬 데이타가 각각의 화소를 위한 입력된 아날로그 병렬 액정표시데이타(111R-1),(111R-2) 및 (111R-10)에서 유효로 되는 기간이다.
이에 따라서, 이 동작은 계속해서 반복되고, 64번째 10비트 병렬 데이타 세트, 즉 1수평 표시라인의 마지막이 유효일 때, 래치클럭(701-64)는 유효로 된다. 또한, 1수평 표시라인 다음의 데이타가 입력될 때, 상술한 바와 같이 래치클럭(701-1),(701-2) 및 (701-64)는 동작을 반복한다. 또한, 샘플링 데이타(704-R1),(704-R2) 및 (704-R3)이 다음의 1라인 데이타로 갱신되기 전에 데이타 배열을 실행하여 640×3화소의 데이타를 얻기 위해서 제8도에도시한 각각의 화소에 대하여 배치된 트랜지스터(705) 및 커패시터(706)을 사용한다. 이 동작을 도시한 타이밍은 제10도 에도시되어 있다. (C)에 도시한 래치클럭(701-64), 시프트되어 유지되어 있는(D)에 도시한 샘플링 데이타 (704-R1), (E)에 도시한 샘플링 데이타(704-R2) 및 (G)에 도시한 샘플링 데이타(704-R640)이 갱신되기 전에 래치되고, 데이타 배열이 실행되어 1라인 액정표시데이타(H)(113-R1), (I)(113-R2) 및 (K)(113-R640)으로 어떻게 변환되는지를 알 수 있다. 또한, 제8도 및 제10도에 도시한 동작의 설명을 간략화할 목적으로 R 화소에 대해서만 설명하였지만 다른 G 및 B 화소에 대해서도 마찬가지의 동작을 실행한다. 이들 1라인 액정표시데이타(113)은 제5도에 도시한 액정패널(116)에 출력되어 문자 또는 도형으로 표시된다.
본 발명에 따르면, S/P 수단은 종래의 X축 방향 구동수단에 대하여 배치하므로 더욱 고속화되는 액정표시데이타에서도 용이하게 입력하여 표시할 수 있다는 효과가 있다.
또, X축 방향 구동수단을 S/P 수단으로 대체하지 않고 S/P 수단과 X축 방향 구동수단으로 분리해서 배치하므로 비용의 증가를 억제할 수 있다는 효과가 있다.
또한, S/P 수단, X축 방향 구동수단 및 아날로그 제어수단에 의해서, 액정제어기측에 휘도 계조 제어수단을 배치할 필요가 없으므로 액정표시장치를 간단화할 수 있다는 효과가 있다.
부가적으로, 각각의 컬러에 대한 휘도를 전압레벨의 변화에 의해 임의로 변화시킬 수 있다는 현저한 효과도 있다.

Claims (4)

  1. 아날로그신호의 액정표시데이타를 입력하여 액정패널(116)에 1라인분의 표시데이타로써 출력하는 X축 방향 구동수단(112), 상기 X축 방향 구동수단(112)에서 출력된 수평방향의 1라인분의 표시데이타가 유효일 때 Y축 방향의 수평라인신호를 유효로 하는 Y축 방향 구동수단(114), 화상데이타를 표시하는 액정패널(116)과 고속동작이 가능하고, 직렬 아날로그 화상데이타를 병렬 아날로그 화상데이타로 변환시키는 기능을 갖는 직렬/병렬 변환수단(S/P 수단) (110)을 포함하며, 상기 X축 방향 구동수단(112)는 저속동작이 가능하고, 상기 병렬 아날로그 화상데이타를 입력하여 상기 액정패널(116)에 수평방향의 1라인분의 액정표시데이타로써 출력하는 기능을 갖는 액정표시장치.
  2. 특허청구의 범위 제1항에 있어서, 상기 아날로그 표시데이타는 래치클럭에 의해 상기 S/P 변환수단(110)에서 순환적으로 출력되는 액정표시장치.
  3. 특허청구의 범위 제1항에 있어서, 상기 아날로그 표시데이타는 래치클럭에 의해 상기 X축 방향구동수단(112)에서 순환적으로 출력되는 액정표시장치.
  4. 액정표시데이타가 저장된 메모리수단(103)에서 액정표시데이타를 리드하여 액정표시데이타를 액정표시장치로 출력하는 액정제어기(100'), 상기 액정표시데이타를 입력하여 액정패널상에 표시하는 액정표시장치와 고속동작이 가능하고, 직렬 아날로그 화상데이타를 병렬 아날로그 화상데이타로 변환하는 기능을 갖고, 상기 액정제어기측에 배치되는 직렬/병렬 변환수단 (S/P 수단)을 포함하는 액정표시 시스템.
KR1019900011154A 1989-07-28 1990-07-23 액정표시장치 KR940000601B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP19409489 1989-07-28
JP1-194094 1989-07-28

Publications (2)

Publication Number Publication Date
KR910003563A KR910003563A (ko) 1991-02-27
KR940000601B1 true KR940000601B1 (ko) 1994-01-26

Family

ID=16318850

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900011154A KR940000601B1 (ko) 1989-07-28 1990-07-23 액정표시장치

Country Status (4)

Country Link
US (2) US5552801A (ko)
JP (1) JPH03148695A (ko)
KR (1) KR940000601B1 (ko)
DE (1) DE4023981A1 (ko)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5796378A (en) * 1994-03-29 1998-08-18 Casio Computer Co., Ltd. Birifringence control type liquid crystal display device and apparatus and method of driving the same
JP3098930B2 (ja) * 1995-04-14 2000-10-16 シャープ株式会社 表示装置
US5748167A (en) * 1995-04-21 1998-05-05 Canon Kabushiki Kaisha Display device for sampling input image signals
US6011533A (en) * 1995-08-30 2000-01-04 Seiko Epson Corporation Image display device, image display method and display drive device, together with electronic equipment using the same
DE19546221A1 (de) * 1995-11-30 1998-02-12 Dietmar Dipl Ing Hennig Matrixschaltungsanordnung mit Permutations-Dekoder
US5920298A (en) 1996-12-19 1999-07-06 Colorado Microdisplay, Inc. Display system having common electrode modulation
US6078303A (en) 1996-12-19 2000-06-20 Colorado Microdisplay, Inc. Display system having electrode modulation to alter a state of an electro-optic layer
US6046716A (en) 1996-12-19 2000-04-04 Colorado Microdisplay, Inc. Display system having electrode modulation to alter a state of an electro-optic layer
DE19751208A1 (de) * 1997-11-19 1999-06-10 Jan Hes Ultraflachbildschirm
JP3024618B2 (ja) * 1997-11-19 2000-03-21 日本電気株式会社 液晶駆動回路
TW523730B (en) * 1999-07-12 2003-03-11 Semiconductor Energy Lab Digital driver and display device
TW556144B (en) * 2000-03-30 2003-10-01 Seiko Epson Corp Display device
JP4538915B2 (ja) * 2000-07-24 2010-09-08 セイコーエプソン株式会社 電気光学装置の駆動方法
TWI237802B (en) 2000-07-31 2005-08-11 Semiconductor Energy Lab Driving method of an electric circuit
JP3899817B2 (ja) * 2000-12-28 2007-03-28 セイコーエプソン株式会社 液晶表示装置及び電子機器
KR100864917B1 (ko) * 2001-11-03 2008-10-22 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
TW201033964A (en) * 2009-03-13 2010-09-16 Sitronix Technology Corp Display panel driving circuit with driving capacitor

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59147389A (ja) * 1983-02-10 1984-08-23 シャープ株式会社 ドツトマトリツクス表示装置
US4775891A (en) * 1984-08-31 1988-10-04 Casio Computer Co., Ltd. Image display using liquid crystal display panel
JPS61117599A (ja) * 1984-11-13 1986-06-04 キヤノン株式会社 映像表示装置のスイツチングパルス
US4745485A (en) * 1985-01-28 1988-05-17 Sanyo Electric Co., Ltd Picture display device
JPS61219023A (ja) * 1985-03-23 1986-09-29 Sharp Corp 液晶表示装置
JPS62203131A (ja) * 1986-03-03 1987-09-07 Seiko Instr & Electronics Ltd カラ−液晶表示装置
JPS63181589A (ja) * 1987-01-23 1988-07-26 Hitachi Ltd ビデイオ信号変換回路
JPH0750389B2 (ja) * 1987-06-04 1995-05-31 セイコーエプソン株式会社 液晶パネルの駆動回路
US4870399A (en) * 1987-08-24 1989-09-26 North American Philips Corporation Apparatus for addressing active displays
JP2702941B2 (ja) * 1987-10-28 1998-01-26 株式会社日立製作所 液晶表示装置
JPH01213695A (ja) * 1988-02-20 1989-08-28 Fujitsu General Ltd マトリックス型表示パネルの駆動回路

Also Published As

Publication number Publication date
JPH03148695A (ja) 1991-06-25
KR910003563A (ko) 1991-02-27
US5646644A (en) 1997-07-08
US5552801A (en) 1996-09-03
DE4023981A1 (de) 1991-02-07
DE4023981C2 (ko) 1993-06-24

Similar Documents

Publication Publication Date Title
KR940000601B1 (ko) 액정표시장치
US9466251B2 (en) Picture display device and method of driving the same
EP0382567B1 (en) Liquid crystal display device and driving method therefor
KR950010135B1 (ko) 디스플레이 장치용 열 전극 구동회로
CN1181465C (zh) 液晶矩阵显示装置的控制电路
KR960004648B1 (ko) 중간조 표시장치
EP0254805A2 (en) Method and apparatus for multi-gradation display
KR100435082B1 (ko) 액정 표시 장치
US5414443A (en) Drive device for driving a matrix-type LCD apparatus
KR100209540B1 (ko) 칼라 평면 표시기를 이용한 디지탈 오실로스코프 및 오실로스코프에서의 데이타 표시 방법
US20010013852A1 (en) Liquid crystal display device
KR930002862A (ko) 표시장치와 그의 구동방법
EP0478384B1 (en) Drive circuit for a display apparatus
US6310592B1 (en) Liquid crystal display having a dual bank data structure and a driving method thereof
US5367314A (en) Drive circuit for a display apparatus
US7049994B2 (en) Semiconductor integrated circuit
EP0441661A2 (en) A driving method and a driving device for a display device
KR920010748B1 (ko) 액정 매트릭스 패널의 중간조 표시구동 회로 및 중간조 표시방법
US4965566A (en) Signal electrode drive circuit for image display apparatus operable under low frequency
KR101119602B1 (ko) 표시장치 및 표시방법
KR0150262B1 (ko) 표시장치의 구동회로
KR960016342B1 (ko) 디스플레이 모듈 구동 회로
WO2004066247A1 (ja) フラットディスプレイ装置及び携帯端末装置
JPH04100089A (ja) アクティブマトリクス液晶ディスプレイの階調表示駆動回路
JPH05328269A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090119

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee