KR940000463B1 - 영상신호의 시간축 보정장치 - Google Patents
영상신호의 시간축 보정장치 Download PDFInfo
- Publication number
- KR940000463B1 KR940000463B1 KR1019910001289A KR910001289A KR940000463B1 KR 940000463 B1 KR940000463 B1 KR 940000463B1 KR 1019910001289 A KR1019910001289 A KR 1019910001289A KR 910001289 A KR910001289 A KR 910001289A KR 940000463 B1 KR940000463 B1 KR 940000463B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- delay
- signal
- frequency
- video signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/95—Time-base error compensation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명에 따른 영상신호 시간 보정장치의 블럭도.
제2도는 제1도의 일부분의 상세 회로도.
제3도는 제2도의 일부분의 동작 파형도.
본 발명은 영상신호 재생 시스템에 있어서, 재생되는 영상신호의 보정장치에 관한 것으로, 특히 기록매체에 기록된 영상정보를 회전체의 픽업장치로 재생시 재생되어지는 영상신호의 시간축 변동을 보정하여 출력도록 하는 장치에 관한 것이다.
통상적으로 마그네트 테이프에 회전헤드로서 신호원을 기록하고 재생하는 VCR등과 같은 장치에서는 회전헤드를 회전시키어 신호를 재생한다. 상기와 같이 헤드를 회전시키거나 기록매체를 회전시켜 영상신호를 재생하는 장치에서는 회전체의 속도 변화에 의하여 영상신호의 주기에 직접적으로 영향을 주게 되어 화면의 일부가 휘어지게 됨으로서 화질을 저해하는 요인이 되었다. 상기와 같은 문제를 해결하기 위한 종래의 영상신호 보정장치는 메모리를 이용하는 회로가 있었다. 그러나 상기와 같이 메모리를 이용하여 영상신호를 보정하는 종래의 회로는 고속의 억세스 타임을 가지는 메모리장치를 설치하여 메모리에 데이타를 라이트하고 리이드할 때 영상신호의 출력시간을 보정하기 위해서는 리이드 어드레스와 라이트 어드레스의 주기를 다르게 하여야 하였다. 따라서 리이드 및 라이트하기 위한 클럭 발생장치 및 각각의 어드레스 발생장치가 필요로 하기 때문에 영상신호 보정장치가 복합하여지고 더욱이 고속의 억세스 타임을 가지는 메모리를 이용하여야 하기 때문에 가격이 상승되는 요인이 되어 왔다. 그러므로 상기와 같이 메모리를 이용하여 영상신호를 보정하는 종래의 장치는 영상신호의 시간 보정장치로써 작용시키기가 매우 곤란하였다.
따라서 본 발명의 목적은 지연기를 이용하여 영상신호의 시간축 변동을 보정토록 하는 회로를 제공함에 있다.
본 발명의 다른 목적은 딜레이 스텝 데이타에 의해 지연정도가 결정되며, 소정주기를 가지는 클럭의 입력에 의해 영상신호의 출력시간을 조정 출력하는 회로를 제공함에 있다.
본 발명의 또 다른 목적은 재생 영상신호로 부터 추출된 수평동기 신호와 의사 수평동기 신호의 위상차를 검출하여 지연기의 지연정도를 결정하는 딜레이 스텝 데이타를 발생하는 스텝 데이타 발생회로를 제공함에 있다.
이하 본 발명을 첨부된 도면을 참조하여 상세히 설명한다.
제1도는 본 발명에 따른 회로도로서, 기록체로 부터 픽업되어진 영상신호(composite video signal) 을 디지탈 변화 출력하는 ADC(Analog to Digital Converter) (14)와, 상기 영상신호를 입력하여 동기신호(FH)를 분리 출력하는 동기신호 분리기(16)와, 상기 동기신호 분리기(16)의 출력에 의해 인에이블되어 상기 동기신호(FH)의 n배의 주파수 fc(fc=n·FH)를 발생하는 클럭발생기(18)와, 상기 클럭발생기(18)의 출력 주파수 fc를 1/n 분주하여 의사 수평동기 신호 fh을 발생하는 분주기(20)와, 상기 분주기(20)의 출력 주파수 fh와 동기신호 분리기(16)의 동기신호 주파수(FH)를 입력하여 상기 두신호의 위상차를 검출하여 검출신호를 출력하는 위상검출기(22)와, 기준 지연 스텝 데이타(Load Data)를 입력하며, 상기 기준 스텝 데이타를 상기 위상검출기(22)의 출력으로 업/다운 카운팅하고 상기 카운팅 데이타를 디코딩하여 상기 지연기(26)의 지연 스텝 데이타로 제공하는 지연 스텝 데이타 발생기(24)와, 상기 지연 스텝 데이타 발생기(24)로 부터 출력되는 지연 스텝 데이타에 지연 스텝이 결정되며, 상기 클럭발생기(18)에서 출력되는 주파수(fc)에 의해 ADC(14)로 부터 출력되는 영상 데이타를 상기 결정된 지연 스텝의 시간으로 지연 출력하는 지연기(26)와, 상기 지연기(26)의 출력을 아나로그 신호로 변환 출력하는 DAC(Digital to Analog Converter)(28)로 구성된다. 상기 제1도의 구성중 12는 영상신호 입력단자이고, 30은 영상신호 출력단자이다.
제2도는 제1도의 위상검출기(22)와, 지연 스텝 발생기(24)와, 지연기(26)의 상세도이다. 상기 위상검출기(22)는 수평주파수(FH)와 의사 수평주파수(fc)를 입력하여 두신호의 위상을 비교하여 위상의 지연에 따른 업/다운 클럭을 발생한다. 지연 스텝 데이타 발생기(24)는 기준 지연 스텝 데이타(RD : Road Data)를 상기 의사 수평주파수(fh)의 입력에 의해 로드하여 출력하고, 상기 로드 데이타를 상기 위상검출기(22)의 업/다운 출력에 의해 업/다운 카운트하여 출력하는 N진 카운터(36)와, 상기 N진 카운터(36)의 출력을 래치하여 디코딩하고 이를 지연 스텝 데이타로서 상기 지연기(26)에 입력시키는 디코더(38)로 구성된다. 지연기(26)은 입력 영상신호를 상기 클럭발생기(18)의 출력 주파수 fc에 의해 클럭킹하여 상기 주파수 fc의 1주기만큼 지연하는 스텝 지연기(D)와, 상기 스텝 지연기(D)의 입력단자와 출력단에 각각의 입력단자가 접속되고 출력단자가 공통 접속되어 있으며, 상기 디코더(38)의 하나의 출력단으로 부터 출력되는 제1로직과 제2로직 출력에 의해 각각의 버퍼링 출력하는 2개의 트라이스테이트버퍼(TB)와 (B)로 구성된 영상신호 전달수단이 상기 ADC(14)와 DAC(28)의 입력단자 사이에 적어도 하나 이상 접속 구성된다.
제3도는 제2도의 동작 파형도이다.
이하 본 발명에 따른 영상신호의 시간 보정장치의 동작예를 설명한다. 지금 재생기로 부터 재생되는 영상신호가 라인(12)로 입력되면, 상기 영상신호는 ADC(14)와 동기신호 분리기(16)에 각각 입력된다. 이때 상기 ADC(14)는 입력 영상신호를 디지탈 변환하여 라인(32)로 출력하며 동기신호 분리기(16)은 제3도와 같은 수평동기 신호(FH)를 입력 영상신호로 부터 분리하여 클럭발생기(18) 및 위상검출기(22)에 입력시킨다. 상기 동기신호 분리기(16)으로 부터 수평동기 FH가 출력되면, 클럭발생기(18)은 입력 수평주파수 FH의 n배의 주파수 fc(fc=n·FH)를 발진하여 지연기(26)의 지연 스텝 클럭으로 제공함과 동시에 분주기(20)로 입력된다. 상기 클럭발생기(18)로 부터 출력되는 주파수 fc를 입력하는 분주기(20)는 압력 주파수를 1/n 분주하여 의사 수평주파수 fh를 위상검출기(22)와 지연 스텝 데이타 발생기(24)의 N진 카운터(36)와 디코더(38)에 입력시킨다. 이때 상기 N진 카운터(36)는 상기 의사 수평주파수 fh에 의해 입력 영상신호를 1H 지연시키기 위해 설정된 지연기(26)의 기준 지연 데이타(RD)를 로딩하여 디코더(38)로 출력시키며, 디코더(38)는 상기 N진 카운터(36)의 출력은 디코딩하여 지연기(26)에 1H 지연 스텝 데이타를 입력시킨다.
한편, 동기신호 분리기(16)에서 출력되는 수평동기 신호 FH와 분주기(20)에서 출력되는 의사 수평동기 신호 fh를 입력하는 위상검출기(22)도 상기 두신호의 위상차에 따른 클럭을 발생시키어 N진 카운터(36)의 업/다운(Up/Down) 단자로 입력시킨다. 예를들면, 수평동기 신호 FH가 의사 수평동기 신호 fh보다 위상이 느릴때에는 제3도 b와 같은 신호를 발생시키고, 이와 반대일 경우에는 제3도 a와 같은 신호를 발생시키어 N진 카운터(36)에 입력시킨다. 상기 제3도 a와 b와 같은 N진 카운터(36)의 업/다운 단자에 공급되어 N진 카운터(36)의 출력을 업카운팅시키거나 다운카운팅시킨다.
따라서 N진 카운터(36)의 출력이 업카운팅되면 디코더(38)로 부터 출력되는 지연 스텝 데이타는 증가되어 지연기(26)의 지연정도가 크게 되며, 다운카운트되면 이와 반대로 되어진다. 그러므로 분주기(20)로 부터 의사 수평동기 신호 fh에 의해 N진 카운터(36)는 1H를 지연토록 설정된 기준 지연 데이타(RD)를 로드하여 디코더(38)로 출력함과 동시에 수평 주사선이 바뀔때마다 위상검출기(22)의 출력에 따라 로드된 기준 지연 데이타(RD)를 업/다운카운트하여 그 값을 디코더(38)로 출력한다. 그리고 상기 N진 카운터(36)의 출력을 디코딩하고 이를 상기 의사 수평동기 신호 fh에 의해 래치하여 지연기(26)에 입력시킨다. 이때 상기 지연기(26)의 지연 스텝 데이타가 기준 지연 스텝 데이타로 입력되면 입력 영상신호를 정확히 1수평 주사기간(1H)만큼 지연하고, 지연 스텝 데이타가 RD+X로 입력되는 경우에는 +X만큼 지연을 길게 하고 지연 스텝 데이타가 RD-X로 입력되는 경우에는 -X만큼 지연시간이 줄어들게 되었다고 가정하면, 상기와 같이 동작되는 N진 카운터(36)의 출력에 따라 지연기(26)의 지연시간이 변화됨을 알 수 있다.
예를들어 N진 카운터(36)가 로드된 데이타(RD)를 출력하여 디코더(36)가 출력단자(Y0)(Y1)으로 "하이" 출력단자(Yn)으로 "로우"를 출력하였다면 지연기(26)내 버퍼(TB2)(TB2)(Bn)은 디스에이블되고, 버퍼(B1)(B2)와 (TBn)만이 인에이블 된다. 따라서 라인(32)로 입력된 영상신호는 클럭 fc의 입력에 의해 입력을 스텝 지연하는 스텝지연기(D1)(D-Type F/F로 구성할 수 있음)와 버퍼(B1)에 의해 1스텝 지연되고, 스텝지연기(D2)와 버퍼(B2)에 2스텝 지연된 후 인에이블된 버퍼(TBn)을 통해 출력된다. N진 카운터(36)의 출력이 업카운팅된 RD+X(X=1이라 가정) 이어서 디코더(38)의 출력 Y0, Y1, Yn이 모두 "하이"라면 지연기(26)내 버퍼(TB1, TB2, TBn)은 모두 디스에이블되어 입력을 차단하게 되어짐으로 라인(32)로 입력되는 영상신호는 스텝 지연기(D1)(D2)(Dn)에서 모두 지연되어짐으로 지연이 길어진다. 만약 N진 카운터(36)의 출력이 RD에서 다운 카운팅된 RD-X 이어서 디코더(38)의 출력(Y0, Y1, Yn)이 로우, 하이, 로우인 경우에는 버퍼(TB1)(TB2)과 (B2)가 인에이블 되고, 버퍼(B1)(TB2)(Bn)이 디스에이블 인에이블되어 라인(32)로 입력된 영상신호는 버퍼(TB1)을 통해 스텝 지연기(D2)에서 스텝 지연된 후 인에이블된 버퍼(B2)와 (TBn)를 통해 출력된다.
따라서 N진 카운터(36)의 카운트값을 출력 디코딩하는 디코더(38)의 출력(Y0-Yn)에 따라 지연기(26)내의 신호흐름을 변경하여 라인(32)의 영상 데이타가 버퍼(TB1-TBn)을 통과시에는 지연시간이 없고, 스텝 지연기(D1-Dn)를 통한 버퍼(B1-Bn)의 출력을 선택하면 스텝 지연기(D1-Dn)의 지연 스텝만큼 지연된 신호로 되어져 라인(32)로 입력된 신호는 지연 스텝 데이타에 따라 지연정도가 변화된다.
그러므로 전술한 동기분리회로(16)의 수평 동기신호 (FH)가 분주기(20)의 의사 수평동기 신호 fc보다 느린 경우에는 위상검출기(22)로 부터 제3도(b)와 같은 신호가 출력되어 N진 카운터(36)가 로드된 데이타(RD)를 다운 카운트한 경우 지연기(26)의 지연 스텝 데이타가 적게 된다. 상기 지연 스텝 데이타가 적게 되면 지연기(26)로 입력되는 영상신호가 지연기(26)를 빨리 통과하게 된다. 이와 반대로 수평동기 신호 FH가 의사 수평동기 신호 fh보다 빠른 경우 위상검출기(22)로 부터는 제3도(a)와 같은 위상차 신호 즉 N진 카운터(36)의 입단자로 입력시킨다.
따라서 N진 카운터(36)는 로드된 기준 지연 스텝 데이타(RD)를 입카운트하여 디코더(38)로 출력함으로서 디코더(38)에서 출력되는 지연 스텝 데이타가 커진다. 상기 지연 스텝 데이타가 커짐으로 인해 지연기(26)의 지연 스텝이 커지고 이로 인해 지연이 길어져 라인(32)로 입력되는 영상신호는 지연기(26)를 느리게 통과한다.
즉, 지연 스텝 데이타 발생기(24)는 테이프등의 재생장치에서 재생된 영상신호의 수평동기(FH)가 의사 수평동기 신호(fh)보다 느린 경우 지연기(26)에서 영상신호를 빠르게 통과토록 하는 지연 스텝 데이타를 발생시키고, 빠른 경우 지연 스텝 데이타를 크게하여 지연기(26)의 지연 스텝을 조절한다. 만약 수평동기 신호 (FH)의 위상과 의사 수평동기 신호(fh)의 위상이 동일하여 위상검출기(22)의 출력이 없는 경우에 N진 카운터(36)는 로드된 기준 지연 스텝 데이타(RD)(RD는 영상신호를 1H 지연 설정된 데이타임)을 그대로 출력함으로서 지연기(26)도 입력 영상신호를 1H 지연하여 출력하게 된다.
따라서 본 발명은 재생기로 부터 재생되는 영상신호로 부터 추출된 수평동기 신호 FH와 상기 수평동기 신호 FH에 의해 의사적으로 발생된 의사 수평동기 신호 fh의 위상차를 검출하여 위상차에 따라 지연기(26)의 지연시각을 조절함으로서 기록 테이프의 변화등에 기인한 영상신호의 시간축 보정이 가능하다.
상술한 바와같이 본 발명은 재생되는 영상신호의 수평동기 신호와 텔레비젼의 수평동기 신호의 동일하게 발생되는 의사 수평동기 신호로서 지연 스텝 데이타를 발생시키고, 상기 지연 스텝 데이타에 따라 영상신호의 지연을 조절함으로 영상신호의 시간축 보정을 간단히 할 수 있다.
Claims (4)
- 영상신호의 시간축 보정장치에 있어서, 기록체로 부터 픽업되어진 영상신호를 디지탈 변화 출력하는 ADC(14)와, 상기 영상신호를 입력하여 동기신호(FH)를 분리 출력하는 동기신호 분리기(16)와, 상기 동기신호 분리기(16)의 출력에 의해 인에이블되어 상기 동기신호(FH)의 n배의 주파수 fc를 발생하는 클럭발생기(18)와, 상기 클럭발생기(18)의 출력 주파수 fc를 1/n 분주하여 의사 수평동기 신호 fh을 발생하는 분주기(20)와, 상기 분주기(20)의 출력 주파수 fh와 동기신호 분리기(16)의 동기신호 주파수(FH)를 입력하여 상기 두신호의 위상차를 검출하여 검출신호를 출력하는 위상검출기(22)와, 기준 지연 스텝 데이타를 입력하며, 상기 기준 스텝 데이타를 상기 위상검출기(22)의 출력으로 업/다운 카운팅하고 상기 카운팅 데이타를 디코딩하여 상기 지연기(26)의 지연 스텝 데이타로 제공하는 지연 스텝 데이타 발생기(24)와, 상기 지연 스텝 데이타 발생기(24)로 부터 출력되는 지연 스텝 데이타에 지연 스텝에 결정되며, 상기 클럭발생기(18)에서 출력되는 주파수(fc)에 의해 ADC(14)로 부터 출력되는 영상 데이타를 상기 결정된 지연 스텝의 시간으로 지연 출력하는 지연기(26)와, 상기 지연기(26)의 출력을 아나로그 신호로 변환 출력하는 DAC(28)로 구성됨을 특징으로 하는 지연기(26)와, 상기 지연기(26)의 출력을 아나로그 신호로 변환 출력하는 DAC(28)로 구성됨을 특징으로 하는 영상신호의 시간축 보정장치.
- 제1항에 있어서, 위상검출기(22)가 상기 동기신호 분리기(16)으로 부터 출력되는 수평동기 신호 FH와 상기 분주기(20)로 부터 출력되는 의사 수평동기 신호 fc의 위상차를 검출하여 업/다운클럭을 상기 지연 스텝 데이타 발생기(24)에 입력시킴을 특징으로 하는 영상신호의 시간축 보정장치.
- 제2항에 있어서, 지연 스텝 발생기(24)가 기준 지연 스텝 데이타를 상기 의사 수평주파수(fh)의 입력에 의해 로드하여 출력하고, 상기 로드 데이타를 상기 위상검출기(22)의 업/다운 출력에 의해 업/다운 카운트하여 출력하는 N진 카운터(36)와, 상기 N진 카운터(36)의 출력을 래치하여 디코딩하고 이를 지연 스텝 데이타로서 상기 지연기(26)에 입력시키는 디코더(38)로 구성됨을 특징으로 하는 영상신호의 시간축 보정장치.
- 제3항에 있어서 지연기(26)가 입력 영상신호를 상기 클럭발생기(18)의 출력 주파수 fc에 의해 클럭킹하여 상기 주파수 fc의 1주기만큼 지연하는 스텝 지연기(D)와, 상기 스텝 지연기(D)의 입력단자와 출력단에 각각의 입력단자가 접속되고 출력단자가 공통 접속되어 있으며, 상기 디코더(38)의 하나의 출력단으로 부터 출력되는 제1로직과 제2로직 출력에 의해 각각의 버퍼링 출력하는 2개의 트라이스테이트버퍼(TB)와 (B)로 구성된 영상신호 전달수단이 상기 ADC(14)와 DAC(28)의 입력단자 사이에 적어도 하나 이상 접속 구성됨을 특징으로 하는 영상신호의 시간축 보정장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910001289A KR940000463B1 (ko) | 1991-01-25 | 1991-01-25 | 영상신호의 시간축 보정장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910001289A KR940000463B1 (ko) | 1991-01-25 | 1991-01-25 | 영상신호의 시간축 보정장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920015908A KR920015908A (ko) | 1992-08-27 |
KR940000463B1 true KR940000463B1 (ko) | 1994-01-21 |
Family
ID=19310303
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910001289A KR940000463B1 (ko) | 1991-01-25 | 1991-01-25 | 영상신호의 시간축 보정장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940000463B1 (ko) |
-
1991
- 1991-01-25 KR KR1019910001289A patent/KR940000463B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR920015908A (ko) | 1992-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS6043707B2 (ja) | 位相変換装置 | |
JPS6110379A (ja) | スキユ−歪除去装置 | |
US5280396A (en) | Video signal processing apparatus for correcting time base of video signal | |
JP2683483B2 (ja) | 表示画像の歪みを補正する信号処理装置 | |
KR940000463B1 (ko) | 영상신호의 시간축 보정장치 | |
KR20010090497A (ko) | 데이터 처리 장치 및 방법 | |
JP3545137B2 (ja) | コード多重/読取装置 | |
JPH0691671B2 (ja) | クロマ信号位相補正回路 | |
JPH09182029A (ja) | ジッタ低減回路 | |
KR930005339B1 (ko) | 더블 어지뮤즈 4헤드 vtr에서 변속재생시 에러 보정회로 | |
JPS63272191A (ja) | 時間軸変動補正回路 | |
JPS59221186A (ja) | 時間軸補正装置 | |
KR970010138B1 (ko) | 디스크재생시스템에서의 디지탈정지화상기억장치 | |
KR900008244Y1 (ko) | 자기기록 재생장치의 화상기록 재생회로 | |
JP3365560B2 (ja) | 磁気再生装置 | |
JP4157795B2 (ja) | 映像デジタル記録再生装置 | |
KR100200806B1 (ko) | 시간축 보상회로 | |
KR910003369B1 (ko) | 디지탈 신호 저장용 테이프에 있어서 영상데이타 기록/재생 장치 및 방식 | |
KR19990052150A (ko) | 시간지연 보상회로 | |
JPH10134515A (ja) | 同期回路 | |
JPH0773368B2 (ja) | タイムベースコレクタ | |
KR930014499A (ko) | 영상신호의 시간축 보정 회로 | |
WO1986007181A1 (en) | Method and apparatus for processing data | |
JPH05153553A (ja) | 映像信号再生装置 | |
KR970078193A (ko) | 클록보상기능을 가진 디스크램블러 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19970829 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |