KR930701036A - 디지탈 데이타 통신 시스템의 타이밍 회복용 장치 및 방법 - Google Patents
디지탈 데이타 통신 시스템의 타이밍 회복용 장치 및 방법Info
- Publication number
- KR930701036A KR930701036A KR1019920703019A KR920703019A KR930701036A KR 930701036 A KR930701036 A KR 930701036A KR 1019920703019 A KR1019920703019 A KR 1019920703019A KR 920703019 A KR920703019 A KR 920703019A KR 930701036 A KR930701036 A KR 930701036A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- samples
- pair
- response
- amplitude
- Prior art date
Links
- 238000011084 recovery Methods 0.000 title claims description 5
- 238000000034 method Methods 0.000 title claims 13
- 238000005070 sampling Methods 0.000 claims 8
- 238000013075 data extraction Methods 0.000 claims 4
- 238000009432 framing Methods 0.000 claims 4
- 238000001514 detection method Methods 0.000 claims 2
- 238000010586 diagram Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0334—Processing of samples having at least three levels, e.g. soft decisions
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
- H04L7/041—Speed or phase control by synchronisation signals using special codes as synchronising signal
- H04L7/044—Speed or phase control by synchronisation signals using special codes as synchronising signal using a single bit, e.g. start stop bit
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Communication Control (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 ISDN 디지탈 데이터 전송 시스템용 수신기의 타이밍 회복부의 개략적인 블록도이다.
제2도는 타이밍 회복 시스템의 A/D 변환기, 필터 및 위상 검출기부에 대한 타이밍도이다.
Claims (22)
- 디지탈 신호의 샘플링을 제어하기 위한 타이밍 회복 수단이 클럭 신호에 응답하여 상기 디지탈 신호를 샘플링하기 위한 수단(12), 샘플링된 디지탈 신호의 일부의 변화 속도를 보 구간 내에서 검출하여 상기 변화 속도와 기준 속도 사이의 차에 따라 위상 오류 신호를 제공하기 위한 수단(16) 및 상기 위상 오류 신호에 응답하여 상기 디지탈 신호의 상기 샘플링의 타이밍을 결정하기 위해 상기 클럭 신호를 제어하기 위한 수단(24)를 포함하는 것을 특징으로 하는 디지탈 신호를 수신하기 위한 장치.
- 제1항에 있어서, 상기 샘플링 수단(12)가 상기 부분을 한정하는 선정된 시간 간격만큼 서로 떨어져 있는 한 쌍의 샘플을 매 보 구간마다 제공하기 위해 각 보 구간에서 2번씩 상기 디지탈 신호를 샘플링하고, 상기 검출 수단(16)이 상기 쌍의 샘플들 중 제1샘플의 진폭이 상기 쌍의 샘플 중 나머지 샘플의 진폭에 대해 선정된 분률만큼인지의 여부에 따라 상기 타이밍을 결정하는 것을 특징으로 하는 장치.
- 제2항에 있어서, 상기 검출 수단(16)이 모든 보에서 상기 쌍의 샘플들 사이의 진폭 차를 계산하기 위한 수단(26, 28, 30, 32), 인에이블 신호를 제공하기 위해 상기 디지탈 데이터 신호의 프레이밍 비트에 응답하여 프레임 검출 수단(14), 및 상기 계산 수단(26, 28, 30, 32) 및 상기 인에이블 신호에 응답하여 매 프레임 구간에서 한번씩 위상 오류 신호를 제공하기 위한 수단(34)를 포함하는 것을 특징으로 하는 장치.
- 제2항에 있어서, 상기 쌍의 샘플 중 상기 나머지 한 샘플이 데이터 추출용으로 작용하는 것을 특징으로 하는 장치.
- 제3항에 있어서, 상기 각 쌍의 샘플 중 상기 나머지 한 샘플이 데이터 추출용으로 작용하는 것을 특징으로 하는 장치.
- 제2항에 있어서, 상기 쌍의 샘플들 사이의 차의 부호를 결정하여 이 부호에 따라 선택적으로 앞당김 신호 또는 지연 신호를 제공하기 위한 수단(22) 및 상기 앞당김 신호 및 지연 신호에 선택적을 응답하여 상기 클럭 신호의 위상을 변화시키기 위한 제어 수단(24)를 또한 포함하는 것을 특징으로 하는 장치.
- 제6항에 있어서, 상기 제어수단(24)가 제1클럭 신호와 동일한 주파수에서 제2클럭 신호를 제공하기 위한 수단(42, 44, 46, 48)을 포함하되, 상기 제2클럭 신호가 각각의 보에서 선정된 시간 간격만큼 떨어져 있는 2개의 클럭 펄스를 포함하고, 상기 제어 수단이 또한 상기 제2클럭 신호와 상기 앞당김 신호 및 지연 신호에 응답하여 상기 샘플링 수단이 상기 2개의 클럭 펄스에 대응하는 각 보의 2개의 순간에서 상기 디지탈 데이터 신호를 샘플링하도록 제1클럭 신호를 제공하기 위한 수단(36, 38, 40)을 포함하는 것을 특징으로 하는 장치.
- 제2항에 있어서, 상기 쌍의 샘플들이 상기 샘플들 중 큰쪽 진폭의 센트 당 10내지 90망큼 진폭 차가 있는 것을 특징으로 하는 장치.
- 제8항에 있어서, 상기 수신된 신호의 대역폭이 약 300KHz이고 상기 쌍의 샘플들이 상기 샘플들 중 큰쪽 진폭의 센트당 약 20만큼 진폭 차가 있고 보 구간의 1.8만큼 서로 떨어져 있는 것을 특징으로 하는 장치.
- 제8항에 있어서, 상기 수신된 신호의 대역폭이 약 150KHz이고 상기 쌍의 샘플들이 상기 샘플들 중 큰쪽 진폭의 센트당 약 35만큼 진폭 차가 있으며 보 구간의 약 1/4만큼 서로 떨어져 있는 것을 특징으로 하는 장치.
- 제1항 내지 제10항 중 어느 한 항에 있어서, 상기 타이밍 회복 수단이 상기 디지탈 신호 중 상기 디지탈 신호의 프레이밍 비트의 하강 코너에 대응하는 부분에 대한 상기 변화 속도를 결정하는 역할을 하는 것을 특징으로 하는 장치.
- 클럭 신호에 응답하여 상기 디지탈 신호의 각 보를 샘플링 하는 단계, 샘플링된 디지탈 신호의 일부의 변화 속도를 검출하여 상기 변화 속도와 기준 사이의 차에 따라 위상 오류 신호를 제공하는 단계 및 상기 위상 오류 신호에 응답하여, 상기 디지탈 신호의 상기 샘플링의 타이밍을 결정하기 위해 상기 클럭 신호를 제어하는 단계를 포함하는 것을 특징으로 하는 디지탈 신호를 수신하기 위한 장치에 있어서 타이밍을 회복하는 방법.
- 제12항에 있어서, 상기 샘플링 단계가 상기 부분을 한정하는 선정된 타임 간격만큼 서로 떨어져 있는 한쌍의 샘플을 각 보마다 제공하기 위해 각 보 구간 내에서 2번씩 상기 디지탈 신호를 샘플링하고, 상기 검출 단계각 상기 쌍의 샘플 중 제1샘플이 상기 쌍의 샘플들 중 나머지 한 샘플에 대해 선정된 분률을 갖는 지를 결정하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제13항에 있어서, 상기 결정 단계각 모든 보 내에서 한 쌍의 상기 펄스들 사이의 진폭의 차를 계산하여 상기 디지탈 신호내의 프레이밍 비트에 응답하여 인 에이블 신호를 제공하고 상기 차 및 상기 인에이블 신호에 응답하여 각 보 구간 내에서 한번씩 위상 오류 신호를 제공하기 위한 단계를 포함하는 것을 특징으로 하는 방법.
- 제13항에 있어서, 상기 쌍의 심플 중 상기 나머지 한 샘플이 데이터 추출용으로 작용하는 것을 특징으로 하는 방법.
- 제14항에 있어서, 상기 각 쌍의 샘플 중 상기 나머지 한 샘플이 데이터 추출용으로 작용하는 것을 특징으로 하는 방법.
- 상기 제13항에 있어서, 상기 쌍의 샘플들 사이의 차의 부호를 결정하는 단계를 포함하고, 상기 샘플링을 제어하기 위한 단계가 상기 부포에 따라 선택적으로 앞당김 신호 또는 지연 신호를 제공하고 상기 앞당김 신호와 지연 신호에 응답하여 상기 클럭 신호의 위상을 변화시키는 단계를 포함하는 것을 특징으로 하는 방법.
- 제16항에 있어서, 상기 제어 단계가 상술한 제1클럭 신호와 동일한 주파수에서 제2클럭 신호를 제공하는 단계를 포함하되, 상기 제2클럭 신호가 각각의 보에서 선저오딘 시간 간격만큼 떨어져 있는 2개의 클럭 펄스를 포함하고, 상기 제어 단계가 또한 상기 2개의 클럭 신호 및 상기 위상 오류 신호에 응답하여 상기 샘플링 수단이 상기 2개의 클럭 펄스에 대응하는 각 보의 2개의 순간에서 상기 디지탈 데이터 신호를 샘플링하도록 제1클럭 신호를 제공하는 단계를 포함하는 것을 특징으로 하는 방법.
- 제13항에 있어서, 상기 쌍의 샘플들이 상기 샘플들 중 큰쪽 진폭의 센트 당10 내지 90만큼의 진폭 차가 있는 것을 특징으로 하는 방법.
- 제18항에 있어서, 상기 수신된 신호의 대역폭이 약300KHz이고, 상기 쌍의 샘플들이 상기 샘플들 중 큰쪽 진폭의 센트당 약 20만큼 진폭 차이가 있고 보 구간의 1/8만큼 서로 떨어져 있는 것을 특징으로 하는 방법.
- 제19항에 있어서, 상기 수신된 신호의 대역폭이 약 150KHz이고, 상기 쌍의 샘플들이 상기 샘플들 중 큰쪽 진폭의 센트당 약 35만큼 진폭 차가 있으며 보 구간의 약1/4만큼 서로 떨어져 있는 것을 특징으로 하는 방법.
- 제12항 내지 제21항 중 어느 한 항에 있어서, 상기 변화 속도가 상기 디지탈 신호 중 상기 디지탈 신호의 프레이밍 비트의 하강 코너에 대응하는 부분에 의해 결정되는 것을 특징으로 하는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US07/531,446 US5103464A (en) | 1990-05-31 | 1990-05-31 | Method and apparatus for timing recovery in digital data communications systems |
US531,446 | 1990-05-31 | ||
PCT/CA1991/000172 WO1991019371A1 (en) | 1990-05-31 | 1991-05-23 | Method and apparatus for timing recovery in digital data communications systems |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930701036A true KR930701036A (ko) | 1993-03-16 |
KR100225211B1 KR100225211B1 (ko) | 1999-10-15 |
Family
ID=24117682
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920703019A KR100225211B1 (ko) | 1990-05-31 | 1991-05-23 | 디지탈 데이타 통신 시스템의 타이밍 회복용 장치 및 그 방법 |
Country Status (11)
Country | Link |
---|---|
US (1) | US5103464A (ko) |
EP (1) | EP0532696B1 (ko) |
JP (1) | JP2594484B2 (ko) |
KR (1) | KR100225211B1 (ko) |
CN (1) | CN1020143C (ko) |
AT (1) | ATE121249T1 (ko) |
AU (1) | AU651827B2 (ko) |
CA (1) | CA2082431C (ko) |
DE (1) | DE69108910D1 (ko) |
NZ (1) | NZ238300A (ko) |
WO (1) | WO1991019371A1 (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5309483A (en) * | 1991-09-16 | 1994-05-03 | Motorola, Inc. | Data recovery device |
JP3146673B2 (ja) * | 1992-09-17 | 2001-03-19 | 日本電気株式会社 | Fsk受信機 |
JPH06204863A (ja) * | 1993-01-06 | 1994-07-22 | Sony Corp | Pll回路 |
FR2719431B1 (fr) * | 1994-04-29 | 1996-07-19 | Sgs Thomson Microelectronics | Circuit de transmission d'un signal codé en ligne sur une ligne téléphonique. |
FR2719432B1 (fr) * | 1994-04-29 | 1996-07-19 | Sgs Thomson Microelectronics | Circuit de transmission d'un signal codé en ligne sur une ligne téléphonique. |
FI96372C (fi) * | 1994-06-16 | 1996-06-10 | Nokia Technology Gmbh | Kehystahdistus digitaalisia radiolähetyksiä vastaanottavassa laitteessa |
KR0174596B1 (ko) * | 1995-05-10 | 1999-04-01 | 김광호 | 교환시스템의 망동기제어를 위한 클럭수신회로 |
US5499273A (en) * | 1995-05-11 | 1996-03-12 | Motorola, Inc. | Method and apparatus for symbol clock recovery from signal having wide frequency possibilities |
US5793821A (en) * | 1995-06-07 | 1998-08-11 | 3Com Corporation | Timing Recovery using group delay compensation |
DE69737171T2 (de) * | 1996-07-22 | 2007-10-04 | Nippon Telegraph And Telephone Corp. | Schaltung zur Taktrückgewinnung |
US5917869A (en) * | 1996-09-30 | 1999-06-29 | Lucent Technologies Inc. | Apparatus and method for timing/carrier recovery in bandwidth-efficient communications systems |
DE19724027C2 (de) * | 1997-06-06 | 1999-09-30 | Siemens Ag | Verfahren und Anordnung zum Empfang von Daten |
WO1999027556A2 (en) | 1997-11-20 | 1999-06-03 | Xacct Technologies, Inc. | Network accounting and billing system and method |
JP4579726B2 (ja) * | 2005-03-14 | 2010-11-10 | 株式会社エヌ・ティ・ティ・ドコモ | 移動通信端末 |
EP4050492B1 (en) * | 2021-02-26 | 2024-05-01 | Renesas Electronics Germany GmbH | Timing detection and correction method for a slave device in an io-link communication and slave device of an io-link communication |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4464768A (en) * | 1975-05-28 | 1984-08-07 | The United States Of America As Represented By The Secretary Of The Navy | Adaptive preprocessing system |
DE3044765A1 (de) * | 1980-11-27 | 1982-07-08 | Siemens AG, 1000 Berlin und 8000 München | Differenz-digitalmodulations- bzw. -demodulationssystem mit anlogsignalabhaengigem abtasttakt |
CA1261012A (en) * | 1984-02-03 | 1989-09-26 | Yasuyuki Okumura | Polyphase phase lock oscillator |
FR2571566B1 (fr) * | 1984-10-09 | 1987-01-23 | Labo Electronique Physique | Dispositif de reception de donnees numeriques comportant un dispositif de recuperation adaptative de rythme |
US4627080A (en) * | 1984-11-23 | 1986-12-02 | At&T Bell Laboratories | Adaptive timing circuit |
US4675880A (en) * | 1985-05-02 | 1987-06-23 | The United States Of America As Represented By The Administrator Of The National Aeronautics And Space Administration | Antimultipath communication by injecting tone into null in signal spectrum |
US4821297A (en) * | 1987-11-19 | 1989-04-11 | American Telephone And Telegraph Company, At&T Bell Laboratories | Digital phase locked loop clock recovery scheme |
NL8800490A (nl) * | 1988-02-26 | 1989-09-18 | At & T & Philips Telecomm | Ontvanger van een stelsel voor het met gegeven baudsnelheid overdragen van datasymbolen. |
-
1990
- 1990-05-31 US US07/531,446 patent/US5103464A/en not_active Expired - Lifetime
-
1991
- 1991-05-23 DE DE69108910T patent/DE69108910D1/de not_active Expired - Lifetime
- 1991-05-23 CA CA002082431A patent/CA2082431C/en not_active Expired - Fee Related
- 1991-05-23 AT AT91913779T patent/ATE121249T1/de not_active IP Right Cessation
- 1991-05-23 EP EP91913779A patent/EP0532696B1/en not_active Expired - Lifetime
- 1991-05-23 KR KR1019920703019A patent/KR100225211B1/ko not_active IP Right Cessation
- 1991-05-23 JP JP3509057A patent/JP2594484B2/ja not_active Expired - Fee Related
- 1991-05-23 WO PCT/CA1991/000172 patent/WO1991019371A1/en active IP Right Grant
- 1991-05-23 AU AU78769/91A patent/AU651827B2/en not_active Ceased
- 1991-05-29 NZ NZ238300A patent/NZ238300A/xx unknown
- 1991-05-31 CN CN91103737A patent/CN1020143C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1020143C (zh) | 1993-03-17 |
ATE121249T1 (de) | 1995-04-15 |
EP0532696B1 (en) | 1995-04-12 |
AU651827B2 (en) | 1994-08-04 |
JPH05506554A (ja) | 1993-09-22 |
CA2082431A1 (en) | 1991-12-01 |
DE69108910D1 (de) | 1995-05-18 |
AU7876991A (en) | 1991-12-31 |
US5103464A (en) | 1992-04-07 |
JP2594484B2 (ja) | 1997-03-26 |
KR100225211B1 (ko) | 1999-10-15 |
CA2082431C (en) | 2001-04-10 |
EP0532696A1 (en) | 1993-03-24 |
NZ238300A (en) | 1993-11-25 |
CN1056967A (zh) | 1991-12-11 |
WO1991019371A1 (en) | 1991-12-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930701036A (ko) | 디지탈 데이타 통신 시스템의 타이밍 회복용 장치 및 방법 | |
CA2141223A1 (en) | Multipath tolerant location system and method therefor | |
KR880004368A (ko) | 디지탈데이터의 샘플율 변환회로 | |
CA2345870A1 (fr) | Methode et systeme de synchronisation des elements d'un dispositif sismique utilisant un reseau de transmission standard et une reference temporelle externe | |
EP0793363A3 (en) | Timing recovery system for a digital signal processor | |
CA2074889A1 (en) | Carrier frequency error detector capable of accurately detecting a carrier frequency error | |
KR960006328A (ko) | 비연속적인 수신 모드에서 동작하는 수신기에 대한 턴온 시간을 최소화하는 장치 및 방법 | |
CA2102194A1 (en) | Phase Adjustment Method and Apparatus for Use in a Clock Recovery Circuit | |
KR960005555A (ko) | 위상비교회로 및 피엘엘(pll)회로 | |
KR920003758A (ko) | 수신기 시스템 | |
ATE61179T1 (de) | Schaltungsvorrichtung zur regenerierung von taktsignalen in einem datenuebertragungssystem und eine datenrueckgewinnungsanordnung mit einer solchen vorrichtung. | |
GB2330505A (en) | Phase detector estimator | |
CA2241706A1 (en) | Synchronizing a data acquisition device with a host | |
US4215348A (en) | Method of and system for synchronizing data reception and retransmission aboard communication satellite | |
KR880013334A (ko) | 수 신 장 치 | |
KR960704401A (ko) | 수신기(receiver) | |
KR840001724A (ko) | 데이타 모뎀클록 추출회로 | |
ATE166485T1 (de) | Übertragungssystem mit einem empfänger mit verbesserten taktregenerationsmitteln | |
CA2173516A1 (en) | Automatic Frequency Control System for GMSK-Modulated Signals | |
JPS5647139A (en) | Optical transmitting signal-break detecting circuit | |
JPH01265740A (ja) | ビット同期方式 | |
SU1354429A1 (ru) | Дискриминатор устройства тактовой синхронизации | |
KR950022366A (ko) | 동기식 직렬데이타 전송시스템의 수신클럭 복원회로 | |
JPS5846092B2 (ja) | バイポ−ラ自動等化方式 | |
KR960027637A (ko) | 동기신호 검출장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030701 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |