KR930020896A - 패킷호 제어 프로세서 중재장치 - Google Patents

패킷호 제어 프로세서 중재장치 Download PDF

Info

Publication number
KR930020896A
KR930020896A KR1019920004382A KR920004382A KR930020896A KR 930020896 A KR930020896 A KR 930020896A KR 1019920004382 A KR1019920004382 A KR 1019920004382A KR 920004382 A KR920004382 A KR 920004382A KR 930020896 A KR930020896 A KR 930020896A
Authority
KR
South Korea
Prior art keywords
signal
packet call
call control
transmission
circuit means
Prior art date
Application number
KR1019920004382A
Other languages
English (en)
Other versions
KR950005641B1 (ko
Inventor
장재득
김덕환
홍현하
한치문
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019920004382A priority Critical patent/KR950005641B1/ko
Publication of KR930020896A publication Critical patent/KR930020896A/ko
Application granted granted Critical
Publication of KR950005641B1 publication Critical patent/KR950005641B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40052High-speed IEEE 1394 serial bus
    • H04L12/40084Bus arbitration
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/50Testing arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 전자교환기용 패킷 버스 장치의 패킷호 제어 프로세서 중재장치에 관한 것이다.
본 발명은 패킷교환시스템의 패킷호 제어 프로세서의 처리용량 확장시 소프트웨어의 확장성이나 패킷호의 보전성 측면에서 유리하게 대처하기 위해 다수의 패킷호 제어 프로세서를 수용할수 있도록 패킷호 제어 프로세서 중재기를 구성하여 소프트웨어의 변경이 비교적 간단하고, 패킷호 설정을 시도 및 종료하거나 또는 설정중인 패킷호에 대한 패킷호의 보전성이 양호하여 보다 효율적인 패킷호 처리와 그에따른 용량증대 및 기능의 확장시 쉽게 대처할 수 있다.

Description

패킷호 제어 프로세서 중재장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용되는 패킷교환시스템의 구성도이다.
제2도는 본 발명의 전체 구성도이다.

Claims (3)

  1. 패킷교환 시스템의 패킷버스 장치에 있어서, 인터럽트 처리, 리세트 신호공급, 데이터 및 제어 버스관리, 자체 클럭 공급, 장애 상태 표시의 기능을 수행하는 마이크로 콘트롤러(23)와, 상기 마이크로 콘트롤러(23)에 연결되어 전원리세트와 자체 수동리세트 기능을 수행하는 리세트 수단(21)과, 패킷호 제어프로세서(11)에서 오는 송신 요구 신호를 선택하여 전달하고 중앙중재기(14, 15)측으로 부터의 송신 허가 신호를 인터페이스하는 패킷호 제어 프로세서 정합수단(27)과, 상기 패킷호 제어 정합수단(27)에 연결되며 패킷호 제어 프로세서(11)를 상기 패킷호 제어 정합수단(27)를 통해 순차순환방식으로 감지하도록 4비트 동기카운터를 구비하는 카운터 수단(28)과, 상기 카운터 수단(28)에 연결되어 송신요구 신호와 송신허가 신호의 송수신을 결정하며, 시험 기능으로의 동작시에는 자체적으로 송신허가 신호를 발생하여 패킷호 제어 프로세서(11)에 송신하는 송신 요구/허가 신호 제어회로 수단(31)과, 상기 카운터 수단(28)에 연결되어 메시지 전송 요구를 하는 패킷호 제어 프로세서(11)에 대해 송신 허가 신호를 보내줄때 스트랩 조정에 의해 송신허가 신호의 시간 간격을 조절하여 송출할 수 있도록 송신허가 신호 인터럽 회로 수단(30)과, 상기 마이크로 콘트롤러(23)의 제어단자에 연결되고 상기 카운터 수단(28)과 상기 송신요구/허가 신호 제어회로 수단(31)에 입력단이 연결되어 상기 카운터 수단(28)을 거친 송신요구 신호를 중앙중재기(14, 15)측에 보내고 중앙중재기(14, 15)측의 송신허가 신호를 상기 카운터 수단(28)에 전달하는 입출력 디코더 수단(24)과, 상기 입출력 디코더 수단(24)의 출력측과 상기 마이크로 콘트롤러(23)에 연결되고 중앙중재기(14, 15)에 연결되어 데이타 버스의 제어 및 유지관리 기능을 수행하고 제어버스 구동에 필요한 클럭을 제공하는 제어버스 정합수단(25)과, 상기 입출력 디코더 수단(24)에 연결되고 상기 제어버스 정합수단(25)에 연결되어 마이크로 콘트롤러의 채널별로 루프 백 시험을 수행할 수 있게 해주는 루프백 시험회로 수단(26)과, 상기 입출력 디코더 수단(24)에 연결되고 중앙중재기(14, 15)에 연결되어 중앙중재기(14, 15)측과 입출력 디코더 수단(24)과의 인터페이스를 수행하는 중앙중재기 정합수단(34)과, 상기 입출력 디코더 수단(24)에 상기 카운터 수단(28) 및 송신요구/허가 신호 제어회로 수단(31)과 공통으로 연결되어 임의의 송신 요구신호에 의해 정해진 시간 이상으로 동작상태에서 송신허가 신호를 송출하고 있으면 자동적으로 타임 아웃이 되어 그 다음 차례의 요구신호가 동작 될 수 있도록 기회를 넘겨주는 장시간 버스점유 신호 회로 수단(32)과, 상기 마이크로 콘트롤러(23)와 상기 장시간 버스점유 신호 회로수단(32)에 연결되어 클럭을 제공하는 클럭 발생회로 수단(29)을 구비하는 것을 특징으로 하는 패킷호 제어 프로세서 중재장지.
  2. 제 1항에 있어서, 상기 입출력 디코더 수단(24)과 상기 루프백 시험회로 수단(26)과 상기 클럭 발생회로 수단(29)과 상기 카운터 수단(28)과 상기 중앙 중개기 정합수단(34)에 연결되어 클럭에러 및 타임 아웃 에러를 체크하여 외부의 경보 수집장치로 경보 신호를 송출하는 경보회로 수단(33)을 더 구비하는 것을 특징으로 하는 패킷호 제어 프로세서 중재장치.
  3. 제 2항에 있어서, 상기 마이크로 콘트롤러(23)에 연결되어 기능 시험과 상태를 파악하기 위한 시험을 할 경우 터미널을 연결하여 모니터를 할 수 있게 해주며, 클럭발생 회로수단(29)에서 공급되는 시스템 클럭을 이용 분주하여 모니터 정합을 위한 보레이트 클럭을 만드는 모니터 정합회로 수단(22)를 더 구비하는 것을 특징으로 하는 패킷호 제어 프로세서 중재장치.
    ※ 참고사항 : 최초출원 내용에 위하여 공개하는 것임.
KR1019920004382A 1992-03-17 1992-03-17 패킷호 제어 프로세서 중재장치 KR950005641B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920004382A KR950005641B1 (ko) 1992-03-17 1992-03-17 패킷호 제어 프로세서 중재장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920004382A KR950005641B1 (ko) 1992-03-17 1992-03-17 패킷호 제어 프로세서 중재장치

Publications (2)

Publication Number Publication Date
KR930020896A true KR930020896A (ko) 1993-10-20
KR950005641B1 KR950005641B1 (ko) 1995-05-27

Family

ID=19330502

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920004382A KR950005641B1 (ko) 1992-03-17 1992-03-17 패킷호 제어 프로세서 중재장치

Country Status (1)

Country Link
KR (1) KR950005641B1 (ko)

Also Published As

Publication number Publication date
KR950005641B1 (ko) 1995-05-27

Similar Documents

Publication Publication Date Title
JPH08331126A (ja) ネットワーク・スイッチ間のリンクをテストするための方法および装置
KR940006362A (ko) 이중 통신 제어장치
US5719901A (en) Data transmission system with V24 interfaces for control of bi-mode modems
KR910008578A (ko) 인터럽트 통지방식
KR930020896A (ko) 패킷호 제어 프로세서 중재장치
KR100214134B1 (ko) 전전자 교환기의 스탠바이 프로세서의 자기진단 방법
KR950007438B1 (ko) 전자교환기용 패킷 버스 장치의 중앙 중재기
KR100202979B1 (ko) 전전자 교환기에서 프로세서간 통신을 제어하기 위한 엠버스 절제 장치
KR100277830B1 (ko) 이동통신 시스템에서 기지국의 이중화 관리 장치 및 그 동작 변경 방법
KR920005008B1 (ko) 신호단말 제어장치의 송신중재회로
JPS6340079B2 (ko)
KR100208232B1 (ko) 전전자 교환기에서 프로세서간 통신을 제어하기 위한 엠버스 중 재 방법
KR950000970B1 (ko) 공통선 신호방식 메세지전달부의 레벨 3기능 구현을 위한 b-버스 입출력보드
KR930020895A (ko) 패킷 처리장치 중재기
KR930006031B1 (ko) 공통선 신호방식(CCS No.7) 메세지 전달부(MTP) 시스팀
JPS6224354A (ja) デユプレツクス計算機システム
JPS6356755A (ja) スレ−ブプロセツサの異常監視方式
KR930006032B1 (ko) 공통선 신호방식 메세지 전달부의 레벨 3기능 구현을 위한 메세지 입출력전담보드
KR20000041926A (ko) 아이피씨 시스템에서 특정 프로세서에 대한 재시동장치 및방법
JPS56136059A (en) Data transmission system
KR950015083B1 (ko) 시스템 보드(board)상태 감시방법 및 회로
JPH07281705A (ja) 監視制御装置
KR970078309A (ko) 이동 통신 교환기의 상 · 하위 프로세서간 버스 통신장치 및 방법
KR19980066194A (ko) 배전자동화용 전단처리기
JPS6054548A (ja) デ−タ送信方式

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971227

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee