KR930015498A - 전송장치 및 전송시스템 - Google Patents

전송장치 및 전송시스템 Download PDF

Info

Publication number
KR930015498A
KR930015498A KR1019920023953A KR920023953A KR930015498A KR 930015498 A KR930015498 A KR 930015498A KR 1019920023953 A KR1019920023953 A KR 1019920023953A KR 920023953 A KR920023953 A KR 920023953A KR 930015498 A KR930015498 A KR 930015498A
Authority
KR
South Korea
Prior art keywords
switching element
transistor
switching
bipolar transistor
terminal
Prior art date
Application number
KR1019920023953A
Other languages
English (en)
Inventor
라이쉘트 잉고
Original Assignee
프레데릭 얀 스미트
엔.브이.필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프레데릭 얀 스미트, 엔.브이.필립스 글로아이람펜파브리켄 filed Critical 프레데릭 얀 스미트
Publication of KR930015498A publication Critical patent/KR930015498A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M1/00Substation equipment, e.g. for use by subscribers
    • H04M1/26Devices for calling a subscriber
    • H04M1/30Devices which can set up and transmit only one digit at a time
    • H04M1/31Devices which can set up and transmit only one digit at a time by interrupting current to generate trains of pulses; by periodically opening and closing contacts to generate trains of pulses
    • H04M1/312Devices which can set up and transmit only one digit at a time by interrupting current to generate trains of pulses; by periodically opening and closing contacts to generate trains of pulses pulses produced by electronic circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Interface Circuits In Exchanges (AREA)

Abstract

[전송장치]
본 발명은 적어도 다이알펄스를 수신하여 두 분기선(1 및 2) 사이에 배열된 적어도 두 스위칭 소자(3 및 10)를 제어하기 위해 채택된 제어회로(11)를 포함하는 전송장치에 관한 것이다. 상기 전송장치는 스위칭 소자(3 및 10)와 접속된 차단 캐패시터(4)를 더 포함한다. 시작할때 분기선(1 및 2)에 의해 공급된 전류를 왜곡되는 것으로부터 막기 위하여 제1스위칭 소자(3)는 한쪽이 분기선(1)과 접속되고, 다른 한쪽은 상기 제2스위칭 소자(10) 및 상기 차단 캐패시터(4)와 접속된다. 상기 제1스위칭 소자(3)와 접속된 상기 제2스위칭 소자(10)는 한 단자가 상기 제1스위칭 소자(3)의 접속되지 않는다.

Description

전송장치 및 전송시스템
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도 내지 제3도는 전송장치의 실시예의 회로도.

Claims (10)

  1. 전송장치가 제어회로(11)와 차단 캐패시터(4)를 포함하고, 상기 제어회로는 적어도 다이알펄스를 공급하여 제1 및 제2분기선(1 및 2) 사이에 배열된 적어도 제1 및 제2스위칭 소자(3및 10)를 제어하기 위해 채택되며, 상기 차단 캐패시터는 스위칭 소자(3및 10)과 접속되는 상기 전송장치에 있어서, 상기 제1스위칭 소자(3)는 한쪽이 제1분기선(1)과 접속되고 다른 한쪽이 제2스위칭 소자(10) 및 차단 캐패시터(4)와 접속되며, 상기 제2스위칭(10)는 상기 제2스위칭 소자와 접속된 상기 제1스위칭 소자와 한 단자가 접속되지 않는 것을 특징으로 하는 전송장치.
  2. 제1항에 있어서, 상기 두 스위칭 소자는 트랜지스터(3및 10)로서 구성되고, 상기 제1스위칭 소자(3)는 제어회로(11)의 출력과 접속된 제어 단자를 포함하며, 그리고 상기 제2스위칭 소자(10)는 상기 제1스위칭 소자(3)와 상기 차단 캐패시터(4) 사이의 접속노드와 접속된 제어단자를 포함하는 것을 특징으로 하는 전송장치.
  3. 제1항에 있어서, 상기 두 스위칭 소자는 트랜지스터(3 및 10)로서 구성되고, 상기 제2스위칭 소자인 트랜지스터(10)는 양극성 트랜지스터이며, 상기 트랜지스터(3 및 10)은 각각 제어회로(11)의 출력과 접속된 자체 제어단자를 포함하고, 상기 양극성 트랜지스터는 콜렉터, 에미터 및 베이스를 포함하며, 상기 콜렉터는 상기 차단캐패시터(4) 및 상기 제1스위칭 소자(3)와 공통된 노드와 접속되고, 상기 에미터는 상기 제1분기선(2)과 접속되며, 그리고 제어 단자로서의 기능을 하는 상기 베이스는 제어회로(11)와 접속되는 것을 특징으로 하는 전송장치.
  4. 제2항에 있어서, 상기 제2스위칭 소자인 트랜지스터(10)는 양극성 트랜지스터이고, 상기 양극성 트랜지스터는 제어단자로서의 기능을 하는 그 베이스와 상기 차단 캐패시터(4) 및 상기 제1스위칭 소자(3)와 공통의 노드와 접속된 그 콜렉터 및, 상기 제2분기선(2)과 접속된 에미터를 포함하는 것을 특징으로 하는 전송장치.
  5. 상기 제2항 내지 제4항의 어느 한 항에 있어서, 상기 제1스위칭 소자인 트랜지스터는 MOS 전계효과 트랜지스터로서 구성되고, 상기 MOS 전계효과 트랜지스터는 상기 제1분기선(1)과 접속된 그 소스단자와, 차단 캐패시터와 접속된 그 드레인 단자 및, 제어단자로서 기능하고 제어회로(11)와 접속된 그 게이트 단자를 포함하는 것을 특징으로 하는 전송장치.
  6. 상기 제2항 내지 제5항의 어느 한 항에 있어서, 저장 캐패시터(14)는 상기 제2스위칭 소자인 상기 양극성 트랜지스터(10)의 베이스와 접속되는 것을 특징으로 하는 전송장치.
  7. 제6항에 있어서, 상기 제2스위칭 소자인 상기 양극성 트랜지스터(10)의 에미터는 양극성 트랜지스터(19)로서 구성된 제1스위칭 트랜지스터의 베이스와 접속되고, 상기 양극성 트랜지스터(19)는 상기 저장 캐피시터(14)와 접속된 그 콜렉터 및 상기 제2분기선(2)과 접속된 그 에미터를 포함하는 것을 특징으로 하는 전송장치.
  8. 제6항에 있어서, 상기 제2스위칭 소자인 상기 양극성 트랜지스터(10)의 에미터는 양극성 트랜지스터로서 구성된 제1스위칭 트랜지스터의 베이스와 접속되고, 상기 제2스위칭 트랜지스터(21)는 제1분기선(1)과 접속된 그 드레인 단자와 제1스위칭 트랜지스터를 형성하는 양극성 트랜지스터(19)의 베이스와 접속된 그 소스단자를 포함하고, 상기 제1스위칭 트랜지스터(19)는 상기 제2분기선(2)과 접속된 그 에미터와 MOS전계효과 트랜지스터(21)로서 구성된 제2스위칭 트랜지스터의 게이트 단자와 접속된 그 콜렉터를 포함하는 것을 특징으로 하는 전송장치.
  9. 상기 제7항 또는 제8항에 있어서, 캐패시터(18)는 상기 제1스위칭 트랜지스터를 형성하는 상기 양극성 트랜지스터(19)의 베이스와 에미터 사이에 배열되는 것을 특징으로 하는 전송장치.
  10. 전송시스템은 교환기와 터미날 유니트간의 신호전송을 위해 전송장치를 포함하고, 상기 전송장치는 제어회로(11) 및 차단 캐패시터(4)를 포함하며, 상기 제어회로(11)는 적어도 다이알펄스를 수신하여 제1 및 제2분기선(1 및 2) 사이에 배열된 적어도 제1 및 제2스위칭 소자(3 및 10)를 제어하기 위해 채택되고, 상기 차단 캐패시터(4)는 상기 스위칭 소자(3 및 10)과 접속되는 상기 전송시스템에 있어서, 상기 제1스위칭 소자(3)는 한쪽이 제1분기선(1)과 접속되고 다른 한쪽이 상기 제2스위칭 소자(10) 및 상기 차단 캐패시터(4)와 접속되며, 상기 제1스위칭 소자(3)의 접속된 상기 제2스위칭 소자(10)는 한 단자가 상기 제1스위치 소자(3)와 접속되지 않는 것을 특징으로 하는 전송시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920023953A 1991-12-12 1992-12-11 전송장치 및 전송시스템 KR930015498A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE4140904A DE4140904A1 (de) 1991-12-12 1991-12-12 Uebertragungsvorrichtung
DE4140904.3 1991-12-12

Publications (1)

Publication Number Publication Date
KR930015498A true KR930015498A (ko) 1993-07-24

Family

ID=6446832

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920023953A KR930015498A (ko) 1991-12-12 1992-12-11 전송장치 및 전송시스템

Country Status (5)

Country Link
US (1) US5307403A (ko)
EP (1) EP0546625A1 (ko)
JP (1) JPH05252251A (ko)
KR (1) KR930015498A (ko)
DE (1) DE4140904A1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4307173C2 (de) * 1993-03-08 2001-05-31 Philips Corp Intellectual Pty Übertragungssystem zur Übertragung von Signalen zwischen einer Vermittlungsstelle und wenigstens einem Endgerät
NZ264251A (en) * 1993-08-31 1997-03-24 Alcatel Australia Maintaining fet line switch saturation during line seizure
JP3580678B2 (ja) * 1996-10-16 2004-10-27 沖電気工業株式会社 オフフック信号およびダイヤルパルス発生回路、および該回路の駆動方法
FI104605B (fi) * 1996-12-19 2000-02-29 Ericsson Telefon Ab L M Menetelmä ja järjestely signalointijärjestelmiä varten
US7561404B2 (en) * 2005-11-22 2009-07-14 Harris Corporation Biased-MOSFET active bridge
WO2014052266A1 (en) 2012-09-25 2014-04-03 The Board Of Trustees Of The University Of Illinois Multi-angulated catheter

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3333113A (en) * 1964-09-03 1967-07-25 Bunker Ramo Switching circuit producing output at one of two outputs or both outputs
US3458799A (en) * 1966-07-22 1969-07-29 Zeltex Inc Semi-conductor chopper circuit for chopper stabilized operational amplifiers and method
US3555298A (en) * 1967-12-20 1971-01-12 Gen Electric Analog to pulse duration converter
US3660683A (en) * 1970-05-11 1972-05-02 Heller & Co Walter E Multiple choice selector device
BE773590A (nl) * 1971-10-07 1972-04-07 Agfa Gevaert Nv Reprografische camera,
JPS5463662A (en) * 1977-10-28 1979-05-22 Nec Corp Current supply circuit
DE3541548C1 (en) * 1985-11-25 1989-11-23 Ant Nachrichtentech Line unit for telephone/data transmission
DE3840434A1 (de) * 1988-12-01 1990-06-07 Philips Patentverwaltung Schaltungsanordnung fuer uebertragungseinrichtungen
FR2652220B1 (fr) * 1989-09-21 1995-07-07 Sagem Dispositif de numerotation decimale pour appareil raccorde a une ligne telephonique.

Also Published As

Publication number Publication date
JPH05252251A (ja) 1993-09-28
DE4140904A1 (de) 1993-06-17
EP0546625A1 (de) 1993-06-16
US5307403A (en) 1994-04-26

Similar Documents

Publication Publication Date Title
KR950015989A (ko) 캐패시터와 트랜지스터를 사용하는 지연 회로
KR860003664A (ko) 칩온칩(Chip-on-Chip)반도체 장치
GB1444111A (en) Data transmission apparatus
KR840002176A (ko) 반도체 집적회로 장치
KR970072610A (ko) 양방향 전압 변환기
KR970023433A (ko) 혼합 공급 전압 시스템용 출력 드라이버
RU95122707A (ru) Усилитель для радиотелефона
KR960012719A (ko) 전압 클램프 회로와 클램프 해제 회로를 갖는 BiCMOS 푸쉬-풀 형 논리 장치
KR940010319A (ko) 반도체 집적회로장치와 정보처리 시스템
KR930015498A (ko) 전송장치 및 전송시스템
KR860003712A (ko) 논리게이트 회로
KR940017217A (ko) 티티엘(ttl) 레벨의 입력 신호를 수신하는 입력 회로
KR960015911A (ko) 집적회로
KR910017767A (ko) 단일 단자형 mos-ecl 출력버퍼
KR960039604A (ko) 클램프 반도체 회로
KR940020669A (ko) 바이어스 회로(bias circuit)
KR910008978A (ko) 출력회로
WO1999048206A3 (en) Bicmos switch circuit
KR950010006A (ko) 내잡음 코드 설정회로
KR910014944A (ko) 반도체 집적회로장치
KR930006875A (ko) 집적회로
KR960027331A (ko) 버퍼회로 및 바이어스회로
KR910019329A (ko) Ecl 영역으로부터 나오는 신호 검출용 bicmos 입력회로
KR910010874A (ko) 출력회로
KR910010860A (ko) 출력회로

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid