KR930014004A - 마이크로 프로세서 데벨로프 시스템 - Google Patents
마이크로 프로세서 데벨로프 시스템 Download PDFInfo
- Publication number
- KR930014004A KR930014004A KR1019910025612A KR910025612A KR930014004A KR 930014004 A KR930014004 A KR 930014004A KR 1019910025612 A KR1019910025612 A KR 1019910025612A KR 910025612 A KR910025612 A KR 910025612A KR 930014004 A KR930014004 A KR 930014004A
- Authority
- KR
- South Korea
- Prior art keywords
- connector
- output
- address
- input
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/261—Functional testing by simulating additional hardware, e.g. fault simulation
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/273—Tester hardware, i.e. output processing circuits
- G06F11/2733—Test interface between tester and unit under test
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
본 발명은 마이크로 프로세서 데벨로프 시스템에 관한 기술로, Z-80 CPU를 사용한 장비에 구성된 콘트롤러의 CPU보드를 시뮬레이션과 테스트를 통해 에러수정을 용이하게 한 기술이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 마이크로 프로세서 데벨로프 시스템의 사용 상태도,
제2도는 본 발명에 따른 마이크로 프로세서 데벨로프 시스템의 구성도.
Claims (3)
- PC(8)와 연결되어 테스트 보드(9)를 테스트 하는 마이크로 프로세서 데벨로프 시스템에 있어서, 상기 PC(8)내의 입출력 포트에 장착되는 PC용 콘넥터(1)와, DIP스위치(2)의 조작에 따라 임의의 어드레스 신호를 발생하는 어드레스 발생수단과, 상기 PC용 콘넥터(1)를 경유하는 어드레스 신호 및 상기 어드레스 발생 수단으로부터의 어드레스가 일치하는 지를 비교하여 논리신호를 발생하는 비교수단과, 상기 비교수단으로부터 출력되는 신호 및 상기 PC용 콘넥터(1)를 경유한 칩선택 신호를 논리 조합하여 두개의 서로 다른 논리신호를 출력하는 논리조합수단과, 상기 논리조합수단으로부터 출력되는 신호에 따라 동작하되 상기 PC용 콘텍터(1)를 경유하는 어드레스 신호에 따라 어드레스 번지가 결정되며 상기 PC용 콘넥터(1)를 경유하는 데이타 신호를 입력받아 출력하는 제1 및 제2 입출력 수단과, 상기 제1 및 제2입출력 수단으로부터 출력되는 데이타 신호를 상기 테스트 보드(9)에 전송하기 위한 테스트 보드용 콘텍터(6)로 구성되는 것을 특징으로 하는 마이크로 프로세서 데벨로프 시스템.
- 제1항에 있어서, 상기 논리조합 수단은 상기 PC용 콘넥터(1) 및 상기 비교수단으로부터 접속되는 반전입력낸드게이트 G2와, 상기 PC용 콘텍터(1)로 부터 접속되는 반전게이트 G1와, 상기 반전게이트 G1및 상기 비교수단으로부터 접속되는 반전입력 낸드게이트 G3로 구성되는 것을 특징으로 하는 마이크로 프로세서 데벨로프 시스템.
- ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910025612A KR950013230B1 (ko) | 1991-12-31 | 1991-12-31 | 마이크로 프로세서 검사 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910025612A KR950013230B1 (ko) | 1991-12-31 | 1991-12-31 | 마이크로 프로세서 검사 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930014004A true KR930014004A (ko) | 1993-07-22 |
KR950013230B1 KR950013230B1 (ko) | 1995-10-26 |
Family
ID=19327095
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910025612A KR950013230B1 (ko) | 1991-12-31 | 1991-12-31 | 마이크로 프로세서 검사 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950013230B1 (ko) |
-
1991
- 1991-12-31 KR KR1019910025612A patent/KR950013230B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950013230B1 (ko) | 1995-10-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001552A (ko) | 반도체 메모리 장치의 다중 비트 병렬 테스트방법 | |
KR950015397A (ko) | 반도체 메모리장치의 멀티비트 테스트회로 및 그 방법 | |
KR850001566A (ko) | 마이크로 컴퓨터 | |
KR960006396A (ko) | 다중 프로토콜 데이타 버스 시스템 | |
KR960032501A (ko) | 반도체 집적 회로 장치에 사용하는 스캔 테스트 회로 | |
KR910017290A (ko) | 롬 데이타 보호 방법 및 장치 | |
KR930014004A (ko) | 마이크로 프로세서 데벨로프 시스템 | |
KR840003854A (ko) | 상호 변경 가능 인터페이스 회로장치 | |
KR950005074A (ko) | 데이타 통신시스템과 그 시스템을 위한 장치 | |
KR940012128A (ko) | 마이크로 컴퓨터 | |
KR970059876A (ko) | 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법 | |
KR910008568A (ko) | 퍼스널 컴퓨터 패리티 체크 시스템 | |
KR940011959A (ko) | 커스텀 집적회로(ic)의 테스트경로 생성 회로 | |
KR970012172A (ko) | 멀티 마이크로 프로세서용 버스제어(bus controller)장치 | |
KR100267783B1 (ko) | 디엠에이(dma)제어신호발생회로 | |
KR960015570A (ko) | 집적회로의 내부버스 모니터장치 | |
KR970051246A (ko) | 비트라인 센스 앰프 인에이블 신호 제어회로 | |
KR970028568A (ko) | 마이크로콘트롤러의 테스트 회로 및 방법 | |
KR920013146A (ko) | 필드버스 인터페이스보드 | |
KR940017196A (ko) | 그래픽 전용 제어 회로 | |
KR920001291A (ko) | 컴퓨터 시스템의 보드 테스트용 툴(tool) | |
KR970705757A (ko) | 시험 패턴 발생기(test pattern generator) | |
KR890012450A (ko) | 논리회로 | |
KR880003502A (ko) | 전자교환기의 시스템콘솔 자동시험장치 | |
KR970019075A (ko) | 멀티 칩 패키지의 추진시 집적소자 테스트 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
J2X1 | Appeal (before the patent court) |
Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL |
|
G160 | Decision to publish patent application | ||
B701 | Decision to grant | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050922 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |