KR970059876A - 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법 - Google Patents

중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법 Download PDF

Info

Publication number
KR970059876A
KR970059876A KR1019960001751A KR19960001751A KR970059876A KR 970059876 A KR970059876 A KR 970059876A KR 1019960001751 A KR1019960001751 A KR 1019960001751A KR 19960001751 A KR19960001751 A KR 19960001751A KR 970059876 A KR970059876 A KR 970059876A
Authority
KR
South Korea
Prior art keywords
signal
frequency
central processing
output
processing unit
Prior art date
Application number
KR1019960001751A
Other languages
English (en)
Other versions
KR100263030B1 (ko
Inventor
황해진
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019960001751A priority Critical patent/KR100263030B1/ko
Priority to US08/788,341 priority patent/US5940607A/en
Publication of KR970059876A publication Critical patent/KR970059876A/ko
Application granted granted Critical
Publication of KR100263030B1 publication Critical patent/KR100263030B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Electronic Switches (AREA)

Abstract

이 발명은 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법에 관한 것으로서, 제어 신호를 입력받아서 외부 공급 주파수와 내부 동작 주파수를 공급하기 위한 선택 신호를 출력하는 주파수 선택수단과; 상기 주파수 선택 수단을부터 출력된 선택 신호를 입력받아서 해당 외부 공급 주파수를 갖는 클럭을 출력하는 클럭 공급 수단과; 상기 클럭 공급 수단으로부터 출력된 클럭을 입력받고, 상기 주파수 선택 수단으로부터 출력된 선택 신호를 입력받아서 내부 동작 주파수를 결정하여 동작하는 중앙처리장치와; 상기 중앙처리장치로부터 출력된 신호를 입력받아서 상기 주파수 선택 수단을 제어하는 신호를 출력하는 주파수 선택 제어 수단으로 이루어지는데, 중앙처리장치의 아이디를 확인하고, 상기 중앙처리장치에 알맞는 주파수를 자동으로 선택하여 공급하므로서 일체의 번거로움을 없애고 컴퓨터 시스템의 신뢰도를 높이는 효과를 갖는다.

Description

중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법.
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 이 발명의 실시예에 따른 중앙처리장치 구동 주파수 자동선택 장치의 블럭도이고,
제3도는 이 발명의 제1실시예에 따른 중앙처리장치 구동 주파수 자동선택 장치의 포트신호 출력부의 회로도이고,
제4도는 이발명의 제2실시예에 따른 중앙처리장치 구동 주파수 자동선택 장치의 포트신호 출력부의 회로도이다.

Claims (7)

  1. 제어 신호를 입력받아서 외부 공급 주파수와 내부 동작 주파수를 공급하기 위한 선택 신호를 출력하는 주파수 선택수단과; 상기 주파수 선택 수단을부터 출력된 선택 신호를 입력받아서 해당 외부 공급 주파수를 갖는 클럭을 출력하는 클럭 공급 수단과; 상기 클럭 공급 수단으로부터 출력된 클럭을 입력받고, 상기 주파수 선택 수단으로부터 출력된 선택 신호를 입력받아서 내부 동작 주파수를 결정하여 동작하는 중앙처리장치수단과; 상기 중앙처리장치로부터 출력된 신호를 입력받아서 상기 주파수 선택 수단을 제어하는 신호를 출력하는 주파수 선택 제어 수단으로 이루어지는 것을 특징으로 하느 중앙처리장치 구동 주파수 자동 선택 장치.
  2. 제 1항에 있어서, 상기한 주파수 선택수단은, 입력 단자가 접지되고, 제어 입력 단자가 상기 주파수 선택 제어수단의 출력에 연결되어, 제어 입력 단자로 하이 신호과 입력되면 로우 신호를 출력하는 제1버피(BUFI)와, 입력 단자가 접지되고, 제어 입력 단자가 상기 주파수 선택 제어수단의 출력에 연결되어, 제어 입력 단자로 하이 신호가 입력되면 로우 신호를 출력하는 제2버퍼(BUF2)와, 입력 단자가 접지되고, 제어 입력 단자가 상기 주파수 선택 제어수단의 출력에 연결되어, 제어 입력 단자로 하이 신호가 입력되면 로우 신호를 출력하는 제3버퍼(BUF3)와, 입력 단자가 접지되고, 제어 입력 단자가 상기 주파수 선택 제어수단의 출력에 연결되어, 제어 입력 단자로 하이 신호가 입력되면 로우 신호를 출력하는 제4버퍼(BUF4)를 포함하여 이루어지는 것을 특징으로 하는 중앙처리장치 구동 주파수 자동 선택 장치.
  3. 제 1항에 있어서, 상기한 클럭 공급수단은, 제1입력 단자가 상기 주파수 선택수단의 제3버퍼(BUF3)의 출력단자에 연결되고, 제2입력 단자가 상기 주파수 선택수다느이 제4버퍼(BUF4)의 출력 단자에 연결되어 출력된 값을 입력받아서 해당 주파수를 갖는 클럭을 출력하는 클럭 발생부와, 제1입력 단자가 상기 클럭 발생부의 출력 단자에 연결되어, 클럭 신호를 입력받아서 제1출력 단자를 통해 출력하고, 제2입력 단자가 상기 제1출력단자에 연결되어 출력 신호를 입력받아서 제2출력 단자를 통해 출력하는 클럭 버퍼부를 포함하여 이루어지는 것을 특징으로 하는 중앙처리장치 구동 주파수 자동 선택 장치.
  4. 제 1항에 있어서, 상기한 주파수 선택제어수단은, 상기 중앙처리장치수단에 연결된 데이타선(Data) 을 통해 데이타를 입력받고, 어드레스선(Addr)을 통해 어드레스를 입력받고, 제어선(Control)을 통해 제어신호를 입력받아서 포트선(PORTA, PORTB, PORTC)을 통해 포트신호를 출력하는 포트신호 출력부와, 상기 포트신호 출력부에 연결된 포트선(PORTA, PORTB, PORTC)을 통해 포트신호를 입력받아서 상기 신호를 디코딩하고, 상기 디코딩된 값에 해당되는 신호선만을 하이신호로 출력하고 다른 신호선들은 로우신호로 출력하는 디코더부와, 상기 디코더부의 출력선에 연결되어 입력되는 신호들을 논리합 계산하여 출력하는 제1논리합게이트(ORI)와, 제2논리합게이트(OR2), 제3논리합게이트(OR3), 제4논리합게이트(OR4)를 포함하여 이루어지는 것을 특징으로 하는 중앙처리장치 구동 주파수 자동 선택 장치.
  5. 제 4항에 있어서, 상기한 포트신호 출력부는, 일측 단자가 상기 중앙처리장치수단의 데이타선(Data)에 연결되어 데이타를 입력받아서 타측 단자로 출력하고, 또는 타측 단자로 데이타를 입력받아서 일측 단자를 통해 중앙처리장치수단으로 출력하는 데이타 버퍼부와, 상기 데이타 버퍼부의 타측 단자에 연결되어 데이타를 입력받거나 출력하고, 중앙처리장치수단의 제어선(Control)에 연결되어 제어 신호를 입력받거나 출력하고, 또한 입력된 데이타와 제어 신호에 따라서 결정된 신호를 포트선 (PORTA, PORTB, PORTC)을 통해 출력하는 키보드 제어부를 포함하여 이루어지는 것을 특징으로 하는 중앙처리장치 구동 주파수 자동 선택 장치.
  6. 제 4항에 있어서, 상기한 포트신호 출력부는, 상기 중앙처리장치수단에 연결된 어드레스선(Addr)을 통해 어드레스를 입력받고, 제어선(Control)을 통해 제어신호를 입력받아서, 상기 입력된 어드레스가 중앙처리장치 구동 주파수를 자동 선택시키는 기능을 하는 영역의 어드레스이면 래치 선택신호(LSEL)을 출력하는 어드레스디코더부와, 중앙처리장치수단에 연결된 데이타선(Data)을 통해 데이터 (D0,D1,D2)를 입력받고 상기 어드레스 디코더부로부터 출력된 래치 선택신호(LSEL)를 입력받아서, 상기 래치 선택신호(LSEL)가 로우에서 하이로 변하면 상기 입력되는 데이터 (D0,D1,D2)를 래치하여 포트선(PORTA, PORTB, PORTC)을 통해 출력하는 래치부를 포함하여 이루어지는 것을 특징으로 하는 중앙처리장치 구동 주파수 자동 선택 장치.
  7. 전원이 온되어 중앙처리장치가 기본 주파수로 동작되는 단계와; 소프트웨어가 중앙처리장치의 아이디를 읽어서 중앙처리장치의 타입을 확인하는 단계와; 상기 확인된 중앙처리장치의 타입에 해당하는 주파수를 공급하기 위해 소프트웨어가 중앙처리장치를 통해 데이타를 출력하는 단계를 포함하여 이루어지는 것을 특징으로 하는 중앙처리장치 구동 주파수 자동 선택 장치의 제어 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960001751A 1996-01-26 1996-01-26 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법 KR100263030B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019960001751A KR100263030B1 (ko) 1996-01-26 1996-01-26 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법
US08/788,341 US5940607A (en) 1996-01-26 1997-01-27 Device and method for automatically selecting a central processing unit driving frequency

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960001751A KR100263030B1 (ko) 1996-01-26 1996-01-26 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법

Publications (2)

Publication Number Publication Date
KR970059876A true KR970059876A (ko) 1997-08-12
KR100263030B1 KR100263030B1 (ko) 2000-08-01

Family

ID=19450169

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960001751A KR100263030B1 (ko) 1996-01-26 1996-01-26 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법

Country Status (2)

Country Link
US (1) US5940607A (ko)
KR (1) KR100263030B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100335643B1 (ko) * 1998-02-19 2002-10-25 삼성전자 주식회사 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6148397A (en) * 1998-05-06 2000-11-14 Micro-Star International Co., Ltd. CPU plug-and-play method and device
US6122744A (en) * 1998-05-20 2000-09-19 Intel Corporation Selecting a routine based on processing power
TW522297B (en) * 2000-03-17 2003-03-01 Micro Star Int Co Ltd Automatic over-clock method for CPU
US7904460B2 (en) * 2008-04-23 2011-03-08 Microsoft Corporation Determining computer information from processor properties

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02208740A (ja) * 1989-02-09 1990-08-20 Fujitsu Ltd 仮想計算機制御方式
WO1991011766A2 (en) * 1990-01-30 1991-08-08 Johnson Service Company Networked facilities management system
JPH04248642A (ja) * 1991-01-18 1992-09-04 Kenneth W Iobst メモリ集積回路のpimチップおよびその制御方法
US5136180A (en) * 1991-02-12 1992-08-04 Vlsi Technology, Inc. Variable frequency clock for a computer system
US5361368A (en) * 1991-09-05 1994-11-01 International Business Machines Corporation Cross interrogate synchronization mechanism including logic means and delay register
US5432711A (en) * 1992-10-16 1995-07-11 Elcon Instruments, Inc. Interface for use with a process instrumentation system
JP2848188B2 (ja) * 1993-05-18 1999-01-20 株式会社日立製作所 単独及び協調制御機能を有する制御システム
US5475846A (en) * 1993-08-11 1995-12-12 Databook Incorporated Apparatus for processing PCMCIA interrupt requests
US5576945A (en) * 1995-01-23 1996-11-19 Tandem Computers Incorporated Transaction monitor process with pre-arranged modules for a multiprocessor system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100335643B1 (ko) * 1998-02-19 2002-10-25 삼성전자 주식회사 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법

Also Published As

Publication number Publication date
US5940607A (en) 1999-08-17
KR100263030B1 (ko) 2000-08-01

Similar Documents

Publication Publication Date Title
US4631702A (en) Computer speed control
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR920001518A (ko) 반도체 집적회로
KR850001566A (ko) 마이크로 컴퓨터
KR970059876A (ko) 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법
KR930017341A (ko) 원격제어기의 데이타 수신제어장치 및 방법
KR970031616A (ko) 다수의 통신 전송 방식을 선택적으로 사용하기 위한 통신 시스템
KR100352124B1 (ko) 디지털 디바이스 접속장치
KR970028938A (ko) 외부 리셋 회로를 구비한 모뎀 장치
US20090115470A1 (en) Memory reset apparatus
JPH05250269A (ja) メモリアクセス方式および情報処理装置
US5703307A (en) Tone generating apparatus with FM sound source and PCM sound source
KR200259353Y1 (ko) 출력 전용 레지스터의 출력 데이터 읽기 장치
KR970013728A (ko) 데이타 출력버퍼
KR970066783A (ko) 디지탈 출력보드의 이중화 장치 및 방법
KR940009247B1 (ko) 플래쉬 라이트 모드를 위한 어드레스 버퍼
KR200142931Y1 (ko) 베이스 어드레스 자동 세팅 장치
KR970016989A (ko) 전자 계산기의 클리어 기능을 갖는 온 키 처리 회로
US20030131275A1 (en) Microcontroller and system having a clock generator
KR950013134A (ko) 데이타 분배 전송회로
KR960035206A (ko) 클럭 스큐 제거장치
KR970012172A (ko) 멀티 마이크로 프로세서용 버스제어(bus controller)장치
KR950001532A (ko) 영상 히스토그램 처리장치
KR970055528A (ko) 데이타 출력버퍼 회로
KR19990042983A (ko) 자동차 전자제어시스템의 전원 공급장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B601 Maintenance of original decision after re-examination before a trial
J301 Trial decision

Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 19990408

Effective date: 20000331

S901 Examination by remand of revocation
GRNO Decision to grant (after opposition)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130429

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20140429

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20150429

Year of fee payment: 16

EXPY Expiration of term