KR100335643B1 - 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법 - Google Patents

세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법 Download PDF

Info

Publication number
KR100335643B1
KR100335643B1 KR1019980005126A KR19980005126A KR100335643B1 KR 100335643 B1 KR100335643 B1 KR 100335643B1 KR 1019980005126 A KR1019980005126 A KR 1019980005126A KR 19980005126 A KR19980005126 A KR 19980005126A KR 100335643 B1 KR100335643 B1 KR 100335643B1
Authority
KR
South Korea
Prior art keywords
setting value
setting
unit
cpu
computer system
Prior art date
Application number
KR1019980005126A
Other languages
English (en)
Other versions
KR19990070341A (ko
Inventor
최철승
Original Assignee
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사 filed Critical 삼성전자 주식회사
Priority to KR1019980005126A priority Critical patent/KR100335643B1/ko
Priority to US09/060,994 priority patent/US6161175A/en
Publication of KR19990070341A publication Critical patent/KR19990070341A/ko
Application granted granted Critical
Publication of KR100335643B1 publication Critical patent/KR100335643B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/22Microcontrol or microprogram arrangements
    • G06F9/26Address formation of the next micro-instruction ; Microprogram storage or retrieval arrangements
    • G06F9/262Arrangements for next microinstruction selection
    • G06F9/264Microinstruction selection based on results of processing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling

Abstract

이 발명은 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템 및 그 제어 방법에 관한 것으로서, 전체적인 제어를 수행하는 중앙처리장치와; 상기 중앙처리장치에 연결되어 신호의 통로를 제공하는 버스와; 선택 명령을 입력하기 위하여 상기 버스에 연결되어 있는 명령 입력부와; 상기 버스에 연결되어 화면을 통해 자료를 표시하는 화면 표시부와; 상기 중앙처리장치의 제어에 의해 상기 중앙처리장치에 해당하는 세팅값에 관한 자료를 상기 화면 표시부를 통해 표시하고, 상기 명령 입력부를 통하여 사용자에 의하여 상기 세팅값이 결정되면 상기 선택된 세팅값을 출력하는 칩셋부와; 상기 칩셋부로부터 출력되는 세팅값을 입력받아서 저장하는 세팅값 저장부를 포함하며, 상기 중앙처리장치는 상기 세팅값 저장부에 저장된 세팅값에 따라 동작하는 것을 특징으로 한다.

Description

세팅값을 소프트웨어로 설정하는 컴퓨터 시스템 및 그 제어 방법
이 발명은 세팅값(setting value)을 소프트웨어(software)로 설정하는 컴퓨터 시스템 및 그 제어 방법에 관한 것으로서, 더욱 상세하게 말하자면 소프트웨어를 통하여 중앙처리장치의 세팅값을 설정하므로서 세팅값 설정을 용이하게 하는 컴퓨터 시스템 및 그 제어 방법에 관한 것이다.
일반적으로, 컴퓨터 시스템 제조 회사들은 메인 보드(main board) 하나로 여러 종류의 중앙처리장치(CPU:Central Processing Unit)를 공용으로 사용할 수 있도록 설계하고, 이러한 메인 보드에서 중앙처리장치 교체시 해당 중앙처리장치에 알맞는 세팅값을 설정하기 위해 점퍼 설정을 해주어야 한다.
이하, 첨부된 도면을 참조로 하여 종래의 컴퓨터 시스템에 대하여 설명한다.
도 1은 종래 컴퓨터 시스템의 메인 보드의 블록도이다.
도 1에 도시되어 있듯이, 종래 컴퓨터 시스템의 메인 보드에는 전체적인 제어를 수행하는 중앙처리장치(1)와 칩셋부(3)가 서로 연결되어 있다.
점퍼 설정부(5)는 사용자에 의해 중앙처리장치(1)에 해당하는 점퍼값을 설정하도록 되어 있고, 점퍼 설정부(5)에 의해 설정된 점퍼값은 리세트(reset) 신호가 활성화되어 있지 않을 때 설정값 전달부(7)에 의해 중앙처리장치(1)로 전달된다.
도 2는 종래 컴퓨터 시스템의 점퍼 설정부(5)의 회로도이다.
도 2에 도시되어 있듯이, 일측 단자가 접지되어 있는 4개의 점퍼(JP1, JP2, JP3, JP4)와; 제1 점퍼(JP1)의 타측 단자와 Vcc 전원 사이에 연결되어 있는 제1 저항(R1)과; 제2 점퍼(JP2)의 타측 단자와 Vcc 전원 사이에 연결되어 있는 제2 저항(R2)과; 제3 점퍼(JP3)의 타측 단자와 Vcc 전원 사이에 연결되어 있는 제3 저항(R3)과; 제4 점퍼(JP4)의 타측 단자와 Vcc 전원 사이에 연결되어 있는 제4 저항(R4)을 포함한다.
여기에서, 제1 점퍼(JP1)의 타측 단자는 CPU_SET1 신호로, 제2 점퍼(JP2)의 타측 단자는 CPU_SET2 신호로, 제3 점퍼(JP3)의 타측 단자는 CPU_SET3 신호로, 제4 점퍼(JP4)의 타측 단자는 CPU_SET4 신호로 설정값 전달부(7)로 출력된다.
컴퓨터 시스템 사용자가 제1 점퍼(JP1)를 쇼트(short)시키면 CPU_SET1 신호가 로우(low) 신호로서 설정값 전달부(7)로 출력된다.
반면에, 제1 점퍼(JP1)를 오픈(open)시키면 CPU_SET1 신호는 하이 신호로서 설정값 전달부(7)로 출력된다.
제2 점퍼(JP2), 제3 점퍼(JP3), 그리고 제4 점퍼(JP4)의 동작도 상기한 제1 점퍼(JP1)의 동작과 같다.
단지, 출력되는 신호가 CPU_SET2, CPU_SET3, 그리고 CPU_SET4라는 것만이 다를 뿐이다.
도 3은 종래 컴퓨터 시스템에서 중앙처리장치 교체 방법의 순서도이다.
도 3에 도시되어 있듯이, 종래 컴퓨터 시스템에서 중앙처리장치를 교체하기 위해서는 먼저 메인 보드에서 중앙처리장치를 제거한 후 교체될 중앙처리장치(1)를 메인 보드에 장착한다(S1).
이 때, 컴퓨터 시스템의 전원은 이미 오프(off)되고, 컴퓨터 시스템의 외부 케이스(case)도 벗겨져 있는 상태이다.
다음에, 교체된 중앙처리장치(1)에 해당하는 점퍼값(CPU_SET1 내지CPU_SET4)을 점퍼 설정부(5)의 각 점퍼(JP1 내지 JP4)를 통하여 설정한다(S2).
점퍼 설정이 끝나면, 컴퓨터 시스템의 전원을 온(on)시킨다(S3).
전원이 온되면 상기 단계(S2)에서 설정된 점퍼값(CPU_SET1 내지 CPU_SET4)을 설정값 전달부(7)가 입력받아서 중앙처리장치(1)로 전달한다(S4).
중앙처리장치(1)는 초기 POST(Power On Self Test) 화면에 점퍼 설정값(CPU_SET1 내지 CPU_SET4)에 의해 설정된 세팅값을 표시하고(S5), 설정된 세팅값으로 동작한다(S6).
그러나 상기한 종래의 기술은 제품 생산시 동일한 메인 보드에서 사용되어질 중앙처리장치에 맞도록 점퍼를 설정하여야 하고, 중앙처리장치 장착시 점퍼 설정이 잘되어 있는가를 검사하여야 하고, 조립 완료 후 사용된 중앙처리장치와 점퍼의 설정값이 틀렸을 경우 재분해하고 다시 조립해야 하는 불편함이 있다.
또한, 중앙처리장치 등급 변경시 컴퓨터 시스템의 케이스를 탈착하고 해당 점퍼를 찾아서 설정하여야 하는 등의 번거로운 절차가 수행되어야 하고, 초보자나 일반 사용자들이 이 과정을 수행하기에는 어려움이 따르고, 만약 스위치 조작 과정에서 실수가 발생된다면 중앙처리장치가 정상 동작되지 못하고, 또한 중앙처리장치가 손상을 입게 될 수도 있는 등 신뢰성이 떨어지게 되는 문제점이 있다.
따라서, 이 발명의 목적은 상기한 종래의 문제점을 해결하기 위한 것으로서, 중앙처리장치 등급 변경시 점퍼를 통해 세팅값을 설정하지 않고, 소프트웨어를 통하여 중앙처리장치의 세팅값을 설정하는 컴퓨터 시스템 및 그 제어 방법을 제공하는 데 있다.
도 1은 종래 컴퓨터 시스템의 메인 보드의 블록도이고,
도 2는 종래 컴퓨터 시스템의 점퍼 설정부의 회로도이고,
도 3은 종래 컴퓨터 시스템에서 중앙처리장치 교체 방법의 순서도이고,
도 4는 이 발명의 제1 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 블록도이고,
도 5는 이 발명의 제1 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 제1 세팅값 저장부의 회로도이고,
도 6은 이 발명의 제1 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 제어 방법의 순서도이고,
도 7은 이 발명의 제2 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 블록도이고,
도 8은 이 발명의 제2 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 제2 세팅값 저장부의 회로도이다.
상기한 목적을 달성하기 위한 수단으로서 이 발명은,
컴퓨터 시스템에서 전체적인 제어를 수행하는 중앙처리장치와;
상기 중앙처리장치에 연결되어 신호의 통로를 제공하는 버스와;
선택 명령을 입력하기 위하여 상기 버스에 연결되어 있는 명령 입력부와;
상기 버스에 연결되어 화면을 통해 자료를 표시하는 화면 표시부와;
상기 중앙처리장치의 제어에 의해 상기 중앙처리장치에 해당하는 세팅값에 관한 자료를 상기 화면 표시부를 통해 표시하고, 상기 명령 입력부를 통하여 사용자에 의하여 상기 세팅값이 선택되면 상기 선택된 세팅값을 출력하는 칩셋부와;
상기 칩셋부로부터 출력되는 세팅값을 입력받아서 저장하고 출력하는 세팅값 저장부를 포함하며,
상기 중앙처리장치는 상기 세팅값 저장부에 저장된 세팅값에 따라 동작하는 것을 특징으로 한다.
상기한 목적을 달성하기 위한 이 발명의 다른 수단은,
중앙처리장치를 장착되는 단계와;
전원을 온하는 단계와;
설정되어 있는 세팅값이 적합한가를 판단하는 단계와;
상기 단계에서 세팅값이 적합하지 않으면 세팅값을 변경하는 단계와;
상기 단계에서 변경된 세팅값에 따라 상기 중앙처리장치가 동작하는 단계를포함한다.
상기한 목적을 달성하기 위한 이 발명의 또 다른 수단은,
컴퓨터 시스템에서 전체적인 제어를 수행하는 중앙처리장치와;
상기 중앙처리장치에 연결되어 신호의 통로를 제공하는 버스와;
선택 명령을 입력하기 위하여 상기 버스에 연결되어 있는 명령 입력부와;
상기 버스에 연결되어 화면을 통해 자료를 표시하는 화면 표시부와;
상기 버스에 연결되어 상기 컴퓨터 시스템의 설정된 환경을 저장하는 환경 저장부와;
상기 중앙처리장치의 제어에 의해 상기 중앙처리장치에 해당하는 세팅값에 관한 자료를 상기 화면 표시부를 통해 표시하고, 상기 명령 입력부를 통하여 사용자에 의하여 상기 세팅값이 선택되면 상기 선택된 세팅값을 상기 환경 저장부로 저장하는 칩셋부와;
상기 칩셋부로부터 출력되는 세팅값을 입력받아서 저장하고 출력하는 세팅값 저장부를 포함하며,
상기 중앙처리장치는 상기 세팅값 저장부에 저장된 세팅값에 따라 동작하는 것을 특징으로 한다.
이하, 이 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 이 발명을 용이하게 실시할 수 있는 바람직한 실시예를 첨부된 도면을 참조로 하여 상세히 설명한다.
도 4는 이 발명의 제1 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 블록도이다.
도 4에 도시되어 있듯이, 이 발명의 제1 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템은 전체적인 제어를 수행하는 중앙처리장치(10)와; 중앙처리장치(10)에 연결되어 신호의 통로를 제공하는 버스(20)와; 선택 명령을 입력하기 위하여 버스(20)에 연결되어 있는 명령 입력부(30)와; 버스(20)에 연결되어 화면을 통해 자료를 표시하는 화면 표시부(40)와; 중앙처리장치(10)의 제어에 의해 세팅값 설정에 관한 자료를 화면 표시부(40)를 통해 표시하고, 명령 입력부(30)를 통하여 특정 세팅값이 입력되면 상기 입력된 특정 세팅값을 설정하는 신호(GPO1 ∼ GPO4, Write)를 출력하는 칩셋부(50)와; 칩셋부(50)로부터 출력되는 세팅값을 설정하는 신호(GPO1 ∼ GPO4, Write)를 입력받아서 특정 세팅값(CPU_SET1 ∼ CPU_SET4)으로 저장하고 출력하는 제1 세팅값 저장부(60)와; 제1 세팅값 저장부(60)로부터 출력되는 특정 세팅값(CPU_SET1 ∼ CPU_SET4)을 중앙처리장치(10)로 전달하는 세팅값 전달부(70)를 포함한다.
도 5는 도 4의 장치에서 제1 세팅값 저장부(60)의 회로도이다.
도 5에 도시되어 있듯이, 제1 세팅값 저장부(60)는 칩셋부(50)로부터 출력되는 신호(GPO1 ∼GPO4)가 데이터 단자(D)에 각각 연결되어 있는 4개의 D플립플롭(80, 90, 100, 110)으로 구성되며, 4개의 D플립플롭(80, 90, 100, 110)의 각 클록 단자(CLK)는 칩셋부(50)로부터 출력되는 신호(Write)에 연결됨과 동시에 제5 저항(R5)을 통해 접지되어 있고, 각 전압 공급 단자(Vcc)는 배터리 전압(Vbat)에 연결되어 있고, 각 클리어 단자(Clear)는 제6 저항(R6)을 통해 배터리 전압(Vbat)에 연결됨과 동시에 제1 캐패시터(C1)를 통해 접지되어 있고, 각 출력 단자(Q)를 통해 세팅값 전달부(70)로 출력되는 특정 세팅값(CPU_SET1 ∼ CPU_SET4)이 출력된다.
도 6은 도 5의 장치의 제어 방법의 순서도이다.
도 6에 도시되어 있듯이, 제1 실시예에 따른 컴퓨터 시스템의 제어 방법은 중앙처리장치(10)를 메인 보드에 장착하는 단계(S1)와; 컴퓨터 시스템의 전원을 온시키는 단계(S2)와; 초기 세팅값에 따라 중앙처리장치가 동작하는 단계(S3)와; 초기 세팅값을 화면으로 표시하는 단계(S4)와; 상기 단계(S4)에서 화면에 표시된 세팅값이 적합한가를 판단하는 단계(S5)와; 상기 단계(S5)에서 세팅값이 적합하지 않으면 세팅값 설정 프로그램을 시작하는 단계(S6)와; 메인 보드에 장착된 중앙처리장치(10)에 해당하는 세팅값을 설정하는 단계(S7)와; 설정된 세팅값을 저장하고 세팅값 설정 프로그램을 종료하는 단계(S8)와; 컴퓨터 시스템을 재시작시키는 단계(S9)를 포함한다.
도 4 및 도 5 및 도 6의 구성에 의한, 이 발명의 제1 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 작용은 다음과 같다.
먼저, 컴퓨터 시스템에는 컴퓨터 시스템의 중요 구성과 관련된 값들이 컴퓨터 전원의 온/오프에도 상관없이 유지되도록 하기 위해 별도로 배터리를 사용하고 있다.
이러한 배터리가 컴퓨터 시스템에 처음 장착되면 즉 배터리 전원(Vbat)이 처음 공급되면 제1 세팅값 저장부(60)의 4개의 D플립플롭(80, 90, 100, 110)이 클리어되어 세팅값(CPU_SET1 ∼ CPU_SET4)은 모두 로우(low) 신호로 출력되고, 이러한 세팅값(CPU_SET1 ∼ CPU_SET4)은 세팅값 전달부(70)를 통해 중앙처리장치(10)로 전달된다.
결국, 메인 보드가 처음 생산되어 중앙처리장치(10)가 장착되고(S1) 전원이 온되면(S2), 초기에 중앙처리장치(10)로 공급되는 세팅값은 모두 로우가 되고, 중앙처리장치(10)는 이러한 세팅값에 따라 동작하게 된다(S3).
그러나, 컴퓨터 시스템이 이미 특정의 중앙처리장치(10)를 장착하고 일반 사용자에 의해 사용되다가 등급 변경을 위해 다른 중앙처리장치(10)가 메인 보드에 장착될 때(S1)에는 컴퓨터 시스템의 전원이 온되면(S2) 제1 세팅값 저장부(60)로부터 출력되는 세팅값(CPU_SET1 ∼ CPU_SET4)은 이전의 특정 중앙처리장치(10)에 해당하는 세팅값이고, 이러한 세팅값에 의해 교체된 중앙처리장치(10)가 초기에 동작한다.
컴퓨터 시스템에 전원이 온되면(S2) 중앙처리장치(10)는 초기 세팅값에 따라 동작하고(S3) POST 수행시 화면 표시부(40)를 통해 초기 세팅값을 표시한다(S4).
사용자는 화면에 표시된 세팅값이 교체된 중앙처리장치(10)에 적합한가를 판단하여(S5) 적합하면 그대로 두고, 만약 적합하지 않으면 명령 입력부(30)를 통해 세팅값을 변경하기 위한 세팅값 변경 프로그램, 예를 들어 컴퓨터 시스템 셋업(setup) 프로그램을 시작시킨다(S6).
사용자는 세팅값 설정 프로그램이 운용되는 동안에 명령 입력부(30)를 통하여 중앙처리장치(10)에 해당하는 세팅값을 설정한다(S7).
한편, 상기 단계(S7)에서 설정된 세팅값은 세팅값 설정 프로그램이 종료되면(S8), 칩셋부(50)로부터 세팅값 설정을 위한 신호(GP01 ∼ GPO4, Write)로서 출력된다.
이 때, 신호(Write)는 신호(GPO1 ∼ GPO4)를 제1 세팅값 저장부(60)에 저장시키기 위한 신호로서, 제1 세팅값 저장부(60)의 4개의 D플립플롭(80, 90, 100, 110)의 클록(CLK)으로 작용하여, 이 신호(Write)가 로우 레벨에서 하이 레벨로 변할 때 4개의 D플립플롭(80, 90, 100, 110)의 데이터 단자(D)로 입력되는 신호(GPO1 ∼ GPO4)가 4개의 D플립플롭(80, 90, 100, 110)에 저장되고 출력 단자(Q)를 통해 세팅값(CPU_SELT ∼ CPU_SET4)으로 세팅값 전달부(70)로 출력된다.
세팅값 전달부(70)는 제1 세팅값 저장부(60)의 4개의 D플립플롭(80, 90, 100, 110)에 저장되어 출력되는 세팅값(CPU_SET1 ∼ CPU_SET4)을 입력받아서 중앙처리장치(10)로 전달한다.
이와 같이, 세팅값이 세팅값 설정 프로그램에 의해 설정된 후 하드웨어(hardware) 리세트를 통해 컴퓨터 시스템을 재시작시키면(S9), 중앙처리장치(10)가 상기에서 설정된 세팅값으로 동작하고, POST 수행시 화면에 설정된 세팅값을 표시하여 세팅값이 정확하게 설정되었는지를 확인할 수가 있다.
도 7은 이 발명의 제2 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 블록도이다.
도 7에 도시되어 있듯이, 이 발명의 제2 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템은 전체적인 제어를 수행하는 중앙처리장치(200)와; 중앙처리장치(200)에 연결되어 신호의 통로를 제공하는 버스(210)와; 선택 명령을 입력하기 위하여 버스(210)에 연결되어 있는 명령 입력부(220)와; 버스(210)에 연결되어 화면을 통해 자료를 표시하는 화면 표시부(230)와; 버스(210)에 연결되어 컴퓨터 시스템의 설정된 환경을 저장하는 배터리 백드 메모리(battery backed memory)(240)와; 중앙처리장치(200)의 제어에 의해 세팅값 설정에 관한 자료를 화면 표시부(230)를 통해 표시하고, 명령 입력부(220)를 통하여 특정 세팅값이 입력되면 입력된 특정 세팅값을 배터리 백드 메모리(240)에 저장하고, 해당 특정 세팅값을 설정하는 신호(GPO1 ∼ GPO4, Write)를 출력하는 칩셋부(250)와; 칩셋부(250)로부터 출력되는 세팅값을 설정하는 신호(GPO1 ∼ GPO4, Write)를 입력받아서 특정 세팅값(CPU_SET1 ∼ CPU_SET4)으로 저장하고 출력하는 제2 세팅값 저장부(260)와; 제2 세팅값 저장부(260)로부터 출력되는 특정 세팅값(CPU_SET1 ∼ CPU_SET4)을 중앙처리장치(200)로 전달하는 세팅값 전달부(270)를 포함한다.
여기에서 배터리 백드 메모리(240)는 컴퓨터 시스템의 전원 공급이 차단되어도 저장되어 있는 값을 계속 저장하는 메모리이다.
도 8은 도 7의 장치에서 제2 세팅값 저장부(260)의 회로도이다.
도 8에 도시되어 있듯이, 제2 세팅값 저장부(260)는 칩셋부(250)로부터 출력되는 신호(GPO1 ∼GPO4)가 데이터 단자(D)에 각각 연결되어 있는 4개의 D플립플롭(280, 290, 300, 310)으로 구성되며, 4개의 D플립플롭(280, 290, 300, 310)의 각 클록 단자(CLK)는 칩셋부(250)로부터 출력되는 신호(Write)에 연결됨과 동시에 제6 저항(R6)을 통해 접지되어 있고, 각 전압 공급 단자(V)는 컴퓨터 시스템 전원 전압(Vcc)에 연결되어 있고, 각 클리어 단자(Clear)는 제7 저항(R7)을 통해 전원 전압(Vcc)에 연결됨과 동시에 제2 캐패시터(C2)를 통해 접지되어 있고, 각 출력 단자(Q)를 통해 세팅값 전달부(270)로 출력되는 특정 세팅값(CPU_SET1 ∼ CPU_SET4)이 출력된다.
도 7 및 도 8의 구성에 의한, 이 발명의 제2 실시예에 따른 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 작용은 다음과 같다.
먼저, 컴퓨터 시스템에는 컴퓨터 시스템의 중요 구성과 관련되어 설정된 값들이 컴퓨터 전원의 온/오프에 상관없이 저장되도록 하기 위해 별도의 배터리 백드 메모리(240)를 사용하고 있다.
중앙처리장치(200)가 동작하기 위한 세팅값을 설정하는 값 또한 배터리 백드 메모리(240)에 설정되어 있다.
이러한 배터리 백드 메모리(240)가 처음 장착되면 제2 세팅값 저장부(260)의 4개의 D플립플롭(280, 290, 300, 310)으로부터 출력되는 세팅값(CPU_SET1 ∼ CPU_SET4)은 모두 로우(low) 신호로 출력되고, 이러한 세팅값(CPU_SET1 ∼ CPU_SET4)은 세팅값 전달부(270)를 통해 중앙처리장치(200)로 전달된다.
결국, 메인 보드가 처음 생산된 후 중앙처리장치(200)가 장착되고(S1) 전원이 온되면(S2), 초기에 중앙처리장치(200)로 공급되는 세팅값(CPU_SET1 ∼ CPU_SET4)은 모두 로우가 되고, 중앙처리장치(200)는 이러한 세팅값에 따라 동작하게 된다(S3).
그러나, 컴퓨터 시스템이 이미 특정의 중앙처리장치(200)를 장착하고 일반사용자에 의해 사용되다가 등급 변경을 위해 다른 중앙처리장치(200)가 메인 보드에 장착될 때(S1)에는 컴퓨터 시스템의 전원이 온되면(S2) 칩셋부(250)는 배터리 백드 메모리(240)에 저장되어 있는 값을 읽어서 세팅값(CPU_SET1 ∼ CPU_SET4)을 설정하기 위한 신호(GPO1 ∼ GPO4, Write)를 제2 세팅값 저장부(260)로 출력하고, 제2 세팅값 저장부(260)는 칩셋부(250)로부터 신호(GPO1 ∼ GPO4, Write)를 입력받아서 해당 세팅값(CPU_SET1 ∼ CPU_SET4)을 중앙처리장치(200)로 출력한다.
이 때, 중앙처리장치(200)로 출력되는 세팅값(CPU_SET1 ∼ CPU_SET4)은 이전의 중앙처리장치에 해당하는 세팅값이고, 이러한 세팅값에 의해 교체된 중앙처리장치(200)가 초기에 동작한다.
컴퓨터 시스템에 전원이 온되면(S2) 중앙처리장치(200)는 초기 세팅값에 따라 동작하고(S3) POST 수행시 화면 표시부(230)를 통해 초기 세팅값을 표시한다(S4).
사용자는 화면에 표시된 세팅값이 교체된 중앙처리장치(200)에 적합한가를 판단하여(S5) 적합하면 그대로 두고, 만약 적합하지 않으면 명령 입력부(220)를 통해 세팅값을 변경하기 위한 세팅값 변경 프로그램, 예를 들어 컴퓨터 시스템 셋업(setup) 프로그램을 시작시킨다(S6).
사용자는 세팅값 설정 프로그램이 운용되는 동안에 명령 입력부(220)를 통하여 중앙처리장치(200)에 해당하는 세팅값을 설정한다(S7).
한편, 상기 단계(S7)에서 설정된 세팅값은 세팅값 설정 프로그램이 종료되면(S8) 배터리 백드 메모리(240)에 세팅값을 설정하기 위한 값으로 저장되고, 칩셋부(250)는 배터리 백드 메모리(240)로부터 세팅값 설정을 값을 읽어와서 세팅값을 설정하기 위한 신호(GP01 ∼ GPO4, Write)로서 제2 세팅갑 저장부(260)로 출력한다.
이 때, 신호(Write)는 신호(GPO1 ∼ GPO4)를 제2 세팅값 저장부(260)에 저장시키기 위한 신호로서, 제2 세팅값 저장부(260)의 4개의 D플립플롭(280, 290, 300, 310)의 클록(CLK)으로 작용하여, 이 신호(Write)가 로우 레벨에서 하이 레벨로 변할 때 4개의 D플립플롭(280, 290, 300, 310)의 데이터 단자(D)로 입력되는 신호(GPO1 ∼ GPO4)가 4개의 D플립플롭(280, 290, 300, 310)에 저장되고 출력 단자(Q)를 통해 세팅값(CPU_SET1 ∼ CPU_SET4)으로 세팅값 전달부(270)로 출력된다.
세팅값 전달부(270)는 세팅값 저장부(260)의 4개의 D플립플롭(280, 290, 300, 310)에 저장되어 출력되는 세팅값(CPU_SET1 ∼ CPU_SET4)을 입력받아서 중앙처리장치(200)로 전달한다.
이와 같이, 세팅값이 세팅값 설정 프로그램에 의해 설정된 후 하드웨어(hardware) 리세트를 통해 컴퓨터 시스템을 재시작시키면(S9), 중앙처리장치(10)가 상기에서 설정된 세팅값으로 동작하고, POST 수행시 화면에 설정된 세팅값을 표시하여 세팅값이 정확하게 설정되었는지를 확인할 수가 있다.
이상에서와 같이 이 발명의 실시예에서, 세팅값 설정 프로그램과 같은 소프트웨어를 통하여 중앙처리장치의 세팅값을 설정함으로서, 점퍼에 의하지 않고도 세팅값 변경 조작이 용이하고 조작 과정에서 실수가 발생되기 어렵기 때문에 시스템의 신뢰성을 향상시켜 주는 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템 및 그 제어 방법을 제공할 수 있다.

Claims (4)

  1. 컴퓨터 시스템에서 전체적인 제어를 수행하는 중앙처리장치;
    상기 중앙처리장치에 연결되어 신호의 통로를 제공하는 버스;
    선택 명령을 입력하기 위하여 상기 버스에 연결되어 있는 명령 입력부;
    상기 버스에 연결되어 화면을 통해 자료를 표시하는 화면 표시부;
    상기 중앙처리장치의 세팅값 설정을 변경할 수 있는 세팅값 변경 프로그램이 탑재되어 있는 메모리;
    상기 중앙처리장치의 제어에 의해 상기 중앙처리장치에 해당하는 세팅값에 관한 자료를 상기 화면 표시부를 통해 표시하고, 상기 명령 입력부를 통한 사용자의 명령 입력에 따라 상기 메모리에 탑재되어 있는 세팅값 변경 프로그램이 동작하여 상기 사용자에 의해 상기 중앙처리장치의 세팅값이 선택되면 상기 사용자에 의해 선택된 세팅값을 출력하는 칩셋부; 및
    상기 칩셋부로부터 출력되는 세팅값을 입력받아서 저장하는 세팅값 저장부를 포함하며,
    상기 중앙처리장치가 상기 세팅값 저장부에 저장된 세팅값에 따라 동작하는 것을 특징으로 하는
    컴퓨터 시스템.
  2. 제1항에 있어서,
    상기한 세팅값 저장부는 상기 칩셋부로부터 출력되는 신호(GPO1 ∼GPO4)가 데이터 단자(D)에 각각 연결되어 있는 4개의 D플립플롭(80, 90, 100, 110)을 포함하며, 상기 4개의 D플립플롭(80, 90, 100, 110)의 각 클록 단자(CLK)는 상기 칩셋부로부터 출력되는 신호(Write)에 연결됨과 동시에 제5 저항(R5)을 통해 접지되어 있고, 각 전압 공급 단자(Vcc)는 배터리 전압(Vbat)에 연결되어 있고, 각 클리어 단자(Clear)는 제6 저항(R6)을 통해 상기 배터리 전압(Vbat)에 연결됨과 동시에 제1 캐패시터(C1)를 통해 접지되어 있고, 각 출력 단자(Q)는 상기 세팅값 전달부에 연결되어 있는 것을 특징으로 하는 컴퓨터 시스템.
  3. 제1항에 있어서,
    상기한 세팅값 정정부는 상기 컴퓨터 시스템의 전원 공급이 차단되어도 상기 세팅값을 계속 저장하는 것을 특징으로 하는 컴퓨터 시스템.
  4. 중앙처리장치의 동작 특성을 결정하는 세팅값으로 제1 세팅값이 설정되어 있는 컴퓨터 시스템에서,
    중앙처리장치가 상기 컴퓨터 시스템에 장착되는 단계와;
    전원이 온되어 상기 중앙처리장치가 상기 제1 세팅값에 의해 동작되는 단계와;
    상기 중앙처리장치가 상기 제1 세팅값을 사용자에게 표시하는 단계와;
    사용자로부터 상기 제1 세팅값이 적합한 지의 여부를 입력받는 단계와;
    상기 단계에서 사용자로부터 상기 제1 세팅값이 적합하지 않다고 입력되는 경우 사용자로부터 제2 세팅값을 입력받는 단계와;
    상기 제2 세팅값을 저장하는 단계와;
    상기 컴퓨터 시스템이 리세트되는 단계와;
    상기 저장된 제2 세팅값에 따라 상기 중앙처리장치가 동작되는 단계
    를 포함하는 세팅값을 소프트웨어로 설정하는 컴퓨터 시스템의 제어 방법.
KR1019980005126A 1997-04-16 1998-02-19 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법 KR100335643B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019980005126A KR100335643B1 (ko) 1998-02-19 1998-02-19 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법
US09/060,994 US6161175A (en) 1997-04-16 1998-04-16 Computer system using software to establish set-up values of a central processing unit and a control method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980005126A KR100335643B1 (ko) 1998-02-19 1998-02-19 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법

Publications (2)

Publication Number Publication Date
KR19990070341A KR19990070341A (ko) 1999-09-15
KR100335643B1 true KR100335643B1 (ko) 2002-10-25

Family

ID=37479804

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980005126A KR100335643B1 (ko) 1997-04-16 1998-02-19 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법

Country Status (1)

Country Link
KR (1) KR100335643B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112611081B (zh) * 2020-11-27 2022-01-25 珠海格力电器股份有限公司 一种空调、遥控器、自由设定帽子号的方法、终端及介质

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970059876A (ko) * 1996-01-26 1997-08-12 김광호 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법
KR970071190A (ko) * 1996-04-16 1997-11-07 이정식 Cpu칩 교체시 구동 주파수 자동 설정 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970059876A (ko) * 1996-01-26 1997-08-12 김광호 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법
KR970071190A (ko) * 1996-04-16 1997-11-07 이정식 Cpu칩 교체시 구동 주파수 자동 설정 방법

Also Published As

Publication number Publication date
KR19990070341A (ko) 1999-09-15

Similar Documents

Publication Publication Date Title
CA2046356C (en) Method and apparatus for improved initialization of computer system features
CN105786421B (zh) 一种服务器显示方法及装置
US7613937B2 (en) Method and apparatus for utilizing a microcontroller to provide an automatic order and timing power and reset sequencer
KR100280637B1 (ko) 고정된플래시롬의데이터갱신이가능한컴퓨터시스템및그제어방법
US20090013198A1 (en) Electronic apparatus with improved memory power management
US6922794B2 (en) Microcomputer with debug supporting function
US7895429B2 (en) Basic input/output system memory simulation module
US6904484B1 (en) Low pin count (LPC) firmware hub recovery
KR100335643B1 (ko) 세팅값을소프트웨어로설정하는컴퓨터시스템및그제어방법
JP2002243875A (ja) 端末装置およびリアルタイムクロックの制御方法
US5714873A (en) Power supply for automatically supplying a proper voltage to a central processing unit
CN111208891B (zh) 一种cpld更新系统及方法
CN100552627C (zh) 一种对电子产品进行数据更新的方法
EP0048848A2 (en) Device controlled by programmed modular controller means with selfchecking
CN112487738B (zh) 一种板卡设计阶段信号控制方法、系统、终端及存储介质
JPH11149377A (ja) 画像形成装置
EP4099566A1 (en) Integrated circuit, and control method and system
CN110471704B (zh) 服务器及服务器开机初始化方法
JPH09213088A (ja) エンジン制御装置
KR100476555B1 (ko) 피씨메모리카드의 프로그램을 위한 카드지그장치
CN115599616A (zh) 一种通电开机策略的稳定性测试方法、系统、装置及介质
JP2001318907A (ja) フラッシュメモリ内蔵マイクロコンピュータ
JP2998386B2 (ja) マイクロコンピュータ
JP2022120434A (ja) 情報処理装置、マネージメントエンジン無効化方法、及びプログラム
JPH11306087A (ja) Romへの誤書き込み防止回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120329

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee