KR960035206A - 클럭 스큐 제거장치 - Google Patents
클럭 스큐 제거장치 Download PDFInfo
- Publication number
- KR960035206A KR960035206A KR1019950006903A KR19950006903A KR960035206A KR 960035206 A KR960035206 A KR 960035206A KR 1019950006903 A KR1019950006903 A KR 1019950006903A KR 19950006903 A KR19950006903 A KR 19950006903A KR 960035206 A KR960035206 A KR 960035206A
- Authority
- KR
- South Korea
- Prior art keywords
- clock
- signal
- output signal
- output
- skew
- Prior art date
Links
Classifications
-
- F—MECHANICAL ENGINEERING; LIGHTING; HEATING; WEAPONS; BLASTING
- F25—REFRIGERATION OR COOLING; COMBINED HEATING AND REFRIGERATION SYSTEMS; HEAT PUMP SYSTEMS; MANUFACTURE OR STORAGE OF ICE; LIQUEFACTION SOLIDIFICATION OF GASES
- F25D—REFRIGERATORS; COLD ROOMS; ICE-BOXES; COOLING OR FREEZING APPARATUS NOT OTHERWISE PROVIDED FOR
- F25D11/00—Self-contained movable devices, e.g. domestic refrigerators
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Combustion & Propulsion (AREA)
- Physics & Mathematics (AREA)
- Mechanical Engineering (AREA)
- Thermal Sciences (AREA)
- General Engineering & Computer Science (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
본 발명은 클럭 스큐(Skew) 제거장치에 관한 것으로, 특히 시스템 보드상에서 클럭 발생원에 가까운 칩과 먼 칩사이에 발생할 수 있는 클럭 스큐를 선택적으로 제거함으로써 시스템을 안정적으로 동작하게 하는 클럭 스큐 제거장치에 관한 것으로, 종래에는 클럭발생원의 구동능력(Driving Capability)을 높이거나, 데이타 경로 사이에 RC 지연소자, 지연 버퍼, 클럭 에지의 기울기를 증가시키기 위한 슈미트 트리거 버퍼등 데이타 지연소자를 연결하여 데이타를 지연시킴으로써 클럭 스큐를 줄이게 되는데, 이들 지연소자들을 사용하는 경우에 제조단가의 상승요인 및 시스템 보드상의 공간점유율이 커지는 문제점이 있었으나, 본 발명에서는 입력신호를 입력받는 입력부와, 상기 입력부의 출력신호를 입력받아 상기 입력신호보다 앞선시간대의 클럭을 발생하여 클럭스큐를 감소시키는 스큐감소부와, 상기 스큐감소부의 출력신호를 일정시간 래치시키는 래치부와, 상기 입력부의 출력신호를 반전시키는 반전부와, 상기 래치부의 출력신호 및 상기 반전부의 출력신호를 입력받아 출력선택신호에 의해 출력신호를 선택하여 출력하는 출력부와, 상기 출력부에 출력 선택신호를 인가하는 출력신호 선택부로 구성하여, 클럭 발생원으로부터 가까운곳에 위치한 칩에 대해서는 출력신호 선택부의 출력선택신호에 의해 노말(normal)한 클럭신호를 인가하고, 반면에 상기 클럭발생원으로부터 멀리 떨어져 위치한 칩에 대해서는 입력신호보다 앞선 시간대의 클럭신호를 인가함으로써, 클럭 스큐를 제거함과 동시에 종래와 같이 RC 지연소자, 지연 버퍼, 슈미트 트리거 버퍼 등 데이타 지연소자를 연결하여 사용하지 않음으로써 원가절감 및 시스템 보드상의 공간확보율을 높이는 효과가 있게 된다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명 클럭 스큐 제거장치의 상세 블럭도.
Claims (3)
- 입력신호를 입력받는 입력부와, 상기 입력부의 출력신호를 입력받아 상기 입력신호보다 앞선시간대의 클럭을 발생하여 클럭스큐를 감소시키는 스큐감소부와, 상기 스큐감소부의 출력신호를 일정기간 래치시키는 래치부와, 상기 입력부의 출력신호를 반전시키는 반전부와, 상기 래치부의 출력신호 및 상기 반전부의 출력신호를 입력받아 출력선택신호에 의해 출력신호를 선택하여 출력하는 출력부와, 상기 출력부에 출력선택신호를 인가하는 출력신호 선택부로 구성하여 된 것을 특징으로 하는 클럭 스큐 제거장치.
- 제1항에 있어서, 래치부는 디 래치 및 디 플립플롭으로 구성할 수 있는 것을 특징으로 하는 클럭 스큐 제거장치.
- 제1항에 있어서, 출력신호 선택부의 출력선택신호는 풀업저항 및 풀다운저항에 의해 결정되는 것을 특징으로 하는 클럭 스큐 제거장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950006903A KR0157880B1 (ko) | 1995-03-29 | 1995-03-29 | 클럭 스큐 제거장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950006903A KR0157880B1 (ko) | 1995-03-29 | 1995-03-29 | 클럭 스큐 제거장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960035206A true KR960035206A (ko) | 1996-10-24 |
KR0157880B1 KR0157880B1 (ko) | 1998-12-15 |
Family
ID=19410827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950006903A KR0157880B1 (ko) | 1995-03-29 | 1995-03-29 | 클럭 스큐 제거장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0157880B1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970076176A (ko) * | 1996-05-22 | 1997-12-12 | 베일리 웨인 피 | 클럭 스큐에 둔감한 스캔 체인 재정렬 방법 및 그를 이용한 집적회로 |
KR100455374B1 (ko) * | 1997-12-12 | 2004-12-17 | 삼성전자주식회사 | 동기식 회로를 위한 클럭 스큐 보상 장치 및 방법 |
-
1995
- 1995-03-29 KR KR1019950006903A patent/KR0157880B1/ko active IP Right Grant
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR970076176A (ko) * | 1996-05-22 | 1997-12-12 | 베일리 웨인 피 | 클럭 스큐에 둔감한 스캔 체인 재정렬 방법 및 그를 이용한 집적회로 |
KR100455374B1 (ko) * | 1997-12-12 | 2004-12-17 | 삼성전자주식회사 | 동기식 회로를 위한 클럭 스큐 보상 장치 및 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR0157880B1 (ko) | 1998-12-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001518A (ko) | 반도체 집적회로 | |
US5539337A (en) | Clock noise filter for integrated circuits | |
KR930014040A (ko) | 어드레스 전이 검출회로 | |
KR960015911A (ko) | 집적회로 | |
KR960035206A (ko) | 클럭 스큐 제거장치 | |
KR970701397A (ko) | Ic 카드 제어 회로 및 ic 카드 제어 시스템(ic card control circuit and ic card control system) | |
KR970059876A (ko) | 중앙처리장치 구동 주파수 자동 선택 장치 및 그 제어방법 | |
KR940027383A (ko) | 버스 다중화 회로 | |
KR970013728A (ko) | 데이타 출력버퍼 | |
KR940010792A (ko) | 클럭 다중화 회로 | |
KR960030022A (ko) | 피엘씨(plc) 장치 | |
KR20000007158A (ko) | 입/출력 버퍼의 글리치 제거회로 | |
KR970067359A (ko) | 메모리의 어드레스 천이 검출회로 | |
KR930014071A (ko) | 인터럽트 제어기 | |
KR960019990A (ko) | 저잡음 고속 출력버퍼 | |
KR890017612A (ko) | 프로그램머블 로직 콘트롤러의 프로그램 카운터 | |
KR980006841A (ko) | 클럭 발생 회로(a clock generation circuit) | |
KR930013936A (ko) | Scsi의 리세트회로 | |
KR950001466A (ko) | 키보드 제어 회로 | |
KR970023407A (ko) | 고속용 입출력 드라이버 구조 | |
KR890012450A (ko) | 논리회로 | |
KR970031324A (ko) | 인버터 기능을 갖는 프로그램이 가능한 양방향성 버퍼(Bidirectional buffer with the programmability of direction and logical functionality) | |
KR950015997A (ko) | 어드레스 입력버퍼 회로 | |
KR980011466A (ko) | 풀업, 풀다운 및 정상기능을 모두 갖는 입력버퍼 | |
KR970076259A (ko) | 불확실 상태에서의 오동작 방지 디코딩 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120720 Year of fee payment: 15 |
|
FPAY | Annual fee payment |
Payment date: 20130730 Year of fee payment: 16 |