KR950005074A - 데이타 통신시스템과 그 시스템을 위한 장치 - Google Patents
데이타 통신시스템과 그 시스템을 위한 장치 Download PDFInfo
- Publication number
- KR950005074A KR950005074A KR1019940015962A KR19940015962A KR950005074A KR 950005074 A KR950005074 A KR 950005074A KR 1019940015962 A KR1019940015962 A KR 1019940015962A KR 19940015962 A KR19940015962 A KR 19940015962A KR 950005074 A KR950005074 A KR 950005074A
- Authority
- KR
- South Korea
- Prior art keywords
- terminal
- level
- data item
- communication line
- communication system
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q1/00—Details of selecting apparatus or arrangements
- H04Q1/18—Electrical details
- H04Q1/30—Signalling arrangements; Manipulation of signalling currents
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4204—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus
- G06F13/4221—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus
- G06F13/423—Bus transfer protocol, e.g. handshake; Synchronisation on a parallel bus being an input/output bus, e.g. ISA bus, EISA bus, PCI bus, SCSI bus with synchronous protocol
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/24—Testing correct operation
- H04L1/245—Testing correct operation by using the properties of transmission codes
- H04L1/247—Testing correct operation by using the properties of transmission codes three-level transmission codes, e.g. ternary
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Theoretical Computer Science (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Communication Control (AREA)
- Bidirectional Digital Transmission (AREA)
- Multi Processors (AREA)
- Information Transfer Systems (AREA)
- Computer And Data Communications (AREA)
Abstract
데이타 통신시스템은 제1마이크로컴퓨터를 포함하는 주장치와 제2마이크로컴퓨터를 포함하는 작동장치로 구성된다. 상기 장치는 서로 제1 및 제2통신선으로 연결된다. 또한, 상기 두 장치의 입력 인터럽트 단자는 제2통신선에 연결된다. 임의의 한 장치가 제2통신선에 제1레벨을 출력하여 데이타송신을 시작하고, 이를 감지한 또 다른 장치는 제1통신선을 통해 신호를 발산한다. 이때, 두 장치는 모두 내부 타이머를 작동한다. 송신 데이타 아이템에 대응하는 소정의 시간이 지나면, 송신장치는 제2통신선에 다시 제1레벨을 출력한다. 이는 수신 장치에 의해 감지되고, 수신장치는 데이타 각각과 그에 대응하는 관계를 나타내는 미리 설정된 변환 규칙을 이용하여 측정된 지난시간으로부터 송선 데이타 아이템을 판독한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 데이타 통신시스템의 실시예를 도시하는 블럭도.
Claims (4)
- 제1단자, 제2단자 및 입력 인터럽트 단자를 포함하는 제1장치, 제3단자, 제4단자 및 부가된 입력 인터럽트 단자를 포함하는 제2장치, 상기 제1단자와 상기 제3단자의 제1상호연결선, 및 상기 제2단자와 상기 제4단자간의 제2상호 연결선을 구비하는 데이타 통신시스템에 있어서, 상기 입력 인터럽트 단자와 부가된 입력단자가 상기 제2상호 연결선으로 연결되고, (a) 상기 제1장치가 제2단자를 제1레벨로 설정하며, (b) 그 다음으로, 상기 제2장치가 제3단자를 제1레벨로 설정하며, (c) 그 다음으로, 상기 제1장치가 상기 제2단자를 제2레벨로 설정하고, 상기 제2장치가 상기 제3단자를 제2레벨로 설정하며, (d)(b)가 실행되고 송신 데이타 아이템(item)에 대응하는 소정의 시간 후, 상기 제1장치가 상기 제2단자를 제1레벨로 설정하며, 그리고 (e) 미리 설정된 변환 규칙을 근거로 상기 시간간격으로부터 상기 제2장치가 데이타 아이템을 판독하도록 실행하기 위한 수단을 구비하는 것을 특징으로 하는 데이타 통신시스템.
- 제1항에 있어서, 상기 제1레벨은 저레벨(L레벨)이고 상기 제2레벨은 고레벨 (H레벨)인 것을 특징으로 하는 데이타 통신시스템.
- 제1항 또는 제2항에 따른 시스템의 상기 제1장치에 있어서, (3a) 상기 제2단자를 제1레벨로 설정하며, (3b) 상기 제1단자가 외부적으로 제1레벨로 설정된 것을 감지하며, (3c) 상기 제2단자를 제2레벨로 설정하며, 그리고 (3d) 미리 설정된 변환 규칙을 근거로 송신 데이타 아이템에 대응하는 소정의 시간 후, 상기 제2단자를 제1레벨로 설정하도록 실행하기 위한 수단을 구비한 것을 특징으로 하는 제1장치.
- 제1항 또는 제2항에 따른 시스템의 상기 제2장치에 있어서, (4a) 상기 부가된 입력 인터럽트 단자에서 제1레벨을 감지하여 상기 제3단자를 제1레벨로 설정하며, (4b) 상기 제3단자를 제2레벨로 설정하며, (4c) 상기 부가된 입력 인터럽트 단자에서 제1레벨을 감지하여 행하여진 상기(4a)로부터 지난 시간을 측정하며, 그리고 (4d) 상기 측정된 지난 시간을 근거로 데이타 아이템을 판독하기 위해 미리 설정된 변환 규칙을 이용하도록 실행하기 위한 수단을 구비한 것을 특징으로 하는 제2장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP5191586A JP2958601B2 (ja) | 1993-07-06 | 1993-07-06 | データ通信方式 |
JP93-191586 | 1993-07-06 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950005074A true KR950005074A (ko) | 1995-02-18 |
KR100306349B1 KR100306349B1 (ko) | 2001-11-30 |
Family
ID=16277113
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940015962A KR100306349B1 (ko) | 1993-07-06 | 1994-07-05 | 데이타통신시스템과그시스템을위한장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5623515A (ko) |
JP (1) | JP2958601B2 (ko) |
KR (1) | KR100306349B1 (ko) |
CN (1) | CN1097930C (ko) |
DE (1) | DE4423031A1 (ko) |
GB (1) | GB2279853B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200083635A (ko) * | 2017-12-27 | 2020-07-08 | 생-고뱅 어브레이시브즈, 인코포레이티드 | 집합체가 있는 피코팅 연마재 |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5210846B1 (en) * | 1989-05-15 | 1999-06-29 | Dallas Semiconductor | One-wire bus architecture |
US6820266B1 (en) | 1998-02-27 | 2004-11-16 | Oracle International Corporation | Application code conversion architecture |
US6980514B2 (en) * | 2002-03-12 | 2005-12-27 | Qualcomm Incorporated | Method and apparatus for controlling flow of data in a communication system |
JP5279170B2 (ja) * | 2006-03-28 | 2013-09-04 | セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー | マスタ通信回路、スレーブ通信回路、及びデータ通信方法 |
US10256920B2 (en) * | 2015-01-25 | 2019-04-09 | Valens Semiconductor Ltd. | Mode-conversion digital canceller for high bandwidth differential signaling |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1488304A (en) * | 1974-06-20 | 1977-10-12 | Yukogawa Electric Works Ltd | Signal transmission system |
FR2610155B1 (fr) * | 1987-01-28 | 1993-09-10 | Labinal | Procede de transmission de signaux entre deux elements et dispositif pour sa mise en oeuvre |
-
1993
- 1993-07-06 JP JP5191586A patent/JP2958601B2/ja not_active Expired - Fee Related
-
1994
- 1994-06-30 US US08/269,809 patent/US5623515A/en not_active Expired - Fee Related
- 1994-06-30 GB GB9413155A patent/GB2279853B/en not_active Expired - Fee Related
- 1994-07-01 DE DE4423031A patent/DE4423031A1/de not_active Withdrawn
- 1994-07-05 KR KR1019940015962A patent/KR100306349B1/ko not_active IP Right Cessation
- 1994-07-05 CN CN94108190A patent/CN1097930C/zh not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200083635A (ko) * | 2017-12-27 | 2020-07-08 | 생-고뱅 어브레이시브즈, 인코포레이티드 | 집합체가 있는 피코팅 연마재 |
Also Published As
Publication number | Publication date |
---|---|
JPH0730613A (ja) | 1995-01-31 |
US5623515A (en) | 1997-04-22 |
GB2279853A (en) | 1995-01-11 |
DE4423031A1 (de) | 1995-01-19 |
KR100306349B1 (ko) | 2001-11-30 |
JP2958601B2 (ja) | 1999-10-06 |
GB2279853B (en) | 1997-03-19 |
GB9413155D0 (en) | 1994-08-24 |
CN1097930C (zh) | 2003-01-01 |
CN1100861A (zh) | 1995-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960016297A (ko) | 입력 스위칭 제어 장치 및 통신 회로 | |
KR920003300A (ko) | 전자 기기 접속 장치 | |
KR900702689A (ko) | 직렬제어장치 | |
ATE375558T1 (de) | Gerät und verfahren zur erzeugnung von unterbrechungssignalen | |
KR830008232A (ko) | Rom을 사용한 가변 우선순위 스킴을 가지는 통신 멀티플렉서 | |
KR890009128A (ko) | 통신제어 시스템 | |
KR980007258A (ko) | 범용 마이컴을 이용한 아이 스퀘어 씨(i²c)통신 장치 | |
KR940017397A (ko) | 클럭 감시 회로 | |
KR830008228A (ko) | 전송선로의 단절을 검지하는 기능을 가진 전송선로 스위치용 장치 및 상기 장치를 사용하는 산업 로보트 | |
KR900002553A (ko) | 위상 검출회로 | |
KR950005074A (ko) | 데이타 통신시스템과 그 시스템을 위한 장치 | |
KR920015788A (ko) | 신호처리 집적회로장치 | |
KR850002903A (ko) | 단말처리장치 | |
KR970055599A (ko) | 전송 데이타 정형 장치 | |
JPS5621443A (en) | Transmission unit | |
KR860007839A (ko) | 스피커폰(speakerphone) 감지회로 | |
KR960042393A (ko) | 범용 측정기와 처리 시스템간 인터페이스 장치 | |
KR970012165A (ko) | 중앙 처리 장치 신호 상태의 모니터링 장치 | |
KR910021042A (ko) | 타이머 시스템 | |
KR950020216A (ko) | 신호처리장치 | |
JPS6470848A (en) | Picture display control system | |
KR980004100A (ko) | 두 개의 서브 시스템의 연결방법 | |
KR960042379A (ko) | 직렬통신장치의 통신선로 데이터 분석장치 | |
KR930020843A (ko) | 클럭신호 선택회로 | |
JPS61107844A (ja) | デ−タの送受信方式 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |