KR930011449A - Adpcm용 가청신호 유무 판정회로 - Google Patents

Adpcm용 가청신호 유무 판정회로 Download PDF

Info

Publication number
KR930011449A
KR930011449A KR1019910020791A KR910020791A KR930011449A KR 930011449 A KR930011449 A KR 930011449A KR 1019910020791 A KR1019910020791 A KR 1019910020791A KR 910020791 A KR910020791 A KR 910020791A KR 930011449 A KR930011449 A KR 930011449A
Authority
KR
South Korea
Prior art keywords
pcm
signal
data
adpcm
output
Prior art date
Application number
KR1019910020791A
Other languages
English (en)
Other versions
KR940001726B1 (ko
Inventor
유득수
신동진
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019910020791A priority Critical patent/KR940001726B1/ko
Publication of KR930011449A publication Critical patent/KR930011449A/ko
Application granted granted Critical
Publication of KR940001726B1 publication Critical patent/KR940001726B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Abstract

본 발명은 신호처리되거나 저장되기 위하여 PCM(Pulse Code Modulation) 복부호기(coder/decoder)를 통하여 애널로그 신호가 디지틀 데이터로 변환될 때 입력된 애널로그 신호 레벨을 감시하거나, ADPCM(Adaptive Differential Pulse Code Modulation) 트랜스코더(transcoder)에 의하여 μ-law PCM 데이터가 대역폭이 줄어든 ADPCM 데이터로 바뀐 후 저장된 다음, 저장된 ADPCM 데이터가 출력될때 이와 역순으로 μ-law PCM데이터로 바뀌고 이어서 애널로그 신호로 출력되는데, 출력된 애널로그신호가 기준레벨 이상인지 아닌지를 논리회로에 의하여 판별할 수 있는 회로에 관한 것이다.
본 발명은 대역폭면에서 두배의 잇점을 가지며 절반의 기억용량이 소요되므로 전송효율이 늘어나고 적은 용량의 기억소자를 쓸수 있거나 같은 용량의 기억소자에 비교적 긴 시간의 데이터를 저장할 수 있으며, 또한 ADPCM데이터를 출력시킬 때 신호레벨을 감지할 수 있는 효과가 있다.

Description

ADPCM용 가청신호 유무 판정회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명회로의 개략 구성도.
제2도는 타임슬럿 제어부의 상세도.
제3도는 PCM 복부호부의 상세도.

Claims (21)

  1. 기존 PCM 입출력장치와 접속하면서 전송대역폭이 크게 감소되어 데이터의 처리나 저장에 유리한 ADPCM부호화 방식을 적용할 수 있도록 PCM 데이터와 ADPCM 데이터를 상호 변환시키고 저장된 ADPCM 데이터의 가청신호 유무를 판정하기 위하여, 중앙제어수단(110)과 타임슬럿 제어수단(120)과 PCM 복부호수단(130)과 PCM 정합수단(140)과 ADPCM 트랜스코더수단(150)과 클럭공급수단(160)과 가청신호 유무 판정수단(170)을 구비하고, 상기 중앙제어수단(110)은 각 기능수단들을 제어하며, 상기 타임슬럿 제어수단(120)은 상기 중앙제어수단의 제어데이터를 받아서 상기 PCM 복수부호수단(130)을 제어하고, 상기 PCM 복부호 수단(130)은 애널로그 신호를 μ-law PCM 신호로 변환시켜서 상기 ADPCM 트랜스 코더수단(150)으로 보내거나, 그 반대로 상기 ADPCM 트랜스 코더수단으로 부터 받은 μ-law PCM 신호를 애널로그 신호로 변환시키는 기능을 수행하고, 상기 ADPCM 트랜스 코더수단(150)은 μ-law PCM 신호를 받어서 ADPCM 데이터를 상기 중앙제어수단의 데이터 버스에 실어 놓거나, 이와 반대로 그 데이터 버스에서 ADPCM 데이터를 받아서 μ-law PCM 신호로 변환시킨 후에 그 μ-law PCM 신호를 상기 PCM 복부호수단으로 보내고, 상기 클럭공급수단(160)은 각 기능수단에 필요한 클럭들을 공급하고, 상기 가청신호 유무 판정수단(170)은 상기 PCM 복부호수단에 의하여 발생된 애널로그 신호가 일정 기준 신호레벨 이상의 신호인지 아닌지를 판별하는 기능을 수행하도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  2. 제1항에 있어서, 상기 타임슬럿 제어수단(120)은 데이터 래치(210), 상기 데이터 래치(210)에 연결된 쉬프트 레지스터들(220), D플립플롭(230), 상기 D플립플롭에 연결된 앤드게이트 및 상기 엔드 게이트에 연결된 쉬프트 레지스터(240)으로 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  3. 제1항에 있어서, 상기 PCM 복부호수단(130)은 타임슬럿 배정수단(310)과 PCM 복부호기(320)로 구성되고, 타임슬럿 제어신호들과 PCM 서브하이웨이 클럭과 기준 프레임 동기신호와 중앙제어용 동작클럭을 받아서, 상기 타임슬롯 배정수단(310)의 출력신호와 PCM서브하이웨어 클럭이 인버터에 입력되어 출력된 신호를 앤드게이트의 입력으로 하여 출력됨으로써 타임슬럿 프레임 동기신호가 발생되고, 상기 PCM 복부호기(320)는 애널로그 신호를 입력시켜 μ-law PCM 신호를 발생하고, 이와 반대로 μ-law PCM 신호를 입력시켜 애널로그 신호를 출력시키도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  4. 제1항에 있어서, 상기 ADPCM 트랜스 코더수단(150)은 그의 직렬 클럭단자(SCK)에 PCM용 클럭(CLK)이 위상이 반전되어 입력되고, 상기 ADPCM 트랜스 코더수단의 샘플링단자(SMPL)와 직렬입력 인에이블 단자(/SIEN)와 직렬출력 인에이블 단자(/SOEN)에 똑같이 상기 PCM 복부호수단(130)에서 생성된 출력 PCM 프레임동기신호(FSX)가 위상이 반진되어 입력되어서 μ-law PCM 데이터와 ADPCM 데이터를 상호변환할 수 있도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 파정회로.
  5. 제1항에 있어서, 상기 클럭 공급수단(160)은 자체 클럭발생 수단(720)과 클럭 선택수단(730)을 구비하고, 상기 자체 클럭발생 수단은 PCM 신호 송수신수단(740)으로 부터 입력되는 PCM용 클럭(CLKP) 및 기준프레임 동기신호(FSP)와 파형과 주파수가 각각 동일한 클럭(CLKS)과 동기신호(FSS)를 공급하는데, 상기 클럭선택수단이 CLKP와 CLKS중에서 하나를 선택하여 CLK 신호로 제공하는 FSP와 FSS 중에서 하나를 선택하여 FS 신호로 공급하도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  6. 제1항에 있어서, ADPCM 데이터가 애널로그 신호로 변환될때 그 신호중의 가청신호 유무를 판단하기 위하여 상기 PCM 정합수단(140)은 PCM 데이타 방향 제어수단(610)과 PCM 신호 송수신수단(620)를 구비하고, 상기 PCM 데이터 방황 제어수단은 중앙제어 수단으로 부터 제어신호들(데이터 입력/데이터 출력선택, 원격/로컬선택)과 PCM 복부호수단으로 부터 엔코더시간 신호에 따라서 ADPCM 트랜스 코더수단으로 들어오는 PCM 데이터(DR2)를 PCM복부호 수단에 데이터(DR1)로 출력시키지만 PCM 신호 송수신 수단에 데이터(DR)로 출력되지 않도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  7. 제1항에 있어서, ADPCM 데이터가 애널로그 신호로 변환됨과 동시에 PCM 서브하이웨이에 전송될 때 그 신호중의 가청신호 유무를 판단하기 위하여 상기 PCM 신호 송수신 수단은 PCM 서브하이웨이에 정합되고, 상기 PCM 데이터 방향 제어수단은 중앙제어수단으로 부터 제어신호들(데이터입력/데이터출력 선택, 원격/로컬 선택)과 PCM 복부호수단으로 부터 엔코더시간 신호에 따라서 ADPCM트랜스 코더수단으로 부터 들어오는 PCM데이터(DR2)를 PCM 복부호수단에 데이터(DR1)을 출력시키고, 동시에 PCM 신호 송수신 수단에 데이터(DR)로 출력시키도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  8. 제1항에 있어서, 애널로그 신호가 ADPCM 데이터로 변환될때 그 신호중의 가청신호 유무를 판단하기 위하여 상기 PCM 정합수단(140)은 PCM 데이터 방향 제어수단(610)과 PCM 신호 송수신수단(620)을 구비하고, 상기 PCM 데이터 방향 제어수단은 중앙제어수단으로 부터 제어신호들(데이더 입력/데이터출력 선택, 원격/로컬선택)과 PCM 복부호수단으로 부터 엔코더시간 신호에 따라서 PCM복부호수단으로 부터 물어오는 PCM 데이터(DX1)을 ADPCM 트랜스 코더수단에 데이더(DX2)로 출력시키지만, PCM 신호 송수신수단으로 부터 입력되는 데이터(DX)가 ADPCM 트랜스 코더수단에 출력되지 않도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  9. 제1항에 있어서, PCM 서브하이웨이의 PCM 데이터가 ADPCM 데이터로 변환될때 그 신호중의 가청신호유무를 판단하기 위하여 상기 PCM 정합수단(140)은 PCM 데이터 방향제어수단(610)과 PCM 신호 송수신수단(620)을 구비하고, 상기 PCM 데이터 방향 제어수단은 중앙제어수단으로 부터 제어신호들(데이터입력/데이터출력선택, 원격/로컬 선택)과 PCM 복부호수단으로 부터 엔코더 시간 신호에 따라서 PCM 복부호 수단으로 부터 PCM 신호 송수신수단으로 부터 입력되는 데이터(DX)가 ADPCM 트랜스코더 수단에 출력되도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판청회로.
  10. 제1항에 있어서, 상기 가청신호 유무 판정수단(170)은 신호증폭수단(1310)과 가장 큰 값을 찾아내는 첨두치 검출수단(1320)과, 기준레벨 발생수단(1330)과, 기준레벨과 비교되는 입력 신호의 차이 성분을 증폭시키는 차분증폭수단(1340)과, 증폭된 차이성분을 정류하는 정류수단(1350)과, 정류된 신호의 논리상태를 결정짓는 레벨 결정수단(1360)으로 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  11. 제10에 있어서, 상기 레벨 결정수단(1360)의 결정중에 주목되는 논리상태에 따라서 발광다이오드가 커지도록 LED 구동수단이 결정된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  12. 제10항에 있어서, 상기 신호 증폭수단(1310) 이 직류차단용 커패시터와 연산증폭기를 이용한 반전증폭 회로가 직렬연결된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  13. 제10항에 있어서, 상기 신호증폭수단(1310) 비 직류차단용 커패시터와 연산증폭기를 이용한 이 반전증폭회로가 직렬연결된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  14. 제10항에 있어서, 상기 첨두치 검출수단(1320)이 다이오드 출력단에 커패시터와 저항이 병렬로 연결된 회로를 포함하고 있는 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  15. 제10항에 있어서, 상기 기준 레벨 발생수단(1330) 이 다이오드와 직류저항기가 직렬로 연결되고 직류저항기와 다이오드 연결점에서 기준레벨 신호를 발생시키도록 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무판정회로.
  16. 제10항에 있어서, 상기 차분증폭수단(1340)이 연산증폭기로 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  17. 제10항에 있어서, 상기 정류수단(1350)이 다이오드와 직류 저항기가 직렬 연결되어 입력신호가 순방향 다이오드와 직류저항기에 인가되고, 직류저항기에서 출력되도록 구성된 것을 특징으로 하는 ADPCM용 가청신호유무 판정회로.
  18. 제10항에 있어서, 상기 레벨 결정수단(1360)이 직렬연결된 두개의 인버터를사용하여 인버터의 논리상태가 서로 상반된 출력물을 이용할 수 있게 구성된 것을 특징으로 하는 ADPCM용 가청신호 유뮤 판정회로.
  19. 제10항에 있어서, 상기 레벨 결정수단(1360)이 한개의 인버터를 사용하여 인버터의 출력을 이용할 수 있게 구성된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  20. 제11항에 있어서, 상기 레벨 결정수단(1360)의 출력 "로우"논리 상태일때 LED가 켜지도록 LED 구동수단이 결합된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
  21. 제11항에 있어서, 상기 레벨 결정수단(1360)의 출력이 "하이"논리상태일때 LED가 켜지도록 LED 구동수단이 결합된 것을 특징으로 하는 ADPCM용 가청신호 유무 판정회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910020791A 1991-11-21 1991-11-21 Adpcm용 가청신호 유무 판정회로 KR940001726B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910020791A KR940001726B1 (ko) 1991-11-21 1991-11-21 Adpcm용 가청신호 유무 판정회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910020791A KR940001726B1 (ko) 1991-11-21 1991-11-21 Adpcm용 가청신호 유무 판정회로

Publications (2)

Publication Number Publication Date
KR930011449A true KR930011449A (ko) 1993-06-24
KR940001726B1 KR940001726B1 (ko) 1994-03-05

Family

ID=19323200

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910020791A KR940001726B1 (ko) 1991-11-21 1991-11-21 Adpcm용 가청신호 유무 판정회로

Country Status (1)

Country Link
KR (1) KR940001726B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100688549B1 (ko) 2005-05-24 2007-03-02 삼성전자주식회사 비휘발성 메모리를 지원하는 온더플라이 bcc 코덱시스템 및 방법

Also Published As

Publication number Publication date
KR940001726B1 (ko) 1994-03-05

Similar Documents

Publication Publication Date Title
KR970031387A (ko) 맨체스터 인코드된 데이터 같이,노이즈가 있는 간헐 데이터를 디코딩하는 방법 및 장치(method and apparatus for decoding noisy, intermittent data, such as manchester encoded data or the like)
KR860000597A (ko) 직렬버스로써 동작하는 슬레이브형 인터페이스 회로
KR900015470A (ko) 음정변환장치
KR930003551A (ko) 순간 테스트 모드 지정회로
KR930011449A (ko) Adpcm용 가청신호 유무 판정회로
KR880008546A (ko) 디지탈 코드 변환장치 및 방법
KR930019045A (ko) 신호 전이 개선 회로
KR930017443A (ko) Mac 신호 데이타 변환회로
US4231023A (en) Binary to ternary converter
KR930004860B1 (ko) Pcm/adpcm 데이터 상호 변환장치
JPH0870490A (ja) 赤外線ワイヤレスリモコン信号の受信方法
KR950025539A (ko) 직병렬 변환 인터페이스회로
KR970072664A (ko) 극성 검출기
SU1476469A1 (ru) Устройство дл контрол остаточного кода по модулю три
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
KR930011452A (ko) 직렬 데이타의 패리티 에러 검출회로
JPS59151547A (ja) 光入力低下検出回路
JPS62139411A (ja) 光電スイツチ
KR0179296B1 (ko) 에이에스케이 수신장치
KR200230591Y1 (ko) 메모리를 이용한 직렬 변환 데이터 전송 장치
SU1660193A1 (ru) Устройство блочной синхронизации
KR960024998A (ko) 64Kb/s 신호 프레임 통신장치
JPH0399598A (ja) ラジオコントロール送受信システム
KR880012047A (ko) 순환 반복코드 검출 및 발생기
KR950015102A (ko) 시리얼 입출력 인터페이스 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971211

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee