KR930017443A - Mac 신호 데이타 변환회로 - Google Patents
Mac 신호 데이타 변환회로 Download PDFInfo
- Publication number
- KR930017443A KR930017443A KR1019920000503A KR920000503A KR930017443A KR 930017443 A KR930017443 A KR 930017443A KR 1019920000503 A KR1019920000503 A KR 1019920000503A KR 920000503 A KR920000503 A KR 920000503A KR 930017443 A KR930017443 A KR 930017443A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- unit
- peak detection
- detection unit
- output
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/08—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding
- H03K5/082—Shaping pulses by limiting; by thresholding; by slicing, i.e. combined limiting and thresholding with an adaptive threshold
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/01—Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/165—Indicating that current or voltage is either above or below a predetermined value or within or outside a predetermined range of values
- G01R19/16566—Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533
- G01R19/1659—Circuits and arrangements for comparing voltage or current with one or several thresholds and for indicating the result not covered by subgroups G01R19/16504, G01R19/16528, G01R19/16533 to indicate that the value is within or outside a predetermined range of values (window)
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/025—Systems for the transmission of digital non-picture data, e.g. of text during the active part of a television frame
- H04N7/035—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal
- H04N7/0355—Circuits for the digital non-picture data signal, e.g. for slicing of the data signal, for regeneration of the data-clock signal, for error detection or correction of the data signal for discrimination of the binary level of the digital data, e.g. amplitude slicers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/08—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division
- H04N7/083—Systems for the simultaneous or sequential transmission of more than one television signal, e.g. additional information signals, the signals occupying wholly or partially the same frequency band, e.g. by time division with signal insertion during the vertical and the horizontal blanking interval, e.g. MAC data signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/24—Systems for the transmission of television signals using pulse code modulation
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Nonlinear Science (AREA)
- Dc Digital Transmission (AREA)
Abstract
본 발명은 MAC 신호 수신기에서 듀오바이너리 데이타를 바이너리 데이타로 변환시키는 회로에 관한 것으로, 수신된 듀오바이너리 신호의 반전 및 비반전 신호를 출력하는 푸시풀회로부와, 비반전 신호에서 상위피크치를 검출하는 상위피크치검출부와, 반전된 피크치를 검출하고 이를 재반전시켜 하위피크치를 검출하는 하위피크치검출부, 듀오바이너리 신호의 DC레벨이 일정하게 유지시키는 DC레벨조정부와, 상위 및 하위피크치검출신호와 듀오바이너리 신호에 의해 바이너리 신호를 출력하는 비교연산부를 구비하며, 듀오바이너리 데이타에 상응하는 바이너리 데이타를 안정되게 출력하는 MAC 신호 데이타 변환회로이다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 종래의 MAC 신호 데이타 변환회로의 일 예를 도시한 회로도, 제2도는 본 발명에 의한 MAC 신호 데이타 변환회로의 일 실시예를 도시한 회로도, 제3도는 제2도의 주요부분에 대한 입출력신호를 도시한 파형도.
Claims (3)
- MAC신호의 듀오바이너리 데이타를 바이너리 데이타로 변환시키는 MAC 신호 데이타 변환회로에 있어서, 입력되는 듀오바이너리 신호를 각각 반전시켜 출력하는 반전신호 출력단과 비반전시켜 출력하는 비반전신호 출력단을 갖는 푸시풀회로부 (30)와, 상기 푸시풀회로부(30)의 어느 한 출력단에 결합되어 듀오바이너리 신호의 포지티브 영역의 피크치를 검출하는 상위피크치검출부(40)와, 상기 푸시풀회로부 (30)의 다른 출력단에 결합되어 듀오바이너리 신호의 네거티브영역의 피크치를 검출하는 하위피크치검출부(100)와, 상기 푸시풀회로부(30)로부터 듀오바이너리 신호를 공급받고 상위피크치검출부(40)의 출력신호가 피드백되어 DC레벨이 일정하게 유지되도록 조정된 듀오바이너리 신호를 출력시키는 DC레벨조정부(50)와, 상기 DC레벨조정부(50)에서 출력되는 듀오바이너리 신호와 상위피크치검출부(40) 및 하위피크치검출부(100)의 각 출력신호르 공급받아 이들 신호를 비교연산하여 듀오바이너리 데이타에 상응하는 바이너리 데이타를 출력하는 비교연산부를 포함하는 것을 특징으로 하는 MAC 신호 데이타 변환회로.
- 제1항에 있어서, 상기 하위피크치검출부(100)는, 상기 푸시풀회로부(30)에서 반전된 신호의 상위피크치를 검출하는 상위피크치검출부(60)와, 상위피크치검출부 (60)의 출력신호를 다시 반전시키는 재반전부(80)와, 상기 재반전부(80)에 기분전압을 공급하는 기준전압공급부(70)를 포함하는 것을 특징으로 하는 MAC 신호 데이타 변환회로.
- 제1항에 있어서, 상기 비교연산부는, 제1입력단이 상기 DC레벨조정부의 출력단에 연결되고 제2입력단이 상기 상위피크치검출부에 연결되어 포지티브영역에 해당하는 바이너리신호를 출력하는 제1비교기와, 제3입력단이 상기 DC레벨조종부의 출력단에 연결되고 제4입력단이 상기 하위피크치검출부의 네거티브 영역에 해당하는 바비너리신호를 각각 출력하는 제2비교기와, 상기 제1비교기 및 제2비교기의 출력신호를 논리연산하여 듀오바이너리 데이타에 상응하는 바이너리 데이타를 출력하는 논리게이트로 구성된 것을 특징으로 하는 MAC신호 데이타 변환회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920000503A KR930017443A (ko) | 1992-01-15 | 1992-01-15 | Mac 신호 데이타 변환회로 |
EP93100299A EP0551858B1 (en) | 1992-01-15 | 1993-01-11 | Duobinary to binary decoder |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920000503A KR930017443A (ko) | 1992-01-15 | 1992-01-15 | Mac 신호 데이타 변환회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR930017443A true KR930017443A (ko) | 1993-08-30 |
Family
ID=19327915
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920000503A KR930017443A (ko) | 1992-01-15 | 1992-01-15 | Mac 신호 데이타 변환회로 |
Country Status (2)
Country | Link |
---|---|
EP (1) | EP0551858B1 (ko) |
KR (1) | KR930017443A (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100247964B1 (ko) * | 1997-07-01 | 2000-03-15 | 윤종용 | 자동 문턱값 제어를 이용한 피크 검출기와 그 방법 |
US6889405B2 (en) | 2003-02-07 | 2005-05-10 | Ames True Temper, Inc. | Dual material tool handle |
US20050024253A1 (en) * | 2003-07-30 | 2005-02-03 | Adamiecki Andrew L. | Duobinary-to-binary signal converter |
US7508882B2 (en) | 2003-12-04 | 2009-03-24 | Alcatel-Lucent Usa Inc. | Electrical backplane transmission using duobinary signaling |
US7587145B2 (en) * | 2006-06-29 | 2009-09-08 | Intel Corporation | Optical receiver with electric ternary coding |
JP2009200944A (ja) * | 2008-02-22 | 2009-09-03 | Oki Semiconductor Co Ltd | ヒステリシスコンパレータ |
EP2924881A1 (en) | 2014-03-26 | 2015-09-30 | IMEC vzw | Improvements in or relating to signal processing |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE1215756B (de) * | 1965-09-15 | 1966-05-05 | Felten & Guilleaume Gmbh | Schaltungsanordnung zur Signalisierung der oberen und unteren Grenzwerte einer Spannung |
CA1008140A (en) * | 1975-02-12 | 1977-04-05 | John M. Warberg | Bipolar signal processing circuit |
EP0339727A3 (en) * | 1988-04-27 | 1990-10-31 | Philips Electronics Uk Limited | Circuit arrangement for producing a binary signal |
-
1992
- 1992-01-15 KR KR1019920000503A patent/KR930017443A/ko not_active Application Discontinuation
-
1993
- 1993-01-11 EP EP93100299A patent/EP0551858B1/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
EP0551858A3 (en) | 1993-12-22 |
EP0551858A2 (en) | 1993-07-21 |
EP0551858B1 (en) | 2000-05-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR930017443A (ko) | Mac 신호 데이타 변환회로 | |
KR920003690A (ko) | 광수신회로 | |
ATE233009T1 (de) | Binärkodierung von signalen und digitale signalverarbeitung | |
KR910010831A (ko) | 오디오 장치의 마지막 단의 출력왜곡을 감지하기 위한 회로 | |
KR870011751A (ko) | 주파수 감지기용 잡음 면역 회로 | |
KR940022773A (ko) | 이씨엘(ecl)회로의 번인 방법 및 장치 | |
US6980006B1 (en) | High speed envelope detector and method | |
KR980003982A (ko) | 전송 평형신호의 디지털 데이터 복원 방법 및 시스템 | |
US6191639B1 (en) | Gating circuit for analog values | |
KR970008061A (ko) | 자동 제어 녹음 회로 오동작 방지 회로가 부가된 녹음/재생 제어 신호 발생장치 | |
US4956613A (en) | Differential amplifier having externally controllable power consumption | |
KR950010889B1 (ko) | 주파수 선택회로 | |
KR0163138B1 (ko) | 클럭의 유무 판별 회로 | |
KR830008560A (ko) | 수평 발진기 | |
KR0120585B1 (ko) | 스탠더드/롱 플레이(sp/lp) 판별회로 | |
KR20000000939A (ko) | 자동 이득 제어 회로 | |
KR100200772B1 (ko) | 샘플-홀드회로 | |
JPH03143012A (ja) | 2値化回路、中間レベル検出回路及びピーク包絡線検出回路 | |
KR930004940Y1 (ko) | 턴테이블의 카아트리지 자동 판별회로 | |
KR950006080Y1 (ko) | "1"비트 카운팅 회로 | |
KR100381020B1 (ko) | 일정 듀티사이클을 갖는 구형파 펄스 발생기 | |
KR900019353A (ko) | 자동음량조절방식 및 장치 | |
KR960036313A (ko) | 비교 회로 | |
JPH08251446A (ja) | 映像信号のクランプ回路 | |
KR960016130A (ko) | 원도우 비교기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |