KR930007101A - 아날로그/디지탈변환기 - Google Patents

아날로그/디지탈변환기 Download PDF

Info

Publication number
KR930007101A
KR930007101A KR1019920014902A KR920014902A KR930007101A KR 930007101 A KR930007101 A KR 930007101A KR 1019920014902 A KR1019920014902 A KR 1019920014902A KR 920014902 A KR920014902 A KR 920014902A KR 930007101 A KR930007101 A KR 930007101A
Authority
KR
South Korea
Prior art keywords
analog
circuit
current
digital
signal
Prior art date
Application number
KR1019920014902A
Other languages
English (en)
Other versions
KR100258384B1 (ko
Inventor
유끼히또 이시하라
유고 단바
가즈오 야마끼도
Original Assignee
가나이 쯔또무
가부시끼가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쯔또무, 가부시끼가이샤 히다찌세이사꾸쇼 filed Critical 가나이 쯔또무
Publication of KR930007101A publication Critical patent/KR930007101A/ko
Application granted granted Critical
Publication of KR100258384B1 publication Critical patent/KR100258384B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/352Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
    • H03M3/354Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
    • H03M3/356Offset or drift compensation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/458Analogue/digital converters using delta-sigma modulation as an intermediate step

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

아날로그전압신호를 대응하는 디지탈신호로 변환하는 A/D변환기, 더나아가서는 반도체 집적회로 실현하는데 적합한 오버샘플링방식의 A/D변환기에 관한 것으로써, 제조프로세스의 복잡화 및 면적의 증대와 S/N비의 저하를 해소하기 위해, 전압/전류변환회로(1)과, 출력전류값이 귀환신호에 의해서 제어되는 국부 D/A변환회로(2)의 각 출력전류의 차분을 한쪽끝이 직류전위점에 접속하는 아날로그회로에서 적분하고, 그 적분에 의해서 얻어지는 전압을 양자화회로(4)에 양자화한다. 그 결과를 디지탈적분회로(5)에서 적분해서 귀환량보정회로(6)에 부여함과 동시에 A/D변환결과를 출력한다. 양자화회로의 출력에 따라서 디지탈적분연산이 실행되고 있는 동안 귀환량보정회로는 임시의 귀환신호를 출력한다. 디지탈적분 연산이 종료하면 상기 임시 귀환신호 대신에 보정된 귀환신호가 형성된다. 디지탈적분연산이 실행되고 있는 동안도 아날로그회로(3)으로의 입력신호의 샘플링은 계속해서 실행된다.
이러한 A/D변환기를 이용하는 것에 의해 저소비전력화와 변환신호의 광대역화 및 A/D변환기의 회로구성을 간소화할수 있다.

Description

아날로그/디지탈변환기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예에 관한 오버샘플링 아날로그/디지탈변환기의 기본구성도,
제2도는 제1도의 아날로그/디지탈변환기의 원리적인 동작설명을 위한 타이 밍도,
제3도는 제1도의 원리에 따라서 구성되는 보간형 오버샘플링 아날로그/디지탈변환기의 상세한 1실시예의 블럭도.

Claims (10)

  1. 아날로그 입력신호가 그 입력단에 공급되는 아날로그 적분회로, 상기 아날로그적분회로의 출력전위를 소정의 기준전위와 비교하는 전압비교회로를 갖고, 주기 적인 타이밍에 동기해서 동작하는 양장화회로, 상기 양장화회로의 출력에 따라서 디지탈출력신호를 형성하기 위한 디지탈회로 및 상기 디지탈출력신호에 대응하는 신호를 상기 아날로그적분회로의 입력단자에 귀환하기 위한 귀환수단을 포함하며, 상기 양장화회로의 제1의 동작타이밍에서 이것에 이어지는 제2의 동작타이밍까지의 사이에 상기 아날로그입력신호의 샘플링이 계속적으로 실행되고, 상기 제1의 동작타이밍에 동기해서 얻어지는 상기 디지탈출력신호에 해당하는 신호가 상기 제2의 동작타이밍전에 상기 아날로그적분회로의 입력단자에 귀환되는 아날로그/디지탈변환기.
  2. 특허청구의 범위 제1항에 있어서, 또 상기 아날로그입력신호를 그 전압 진폭에 따른 전류신호로 변환해서 상기 아날로그 적분회로의 입력단자에 공급하는 전압/전류변환회로를 포함하며, 상기 아날로그 적분회로는 상기 전압/전류변환회로의 출력전류와 상기 귀환수단의 출력전류의 차분전류를 적분하는 아날로그/디지탈변환기.
  3. 특허청구의 범위 제2항에 있어서, 상기 귀환수단은 상기 제1의 동작타이밍후에 제1의 동작타이밍에 동기해서 얻어지는 상기 디지탈출력신호에 해당하는 신호와 상기 제1의 전류에 따르는 제2의 전류를 출력하는 아날로그/디지탈변환기.
  4. 특허청구의 범위 제3항에 있어서, 상기 제1의 전류는 상기 제1의 동작타이밍의 동작주기에 있어서의 상기 귀환수단의 출력전류에 따라서 설정되는 아날로그/디지탈변환기.
  5. 특허청구의 범위 제4항에 있어서, 상기 제1의 전류는 상기 제1의 동작타이밍의 동작주기에 있어서의 상기 귀환수단의 출력전류의 평균값인 아날로그/디지탈변환기.
  6. 특허청구의 범위 제3항에 있어서, 상기 귀환수단은 상기 제1 또는 제2의 전류를 형성하기 위한 국부 D/A변환회로와 상기 국부 D/A변환기의 입력디지탈신호를 형성하는 회로를 포함하는 아날로그/디지탈변환기.
  7. 특허청구의 범위 제6항에 있어서, 상기 아날로그적분회로는 그 한쪽끝이 상기 전압/전류변환회로와 국부 D/A변환회로의 접속점에 결합되고, 그 다른쪽 끝이 직류전위점에 결합되는 용량소자를 포함하는 아날로그/디지탈변환기.
  8. 특허청구의 범위 제7항에 있어서, 상기 아날로그적분회로는 상기 용량소자와 상기 전류출력접속점 사이에 결합되는 저항소자를 포함하는 아날로그/디지탈변환기.
  9. 특허청구의 범위 제8항에 있어서, 상기 국부 D/A변환회로에 부여되는 디지탈신호는 다수비트의 신호인 아날로그/디지탈변환기.
  10. 특허청구의 범위 제9항에 있어서, 상기 A/D변환기는 1개의 반도체기판에 형성되는 아날로그/디지탈변환기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920014902A 1991-09-02 1992-08-19 아날로그/디지탈변환기 KR100258384B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP91-248277 1991-09-02
JP3248277A JP3048263B2 (ja) 1991-09-02 1991-09-02 アナログ/ディジタル変換器

Publications (2)

Publication Number Publication Date
KR930007101A true KR930007101A (ko) 1993-04-22
KR100258384B1 KR100258384B1 (ko) 2000-06-01

Family

ID=17175723

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920014902A KR100258384B1 (ko) 1991-09-02 1992-08-19 아날로그/디지탈변환기

Country Status (3)

Country Link
US (1) US5347279A (ko)
JP (1) JP3048263B2 (ko)
KR (1) KR100258384B1 (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2707815B1 (fr) * 1993-07-13 1995-08-25 Alcatel Mobile Comm France Convertisseur analogique numérique à boucle de contre-réaction modulée.
DE4423955A1 (de) * 1994-07-07 1996-01-11 Bosch Gmbh Robert Verfahren zum Analog-/Digital-Wandeln eines elektrischen Signals und Vorrichtung zur Durchführung des Verfahrens
DE19535615A1 (de) * 1994-10-20 1996-05-02 Analogic Corp Datenerfassungssystem, insbesondere für Computertomographie-Geräte
JP2002543656A (ja) * 1999-04-21 2002-12-17 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ シグマ−デルタad変換器
ATE277490T1 (de) * 2000-07-05 2004-10-15 Koninkl Philips Electronics Nv A/d umwandler mit integrierter vorspannung für mikrofon
KR20020096006A (ko) * 2001-06-19 2002-12-28 엘지전자 주식회사 엠에스엠에 있어서 입력 신호의 해상도를 향상시키는 장치및 방법
ATE413732T1 (de) * 2003-09-26 2008-11-15 Med El Elektromed Geraete Gmbh Akkumulator für adaptive sigma-delta modulation
US7230555B2 (en) * 2005-02-23 2007-06-12 Analogic Corporation Sigma delta converter with flying capacitor input
US7423567B2 (en) * 2006-09-12 2008-09-09 Cirrus Logic, Inc. Analog-to-digital converter (ADC) having a reduced number of quantizer output levels
SG185665A1 (en) * 2010-07-01 2012-12-28 Panasonic Corp Object detection device
US8643524B1 (en) 2012-09-27 2014-02-04 Cirrus Logic, Inc. Feed-forward analog-to-digital converter (ADC) with a reduced number of amplifiers and feed-forward signal paths
US10073812B2 (en) * 2014-04-25 2018-09-11 The University Of North Carolina At Charlotte Digital discrete-time non-foster circuits and elements
JP6451859B2 (ja) * 2015-09-01 2019-01-16 日本電気株式会社 Δς変調器、送信機及び積分器

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5079550A (en) * 1989-10-27 1992-01-07 Crystal Semiconductor Corporation Combining continuous time and discrete time signal processing in a delta-sigma modulator
JP3039809B2 (ja) * 1990-05-31 2000-05-08 株式会社日立製作所 アナログ/ディジタル変換器、サンプリングパルス生成回路、及び電流スイッチ回路
NL9001441A (nl) * 1990-06-22 1992-01-16 Philips Nv Sigma-delta modulator.

Also Published As

Publication number Publication date
JPH0563578A (ja) 1993-03-12
JP3048263B2 (ja) 2000-06-05
KR100258384B1 (ko) 2000-06-01
US5347279A (en) 1994-09-13

Similar Documents

Publication Publication Date Title
US4703310A (en) Digital/analog converter with capacitor-free elimination of a.c. components
KR930007101A (ko) 아날로그/디지탈변환기
US5461381A (en) Sigma-delta analog-to-digital converter (ADC) with feedback compensation and method therefor
US6356085B1 (en) Method and apparatus for converting capacitance to voltage
KR870010696A (ko) 엔코딩 장치 및 이를 구비한 아나로그-디지탈 및 디지탈-아나로그 변환기
JPS59126319A (ja) チヨツパ形コンパレ−タ
KR940001573A (ko) A/d 변환기
KR920007357A (ko) 아날로그-디지털 변환 방법 및 장치
JPS5946131B2 (ja) 符号化回路
WO2001056165A3 (de) Analog-digital-wandler
CN112425070B (zh) 电流积分器中的放大器负载电流消除的方法以及带有放大器负载电流消除的电流积分器
US5966088A (en) Analog/digital converter and voltage comparator capable of fast producing of output offset voltage
CN109387229B (zh) 闭环的基于振荡器的传感器接口电路
TW276373B (en) Low offset comparators based on current copiers
JPH0870251A (ja) デルタシグマ型ad変換回路
JP3760503B2 (ja) クランプ回路
JPH0295024A (ja) マルチプレクサ付σ△変調形a/d変換器
EP0911976A1 (en) Analog/digital conversion device with sample-and-hold circuit
SU1169160A1 (ru) Аналого-цифровой преобразователь
JPH04132412A (ja) クランプ回路
US6297756B1 (en) Analog-to-digital conversion device
JP2874218B2 (ja) A−dコンバータ
SU1128383A2 (ru) Преобразователь напр жени в частоту следовани импульсов
JPS649376A (en) Timing calibration system
JPS6327893B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20090225

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee