KR920702577A - 위상 동기 회로 - Google Patents

위상 동기 회로

Info

Publication number
KR920702577A
KR920702577A KR1019920700779A KR920700779A KR920702577A KR 920702577 A KR920702577 A KR 920702577A KR 1019920700779 A KR1019920700779 A KR 1019920700779A KR 920700779 A KR920700779 A KR 920700779A KR 920702577 A KR920702577 A KR 920702577A
Authority
KR
South Korea
Prior art keywords
circuit
oscillation
stage
signal
voltage
Prior art date
Application number
KR1019920700779A
Other languages
English (en)
Other versions
KR960010853B1 (ko
Inventor
다까오 오가와
다께시 가와사끼
Original Assignee
아이자와 스스무
세이꼬 엡슨 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아이자와 스스무, 세이꼬 엡슨 가부시끼가이샤 filed Critical 아이자와 스스무
Publication of KR920702577A publication Critical patent/KR920702577A/ko
Application granted granted Critical
Publication of KR960010853B1 publication Critical patent/KR960010853B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/089Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses
    • H03L7/0891Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal the phase or frequency detector generating up-down pulses the up-down pulses controlling source and sink current generators, e.g. a charge pump
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L3/00Starting of generators
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

내용 없음

Description

위상 동기 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 관한 실시예(1) 및 실시예의 개략 구성을 나타내는 블럭도, 제2도는 실시예(1)에 있어서 위상 비교기, 챠지펌프 및 전압 제어 발진기의 구성을 나타내는 회로도, 제3도는 실시예(1)에 있어서의 원 쇼트 회로의 구성을 나타내는 회로도.

Claims (4)

  1. 도래 신호를 소정의 펄스 폭으로 변환하는 순간 회로와, 그 출력을 제1입력 신호로서 이것을 제2의 입력 신호와 위상 비교하는 위상 비교 수단과, 위상 비교 수단의 출력을 접압 변환하는 루프 필터 수단과, 그 루프 필터 수단의 출력 전압에 의하여 발진 주파수가 제어되고, 발진출력을 제2입력 신호의 신호원으로서 송출하는 전압 제어 발진 수단을 가지는 위상 동기 회로이고, 외부 제어 신호와 제1의 입력 신호를 기초로 제1의 입력 신호에 동기한 발진 제어 신호를 작성하는 발진 제어 타이밍 수단을 갖추고, 상기 전압 제어 발진 수단은 홀수단(N)의 인버터 회로를 링상에 접속한 링 오시레이터와, 상기 발진 제어신호에 의하여 링 오시레이터의 출력 레벨을 고정시키는 발진 정지 해제 수단을 가지고, 상기 순간 회로는 상기 루프 필터 수단의 출력 전압에 의하여 펄스 폭을 가변하는 펄스 폭 조정 수단을 가지고, 이 펄스 폭 조정 수단은 상기 링 오실이터를 구성하는 인버터 회로와 동일의 홀수단(N)만큼 카스케이드 접속한 지연 수단인 것을 특징으로 하는 위상 동기 회로.
  2. 제1항에 있어서, 상기 발진 정재 해제 수단은, K를 1,....N-1의 자연수로 하고, 제 K단번째와 제K+1단째의 인버터 회로 사이에 개재하고 있으며, 제K단째에서 제K+1단째에 신호를 전달하는 트랜스미션 회로와 전압 고정용 스위칭 회로에서 구성되어 있는 것을 특징으로 하는 위상 동기 회로.
  3. 제2항에 있어서, 상기 지연수단은, 상기 트랜스 미션 회로와 전압 고정용 스위칭 회로에 대응하는 동일의 회로 요소를 가지고, 그들은 전원에 고정적으로 부세되어 있는 것을 특징으로 하는 위상 동기 회로.
  4. 제1항에 있어서, 상기 발진 정지 해제 수단은 제1단째의 인버터 회로의 전단에 개재하고 있으며, 최종단에서 제1단째에 신호를 전달하는 트랜스 미션 회로와 전압 고정용 스위칭 회로에서 구성되어 있는 것을 특징으로 하는 위상 동기 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920700779A 1990-08-07 1991-08-06 위상 동기 회로 KR960010853B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
JP20895190 1990-08-07
JP90-208951 1990-08-07
JP25637290 1990-09-26
JP90-256372 1990-09-26
PCT/JP1991/001052 WO1992002986A1 (en) 1990-08-07 1991-08-06 Phase synchronizing circuit

Publications (2)

Publication Number Publication Date
KR920702577A true KR920702577A (ko) 1992-09-04
KR960010853B1 KR960010853B1 (ko) 1996-08-09

Family

ID=26517137

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920700779A KR960010853B1 (ko) 1990-08-07 1991-08-06 위상 동기 회로

Country Status (4)

Country Link
JP (1) JP3160907B2 (ko)
KR (1) KR960010853B1 (ko)
TW (1) TW276377B (ko)
WO (1) WO1992002986A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5345186A (en) * 1993-01-19 1994-09-06 Credence Systems Corporation Retriggered oscillator for jitter-free phase locked loop frequency synthesis

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5389651A (en) * 1977-01-19 1978-08-07 Hitachi Ltd Starttstop circuit of vfo
JPS58107728A (ja) * 1981-12-22 1983-06-27 Nippon Shiyuuhenki Kk 位相ロツクル−プ
JPS58107729A (ja) * 1981-12-22 1983-06-27 Nippon Shiyuuhenki Kk 位相ロツクル−プ
JPS59140614A (ja) * 1983-01-31 1984-08-13 Hitachi Ltd 位相同期発振回路

Also Published As

Publication number Publication date
WO1992002986A1 (en) 1992-02-20
JP3160907B2 (ja) 2001-04-25
TW276377B (ko) 1996-05-21
KR960010853B1 (ko) 1996-08-09

Similar Documents

Publication Publication Date Title
KR910017776A (ko) 위상동기회로
KR930005352A (ko) 반도체 집적회로
KR920704411A (ko) 전압 제어형 발진 회로 및 위상 동기 회로
KR920022684A (ko) 고주파 위상 동기 루프용 주파수 제어 발진기
KR890009098A (ko) 전압제어발진회로
US6275101B1 (en) Phase noise reduction circuits
KR960700568A (ko) 무지터 위상동기루프 주파수합성용 재트리거형 발진기
US4994695A (en) Synchronous delay line with quadrature clock phases
KR960006292A (ko) 주파수위상비교기
KR940006348A (ko) D/a 변환장치 및 a/d 변환장치
KR920702577A (ko) 위상 동기 회로
KR890017885A (ko) 샘플링 비 유도 장치
KR970055559A (ko) Pll 회로와 pll 회로용 노이즈 감소 방법
KR960008476A (ko) 마이크로컴퓨터의 리셋장치
KR970056136A (ko) 시스템 클럭 발생기
RU2133076C1 (ru) Управляемый генератор импульсов
KR950007297A (ko) 위상 동기 루프 및 동작 방법
KR910013764A (ko) 위성방송 수신기의 폴라로타(Polarotar) 펄스발생회로
SU767937A1 (ru) Устройство дл управлени транзисторным инвертором
KR950002063Y1 (ko) 광역 데이타 클럭 동기회로
SU828375A1 (ru) Кольцевой автогенератор
KR930009255A (ko) 주파수 변환회로
CS277118B6 (cs) Generátor impulsů se synchronizací
KR960006299A (ko) 위상 동기 루프 장치
SU1401577A1 (ru) Импульсный генератор

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070723

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee