KR970056136A - 시스템 클럭 발생기 - Google Patents

시스템 클럭 발생기 Download PDF

Info

Publication number
KR970056136A
KR970056136A KR1019950048428A KR19950048428A KR970056136A KR 970056136 A KR970056136 A KR 970056136A KR 1019950048428 A KR1019950048428 A KR 1019950048428A KR 19950048428 A KR19950048428 A KR 19950048428A KR 970056136 A KR970056136 A KR 970056136A
Authority
KR
South Korea
Prior art keywords
clock
timing
input
receiving
generating
Prior art date
Application number
KR1019950048428A
Other languages
English (en)
Other versions
KR0152226B1 (ko
Inventor
이창기
김홍주
이종현
Original Assignee
양승택
한국전자통신연구원
이준
한국전기통신공사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 양승택, 한국전자통신연구원, 이준, 한국전기통신공사 filed Critical 양승택
Priority to KR1019950048428A priority Critical patent/KR0152226B1/ko
Publication of KR970056136A publication Critical patent/KR970056136A/ko
Application granted granted Critical
Publication of KR0152226B1 publication Critical patent/KR0152226B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 시스템 클럭 발생기에 관한 것으로, 입력되는 여러개의 동기원중 하나의 기준 타이밍을 선택하고, 이를 이용하여 광대역 회선 분배 시스템에서 필요로 하는 시스템 클럭과 시스템 타이밍을 발생시켜 STM-N 신호 처리부와 스위치부로 공급하고, 외부 클럭을 생성하여 국내 동기망 클럭 생성 장치에 공급하는 시스템 클럭 발생기를 제공하기 위하여, 다수의 입력 동기원을 입력받아 선택 신호에 따라 기준 타이밍을 선택하는 기준 타이밍 선택 수단(11); 상기 기준 타이밍 선택 수단(11)으로 부터 기준 타이밍을 입력받아 동기된 클럭을 발생시켜 출력하는 디지틀 처리 위상 동기 루핑 수단(12); 상기 디지틀 처리 위상 동기 루핑 수단(12)으로 부터 계수 클럭을 입력받아 분주하여 타이밍을 발생시키는 타이밍 생성 수단(13); 상기 기준 타이밍 선택 수단(11)으로 부터 수신 타이밍을 입력받고 타이밍 생성 수단(13)으로 부터 타이밍을 입력받아 선택 신호에 따라 외부 클럭을 선택하여 외부로 출력하는 외부 클럭 생성 수단(14); 상기 디지틀 처리 위상 동기 루핑 수단(12)으로 부터 동기 클럭을 입력받고 상기 타이밍 생성 수단(13)으로 부터 타이밍을 입력받아 다수의 시스템 클럭, 시스템 타이밍, 및 시스템 분배 타이밍을 발생하여 외부로 출력하는 클럭 드라이빙 수단(15)을 구비하여 전체 시스템을 동기시킬 수 있고, 처리 속도를 향상시킬 수 있으며, 마이크로 프로세서의 로드를 줄여 위상 데이타를 놓치지 않게 하며, 동기망 클럭의 성능 악화를 최소화할 수 있는 효가가 있다.

Description

시스템 클럭 발생기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 시스템 클럭 발생기의 전체 구성도.
제2도는 본 발명에 따른 기준 타이밍 선택부의 세부 구성도.

Claims (8)

  1. 외부로 부터 입력되는 다수의 입력 동기원을 입력받아 외부의 중앙 제어 수단으로 부터 입력되는 선택 신호에 따라 기준 타이밍을 선택하는 기준 타이밍 선택 수단(11); 상기 중앙 제어 수단과 접속되고, 상기 기준 타이밍 선택 수단(11)으로 부터 기준 타이밍을 입력받아 동기된 클럭을 발생시켜 출력하는 디지틀 처리 위상 동기 루핑 수단(12); 상기 디지틀 처리 위상 동기 루핑 수단(12)으로 부터 계수 클럭을 입력받아 분주하여 타이밍을 발생시키는 타이밍 생성 수단(13); 상기 기준 타이밍 선택 수단(11)으로 부터 수신 타이밍을 입력받고 타이밍 생성 수단(13)으로 부터 타이밍을 입력받아 상기 중앙 제어 수단의 선택 신호에 따라 외부 클럭을 선택하여 외부로 출력하는 외부 클럭 생성 수단(14); 상기 디지틀 처리 위상 동기 루핑 수단(12)으로 부터 동기 클럭을 입력받고 상기 타이밍 생성 수단(13)으로 부터 타이밍을 입력받아 다수의 시스템 클럭, 시스템 타이밍, 및 시스템 분배 타이밍을 발생하여 외부로 출력하는 클럭 드라이빙 수단(15)을 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  2. 제1항에 있어서, 상기 기준 타이밍 선택 수단(11)은, 외부로 부터 다수의 수신 타이밍을 각각 입력받아 상기 중앙 제어 수단의 선택 신호에 따라 다수의 수신 타이밍을 선택하여 상기 외부 클럭 생성 수단(14)으로 출력하는 다수의 제1 다중화 수단(21); 및 상기 다수의 제1 다중화 수단(21)으로 부터 상기 다수의 수신 타이밍을 입력받고, 외부로 부터 외부 타이밍과 내부 타이밍을 입력받아 상기 중앙 제어 수단의 선택 신호에 따라 선택하여 기준 타이밍을 상기 디지틀 처리 위상 동기 루핑 수단(12)으로 출력하는 제2 다중화 수단(22)을 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  3. 제1항에 있어서, 상기 디지틀 처리 위상 동기 루핑 수단(12)은, 상기 기준 타이밍 선택 수단(11)으로 부터 입력되는 기준 타이밍을 계수 클럭으로 계수하여 위상차 데이터를 산출하는 디지틀 위상 비교 수단(31); 상기 중앙 제어 수단과 인터페이스되며, 상기 디지틀 위상 비교 수단(31)으로 부터 입력되는 위상차 데이터를 누적 평균하여 디지틀/아날로그 변환기 제어값을 산출하는 마이크로 프로세서(32); 상기 마이크로 프로세서(32)로 부터 입력되는 제어값을 아날로그 전압값으로 변환하여 출력하는 디지틀/아날로그 변환 수단(33); 상기 디지틀/아날로그 변환 수단(33)으로 부터 입력되는 아날로그 전압값을 주파수로 변환하여 클럭을 발생하는 전압 제어 발진 수단(34); 상기 전압 제어 발진 수단(34)으로 부터 입력되는 클럭을 분주하여 동기 클럭을 발생하여 상기 클럭 드라이빙 수단(15)으로 출력하는 제1 분주 수단(35); 및 상기 전압 제어 발진 수단(34)으로 부터 입력되는 클럭을 분주하여 계수 클럭을 발생하여 상기 디지틀 위상 비교 수단(31)과 타이밍 생성 수단(13)으로 출력하는 제2 분주 수단(36)을 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  4. 제3항에 있어서, 상기 디지틀 위상 비교 수단(31)은, 상기 제2 분주 수단(36)으로 부터 입력되는 계수 클럭을 이용하여 상기 기준 타이밍 선택 수단(11)으로 부터 입력되는 기준 타이밍의 상향 엣지(Rising edge)를 검출한 다음 검출한 위치에 계수 클럭의 한주기 폭의 신호(액티브 "1")를 발생시키는 상향 엣지 검출 수단(41); 상기 상향 엣지검출 수단(41)으로 부터 출력되는 상향 엣지 신호를 입력받아 상기 분주 수단(36)으로 부터 입력되는 계수 클럭에 의해서 다음 상향 엣지까지 상향 계수하여 위상차 데이터를 발생하여 출력하는 계수 수단(42); 상기 계수 수단(42)의 클럭에 의해 상향 엣지검출 수단(41)으로 부터 입력되는 상향 엣지 신호를 계수하여 상기 계수 수단(41)의 클럭의 한주기 펄스폭을 가진 위상차 데이터를 출력하는 계수 검출 수단(46); 상기 계수 수단(42)과 계수 검출 수단(46)에서 생성된 위상차 데이터를 상기 상향 엣지검출 수단(41)로 부터 출력되는 상향 엣지 신호에 의해서 래치하는 제1 래치 수단(43,44); 상기 상향 엣지검출 수단(41)으로 부터 입력되는 상향 엣지 신호를 분주하여 위상 데이터 래치 신호를 출력하는 제3 분주 수단(47); 및 상기 제1 래치 수단(43,44)으로 부터 입력되는 각각의 위상차 데이터를 상기 제 3 분주 수단(47)으로 부터 입력되는 위상 데이터 래치 신호에 의해서 동시에 래치하여 상기 마이크로 프로세서(32)로 출력하는 제2 래치 수단(45)을 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  5. 제4항에 있어서, 상기 제1 래치 수단(43,44)은, 2단의 5비트 래치(43,44)로 구성하는 것을 특징으로 하는 시스템 클럭 발생기.
  6. 제4항에 있어서, 상기 제2 래치 수단(45)은, 상기 마이크로 프로세서(32)가 데이터를 읽어가는 속도가 위상차 데이터 발생 속도보다 낮도록 구성하는 것을 특징으로 하는 시스템 클럭 발생기.
  7. 제1항에 있어서, 상기 외부 클럭 생성 수단(14)은, 상기 기준 타이밍 생성 수단(11)로 부터 입력되는 다수의 수신 타이밍과 상기 타이밍 생성 수단(13)으로 부터 입력되는 타이밍을 입력받아 상기 중앙 제어 수단의 선택 신호에 따라 선택하는 다중화 수단(61); 상기 다중화 수단(61)에서 선택된 신호를 기준 입력으로 하여 동기된 클럭을 생성하는 위상 동기 루핑 수단(62); 및 상기 위상 동기 루핑 수단(62)의 출력을 이용하여 외부 클럭을 생성하여 외부로 출력하는 프레이머/선로 접속 수단(63)을 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
  8. 제1항에 있어서, 상기 타이밍 생성 수단(13)은, 상기 디지틀 처리 위상 동기 루핑 수단(12)으로 부터 입력되는 계수 클럭을 분주하여 타이밍을 상기 외부 클럭 생성 수단(14)에 공급하는 분주 수단(71); 및 상기 분주 수단(71)에서 출력되는 타이밍과 계수기 출력 신호를 이용하여 두개의 타이밍을 생성하여 상기 클럭 드라이빙 수단(15)에 공급하는 듀티 조정 수단(72)를 구비하는 것을 특징으로 하는 시스템 클럭 발생기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950048428A 1995-12-11 1995-12-11 시스템 클럭 발생기 KR0152226B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950048428A KR0152226B1 (ko) 1995-12-11 1995-12-11 시스템 클럭 발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950048428A KR0152226B1 (ko) 1995-12-11 1995-12-11 시스템 클럭 발생기

Publications (2)

Publication Number Publication Date
KR970056136A true KR970056136A (ko) 1997-07-31
KR0152226B1 KR0152226B1 (ko) 1998-11-02

Family

ID=19439097

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950048428A KR0152226B1 (ko) 1995-12-11 1995-12-11 시스템 클럭 발생기

Country Status (1)

Country Link
KR (1) KR0152226B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000043471A (ko) * 1998-12-29 2000-07-15 김영환 무선가입자망 시스템의 기준클럭 공급장치
KR100474789B1 (ko) * 1995-12-12 2005-06-22 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 동기화신호발생회로및압축된비디오신호처리장치
KR100592110B1 (ko) * 1999-04-26 2006-06-28 어보브반도체 주식회사 마이크로 콘트롤러의 클럭 동기화 회로

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100389472B1 (ko) * 2000-08-29 2003-06-27 주식회사 에스컴 타이밍 클럭 발생기
KR100395503B1 (ko) * 2001-06-08 2003-08-25 주식회사 하이닉스반도체 무선 네트워크 제어기 내의 망 동기용 기준 클럭 발생장치 및 그 방법
KR100414867B1 (ko) * 2001-12-29 2004-01-13 주식회사 하이닉스반도체 저잡음 내장형 클럭생성기를 구비한 마이크로 컨트롤러 및그를 탑재한 시스템

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100474789B1 (ko) * 1995-12-12 2005-06-22 톰슨 콘슈머 일렉트로닉스, 인코포레이티드 동기화신호발생회로및압축된비디오신호처리장치
KR20000043471A (ko) * 1998-12-29 2000-07-15 김영환 무선가입자망 시스템의 기준클럭 공급장치
KR100592110B1 (ko) * 1999-04-26 2006-06-28 어보브반도체 주식회사 마이크로 콘트롤러의 클럭 동기화 회로

Also Published As

Publication number Publication date
KR0152226B1 (ko) 1998-11-02

Similar Documents

Publication Publication Date Title
KR960012737A (ko) 순간적으로 클럭 주파수를 쉬프트하는 위상 동기 회로(pll) 시스템 클럭 발생기
KR970062993A (ko) 디지털 위상 보정 장치
KR100305493B1 (ko) 클럭발생회로및클럭발생방법
KR910007267A (ko) 시간축 발생기 회로와 동일 주파수의 2기준 신호 발생 방법
KR960700568A (ko) 무지터 위상동기루프 주파수합성용 재트리거형 발진기
KR960028380A (ko) 위상동기루프회로의 클럭지연보상 및 듀티제어 장치
KR970056136A (ko) 시스템 클럭 발생기
CA1216032A (en) Variable digital frequency generator with value storage
US6359948B1 (en) Phase-locked loop circuit with reduced jitter
RU2288543C2 (ru) Способ и устройство для уменьшения фазовых скачков при переключении источников синхронизации
KR20010008836A (ko) 이동통신시스템의 위상비교기를 이용한 클럭 동기장치
KR0135204B1 (ko) 교환기의 동기장치
SU775855A1 (ru) Одноканальное устройство дл управлени -фазным преобразователем
KR100200741B1 (ko) 수평동기신호용 디지털 위상동기루프
KR0154859B1 (ko) 동기원 입력 자동 절체 장치
JPS6413833A (en) Frame synchronizing clock generating circuit
KR970005112Y1 (ko) 위상동기장치
JP2022156708A (ja) クロック同期回路、半導体装置、及びクロック同期方法
KR920014292A (ko) 전전자 교환기의 망동기 및 클럭 공급장치
KR100346725B1 (ko) 위상동기루우프회로
KR970004501A (ko) 개선된 위상 고정 루프(pll)회로를 구비한 클럭 발생 회로
KR930004261B1 (ko) 디지틀 방식으로 제어되는 발진기
KR960027638A (ko) 클럭 동기 장치
KR920702577A (ko) 위상 동기 회로
KR970019561A (ko) 수평동기신호 동기장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030530

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee