KR920022656A - 디지틀 클럭 발생기 - Google Patents

디지틀 클럭 발생기 Download PDF

Info

Publication number
KR920022656A
KR920022656A KR1019910008902A KR910008902A KR920022656A KR 920022656 A KR920022656 A KR 920022656A KR 1019910008902 A KR1019910008902 A KR 1019910008902A KR 910008902 A KR910008902 A KR 910008902A KR 920022656 A KR920022656 A KR 920022656A
Authority
KR
South Korea
Prior art keywords
control pulse
counting
digital
phase detection
flop
Prior art date
Application number
KR1019910008902A
Other languages
English (en)
Other versions
KR930008650B1 (ko
Inventor
백창현
오현서
박춘식
이홍섭
김대호
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019910008902A priority Critical patent/KR930008650B1/ko
Publication of KR920022656A publication Critical patent/KR920022656A/ko
Application granted granted Critical
Publication of KR930008650B1 publication Critical patent/KR930008650B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/64Generators producing trains of pulses, i.e. finite sequences of pulses

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

내용 없음.

Description

디지틀 클럭 발생기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 의한 디지틀 클럭 발생기의 블럭도,
제2도는 본 발명에 의한 디지틀 클럭 발생기의 세부적인 구성을 나타낸 회로도,
제3도는 제1도의 위상검출 및 계수제어펄스 생성회로의 신호파형도,
제4도는 제1도의 계수회로의 신호파형도.

Claims (3)

  1. 랜덤한 저속 디지틀 입력신호의 위상에 동기된 클럭을 발생하는 디지틀 방식에 의한 무작위 저속 디지틀 데이타의 비트 동기용 디지틀 클럭 발생기에 있어서; 2진 파형을 갖는 클럭펄스를 발생하는 국부발진수단(3), 상기 국부발진수단(3)에 연결되어 무작위 저속 NRZ(Non-Return to Zero) 디지틀 입력 데이타로 부터 위상변화를 검출하고 상기 국부발진수단(3)의 한 클럭 펄스폭을 갖는 계수제어 펄스를 생성하는 위상검출 및 계수제어 펄스 생성수단(1), 및 상기 국부발진수단(3)과 위상검출 및 계수제어 펄스 생성수단(1)에 연결되어 상기 위상검출 및 계수제어 펄스 생성수단(1)의 계수제어 펄스가 동작하는 시점에 초기값을 설정하고 상기 국부발전수단(1)의 클럭을 계수한 클럭펄스를 발생하는 계수수단(2)으로 구성되는 것을 특징으로 하는 디지틀 클럭 발생기.
  2. 제1항에 있어서, 상기 위상검출 및 계수제어 펄스 생성수단(1)은 상기 국부발진수단(3)에 연결되고 무작위 저속 NRZ 디지틀 입력 데이타를 입력으로 하는 제1D플립플롭(U1), 상기 D플립플롭(U1)과 국부발진수단(3)에 연결된 제2D플립플롭(U2), 상기 제1D플립플롭(U1)에 연결된 인버터수단(U3), 및 상기 제1D플립플롭(U1)과 인버터 수단(U3)에 연결된 부정 논리곱 수단(U4)으로 구성되는 것을 특징으로 하는 디지틀 클럭 발생기.
  3. 제1항에 있어서, 상기 계수수단(2)은 상기 국부발진수단(3)과 위상검출 및 계수제어 펄스 생성수단(1)에 연결된 4비트 계수수단(U5), 및 상기 국부발진수단(3)과 위상검출 및 계수제어 펄스 생성수단(1)에 연결된 4비트 계수수단(U5), 및 상기 국부발진수단(3)과 위상검출 및 계수제어 펄스 생성수단(1)과 4비트 계수수단(U5)에 연결된 3비트 계수수단(U6)으로 구성되는 것을 특징으로 하는 디지틀 클럭 발생기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910008902A 1991-05-30 1991-05-30 디지틀 클럭 발생기 KR930008650B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910008902A KR930008650B1 (ko) 1991-05-30 1991-05-30 디지틀 클럭 발생기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910008902A KR930008650B1 (ko) 1991-05-30 1991-05-30 디지틀 클럭 발생기

Publications (2)

Publication Number Publication Date
KR920022656A true KR920022656A (ko) 1992-12-19
KR930008650B1 KR930008650B1 (ko) 1993-09-11

Family

ID=19315176

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910008902A KR930008650B1 (ko) 1991-05-30 1991-05-30 디지틀 클럭 발생기

Country Status (1)

Country Link
KR (1) KR930008650B1 (ko)

Also Published As

Publication number Publication date
KR930008650B1 (ko) 1993-09-11

Similar Documents

Publication Publication Date Title
KR930003584A (ko) 초 고주파 클럭 및 데이타 복구 회로를 위한 위상 검파기
KR940003178A (ko) 펄스발생회로
KR900005694A (ko) 트리거 신호에 따른 소정 펄스폭의 펄스 발생회로
KR880014546A (ko) 디지탈 pll 회로
KR920022656A (ko) 디지틀 클럭 발생기
KR840005645A (ko) 샘플링 펄스 발생장치
ATE121239T1 (de) Schaltungsanordnung zur phasenrichtigen regenerierung eines taktsignals.
KR870010690A (ko) 주파수 이상 검출회로
KR850003092A (ko) 동기시스템용 위상검파장치
KR910020698A (ko) 클럭 추출 회로
KR910013751A (ko) Nrz/cmi(ii) 부호 변환장치
KR840005634A (ko) 클럭 재생회로
KR940003181A (ko) 디지틀 신호의 엣지 검출 및 펄스 발생회로
KR0137522B1 (ko) 가변 지연소자를 가진 펄스 발생기
KR960038549A (ko) 데이타 동기 클럭 발생장치
KR920011136A (ko) 분산형 프레임 구조의 병렬 프레임 검출회로
KR940012296A (ko) 기록매체의 무신호영역 검출회로
KR890016765A (ko) 시차를 갖는 전원공급 리세트신호 발생회로
KR910010818A (ko) 주파수 발생 서보(servo) 회로의 스피드 카운터 제어방법
KR930014509A (ko) 저주파수 발진기를 이용한 고해상도 비디오 신호 처리장치
KR930005399A (ko) 디지탈 데이타 동기 신호 검출회로
KR930011646A (ko) 수평동기 기간중의 노이즈 제거를 위한 게이트신호 발생회로
KR920017354A (ko) 엣지 검출 기능을 갖는 펄스 발생회로
KR870004377A (ko) 하드 디스크의 어드레스 마아크 검출신호 발생회로
KR890012467A (ko) 시스템간의 데이타 직렬전송시 비트동기 생성회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090701

Year of fee payment: 17

LAPS Lapse due to unpaid annual fee