KR890016765A - 시차를 갖는 전원공급 리세트신호 발생회로 - Google Patents

시차를 갖는 전원공급 리세트신호 발생회로 Download PDF

Info

Publication number
KR890016765A
KR890016765A KR1019880003930A KR880003930A KR890016765A KR 890016765 A KR890016765 A KR 890016765A KR 1019880003930 A KR1019880003930 A KR 1019880003930A KR 880003930 A KR880003930 A KR 880003930A KR 890016765 A KR890016765 A KR 890016765A
Authority
KR
South Korea
Prior art keywords
reset signal
generating
power supply
decoding
parallax
Prior art date
Application number
KR1019880003930A
Other languages
English (en)
Other versions
KR910001379B1 (ko
Inventor
이학민
Original Assignee
강진구
삼성반도체통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성반도체통신 주식회사 filed Critical 강진구
Priority to KR1019880003930A priority Critical patent/KR910001379B1/ko
Publication of KR890016765A publication Critical patent/KR890016765A/ko
Application granted granted Critical
Publication of KR910001379B1 publication Critical patent/KR910001379B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/28Modifications for introducing a time delay before switching

Landscapes

  • Electronic Switches (AREA)

Abstract

내용 없음

Description

시차를 갖는 전원공급 리세트신호 발생회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명에 따른 회로도. 제 2 도는 본 발명에 따른 동작파형도.

Claims (3)

  1. 디지탈 논리회로 및 시스템의 전원공급 리세트 회로에 있어서, 초기 일정 시정수를 갖는 리세트신호를 발생하는 리세트신호 발생수단과, 상기 리세트신호 발생수단의 발생 신호에 따라 상기 시스템 및 디지탈 논리 회로의 동기 클럭을 카운팅하여 소정의 지연을 갖는 신호를 각각 발생하는 카운트수단과, 상기 카운트수단의 출력을 디코딩하는 디코딩수단과, 상기 디코딩수단의 각 출력에 따라 상기 리세트 신호 발생수단의 출력 상태를 래치하는 래치수단과, 상기 래치수단의 출력에 의해 상기 디지탈 논리회로 및 시스템에서 요구되는 여러단의 시간차에 따른 전원을 공급 리세트신호를 발생하는 신호발생수단으로 구성됨을 특징으로 하는 회로.
  2. 제 1 항에 있어서, 디코딩 수단이 상기 카운트수단의 출력을 논리화하여 디코딩하는 제1,2앤드게이트(AN1,AN2)로 구성됨을 특징으로 하는 회로.
  3. 제 1 항에 있어서, 래치수단이 RS플립플롭으로 구성됨을 특징으로 하는 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880003930A 1988-04-07 1988-04-07 시차를 갖는 전원공급 리세트신호 발생회로 KR910001379B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880003930A KR910001379B1 (ko) 1988-04-07 1988-04-07 시차를 갖는 전원공급 리세트신호 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880003930A KR910001379B1 (ko) 1988-04-07 1988-04-07 시차를 갖는 전원공급 리세트신호 발생회로

Publications (2)

Publication Number Publication Date
KR890016765A true KR890016765A (ko) 1989-11-30
KR910001379B1 KR910001379B1 (ko) 1991-03-04

Family

ID=19273487

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880003930A KR910001379B1 (ko) 1988-04-07 1988-04-07 시차를 갖는 전원공급 리세트신호 발생회로

Country Status (1)

Country Link
KR (1) KR910001379B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100336753B1 (ko) * 1999-08-06 2002-05-16 박종섭 상태 클럭 발생기

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100336753B1 (ko) * 1999-08-06 2002-05-16 박종섭 상태 클럭 발생기

Also Published As

Publication number Publication date
KR910001379B1 (ko) 1991-03-04

Similar Documents

Publication Publication Date Title
KR920007341A (ko) Ecl 신호를 cmos신호로 변환시키는 방법 및 장치
KR900005694A (ko) 트리거 신호에 따른 소정 펄스폭의 펄스 발생회로
KR890006085A (ko) Pll 회로
KR890016765A (ko) 시차를 갖는 전원공급 리세트신호 발생회로
KR910007266A (ko) 클럭 및 제어 신호 발생 회로
KR850003092A (ko) 동기시스템용 위상검파장치
KR910013751A (ko) Nrz/cmi(ii) 부호 변환장치
JPS52103945A (en) Latch circuit
KR920001839A (ko) 디지탈시스템의 시스템클럭 발생회로
KR940012090A (ko) 클럭분주회로
KR960009398A (ko) 동기식 클럭 발생회로
KR920015712A (ko) 선택적 펄스 발생회로 장치
JPS5570921A (en) Fm modulation circuit
KR890004223A (ko) 스위치 구동형 클럭 전환회로
KR900001158A (ko) 직렬데이터 통신에서의 동기화 클록 생성회로
KR920003648A (ko) 동기형 클럭발생회로
FR2433263A1 (fr) Agencement de circuit pour le declenchement de composants a declenchement par un bord
JPS5523613A (en) Reproducing system of timing information
KR890012467A (ko) 시스템간의 데이타 직렬전송시 비트동기 생성회로
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
KR890001288A (ko) Cmos 다이내믹 로직회로
KR900002245A (ko) 4헤드 스위칭 펄스발생회로
KR930001614A (ko) 다중 신호 전송장치
KR900017331A (ko) 디코딩 회로
KR870005302A (ko) 데이터전송신호 발생회로

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060207

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee