KR930005399A - 디지탈 데이타 동기 신호 검출회로 - Google Patents
디지탈 데이타 동기 신호 검출회로 Download PDFInfo
- Publication number
- KR930005399A KR930005399A KR1019910013505A KR910013505A KR930005399A KR 930005399 A KR930005399 A KR 930005399A KR 1019910013505 A KR1019910013505 A KR 1019910013505A KR 910013505 A KR910013505 A KR 910013505A KR 930005399 A KR930005399 A KR 930005399A
- Authority
- KR
- South Korea
- Prior art keywords
- divider
- detection circuit
- clock
- data
- synchronization signal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Communication Control (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명 동기신호 검출회로 구성 블럭도.
Claims (1)
- 발진을 하여 클럭을 각 장치에 공급하는 발진부(2)에서 발진신호를 입력받아 송신측의 데이타 비트와 동일한 클럭을 출력하는 1/n분주기(3)와 상기 1/n 분주기(3)에서 분주된 클럭을 압력받아, 입력되는 데이타를 후단의 시스템 조절부(5)로 출력시키는 D풀립플롭(1)과, 데이타의 스타트 비트를 입력받아 클리어가 해제되면 1/n 분주기(3)의 클리어를 해제시키고 카운팅을 시작하는 4비트카운터(4)와, 1/n 분주기(3)의 클럭과 D 플립플롭(1)의 출력을 입력하여 데이타를 분석하는 시스템 조절부(5)로 구성된 직렬 디지탈 데이타 전송 동기신호 검출회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910013505A KR950001927B1 (ko) | 1991-08-05 | 1991-08-05 | 디지탈 데이타 동기 신호 검출회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019910013505A KR950001927B1 (ko) | 1991-08-05 | 1991-08-05 | 디지탈 데이타 동기 신호 검출회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930005399A true KR930005399A (ko) | 1993-03-23 |
KR950001927B1 KR950001927B1 (ko) | 1995-03-06 |
Family
ID=19318268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910013505A KR950001927B1 (ko) | 1991-08-05 | 1991-08-05 | 디지탈 데이타 동기 신호 검출회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950001927B1 (ko) |
-
1991
- 1991-08-05 KR KR1019910013505A patent/KR950001927B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950001927B1 (ko) | 1995-03-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950000761B1 (ko) | 직렬 입력신호의 동기회로 | |
KR900003705A (ko) | 일부 및 시각의 보정방법 | |
KR920022684A (ko) | 고주파 위상 동기 루프용 주파수 제어 발진기 | |
KR890001296A (ko) | 입력 클럭과 회로의 출력 펄스를 동기시키기 위한 장지 | |
KR910007267A (ko) | 시간축 발생기 회로와 동일 주파수의 2기준 신호 발생 방법 | |
KR870001520A (ko) | 위상동기 시스템 | |
KR930005399A (ko) | 디지탈 데이타 동기 신호 검출회로 | |
KR910009005A (ko) | 통신네트워크에 접속되는 단말장치 | |
KR890006072A (ko) | 식별신호를 발생시키는 장치를 가진 텔레비젼수상기의 회로 | |
KR950002510A (ko) | 전자식 교환기의 가입자 보드 제어용 직렬 인터페이스 회로 | |
KR890016774A (ko) | 위상동기회로 | |
KR840005634A (ko) | 클럭 재생회로 | |
KR0170746B1 (ko) | 별도의 동기신호가 없는 직렬 데이터의 전송 클럭 발생 장치 | |
KR940012090A (ko) | 클럭분주회로 | |
KR920003722A (ko) | 교환시스템의 외부 프레임 동기회로 | |
KR930022764A (ko) | 전전자 교환기의 망동기 입력 기준 클럭 선택 및 분주회로 | |
KR950024427A (ko) | 프로그램 가능한 타임아웃 타이머 | |
KR960009398A (ko) | 동기식 클럭 발생회로 | |
KR890011263A (ko) | 타이밍 복구회로 | |
KR930001614A (ko) | 다중 신호 전송장치 | |
KR900001150A (ko) | Pcm데이타 발생회로 | |
KR920701877A (ko) | 시계 장치 | |
KR900005301A (ko) | 싱크로노스 직렬/병렬 데이타 변환 회로 | |
KR960003172A (ko) | 데이타 통신시스템의 동기화 회로 | |
KR920005511A (ko) | 프레임 검출 회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060307 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |