KR920020878A - 비트별 에러 체크회로 - Google Patents

비트별 에러 체크회로 Download PDF

Info

Publication number
KR920020878A
KR920020878A KR1019910006514A KR910006514A KR920020878A KR 920020878 A KR920020878 A KR 920020878A KR 1019910006514 A KR1019910006514 A KR 1019910006514A KR 910006514 A KR910006514 A KR 910006514A KR 920020878 A KR920020878 A KR 920020878A
Authority
KR
South Korea
Prior art keywords
data
clock
bit error
comparison
error check
Prior art date
Application number
KR1019910006514A
Other languages
English (en)
Inventor
정인호
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019910006514A priority Critical patent/KR920020878A/ko
Publication of KR920020878A publication Critical patent/KR920020878A/ko

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

내용 없음.

Description

비트별 에러 체크회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 블럭도.
제3도는 본 발명에 대한 모드별 비교 데이타 송수신 패스 예시도.

Claims (1)

  1. 다중화 장비의 내부장애 검출회로에 있어서, 모니터 데이타와 클럭은 입력하여 서로 비교한 결과 비교 데이타 및 클럭과 기준데이타 및 클럭을 발생하는 선택부(21)와, 상기 비교데이타와 기준데이타간의 위상차를 보상하는 버퍼(22)와, 비트 에러 발생시 마다 소정 제어신호를 발생시키며 그 에러 상태를 외부로 송출하는 비교부(26)와, 상기 비교부(26)로 부터 출력되는 제어신호와 상태에 따라 비교데이타를 소정지연하여 상기 비교되는 두 데이타 간의 지연차를 좁혀 락을 잡는 지연부(23)와, 소정 주기로 상기 비교부(26)를 제어하는 카운터(25)로 구성됨을 특징으로 하는 비트별 에러 체크회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910006514A 1991-04-23 1991-04-23 비트별 에러 체크회로 KR920020878A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910006514A KR920020878A (ko) 1991-04-23 1991-04-23 비트별 에러 체크회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910006514A KR920020878A (ko) 1991-04-23 1991-04-23 비트별 에러 체크회로

Publications (1)

Publication Number Publication Date
KR920020878A true KR920020878A (ko) 1992-11-21

Family

ID=67433002

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910006514A KR920020878A (ko) 1991-04-23 1991-04-23 비트별 에러 체크회로

Country Status (1)

Country Link
KR (1) KR920020878A (ko)

Similar Documents

Publication Publication Date Title
KR900003705A (ko) 일부 및 시각의 보정방법
KR950001777A (ko) 반도체 기억 장치
KR940017397A (ko) 클럭 감시 회로
KR970060222A (ko) 동기형 반도체 메모리 장치
KR920020878A (ko) 비트별 에러 체크회로
KR970055599A (ko) 전송 데이타 정형 장치
KR930022173A (ko) 마이크로컴퓨터
KR910003475A (ko) 시퀀스 제어장치
KR100280418B1 (ko) 위상비교회로
SU752487A1 (ru) Устройство дл контрол регистра сдвига
KR930010778B1 (ko) 데이타 전송회로 장해검지기
KR910015938A (ko) 리프레임시 버퍼의 딜레이를 제거한 독립 동기 구성회로
KR970002614A (ko) 프로그램 카운터 데이타를 이용한 오동작 방지회로
KR950016272A (ko) 클럭동기회로
KR950015102A (ko) 시리얼 입출력 인터페이스 회로
KR920011136A (ko) 분산형 프레임 구조의 병렬 프레임 검출회로
KR960024803A (ko) 동기식 기억 소자의 클럭신호 입력장치
KR950006826Y1 (ko) 직렬 데이타 전송회로
KR930001614A (ko) 다중 신호 전송장치
KR900019421A (ko) 직렬 데이타 수신장치
KR900005301A (ko) 싱크로노스 직렬/병렬 데이타 변환 회로
KR970076283A (ko) 단일방향 직렬데이터 전송장치
KR950012457A (ko) 반도체 기억소자의 어드레스 입력장치
KR920017417A (ko) Dtmf 신호 검출 장치 및 방법
KR940017476A (ko) 디지탈 전송시스템의 선로지연 보상회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination