KR920018577A - 원칩 마이크로컴퓨터 - Google Patents
원칩 마이크로컴퓨터 Download PDFInfo
- Publication number
- KR920018577A KR920018577A KR1019910023466A KR910023466A KR920018577A KR 920018577 A KR920018577 A KR 920018577A KR 1019910023466 A KR1019910023466 A KR 1019910023466A KR 910023466 A KR910023466 A KR 910023466A KR 920018577 A KR920018577 A KR 920018577A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- memory space
- read
- chip microcomputer
- program memory
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7839—Architectures of general purpose stored program computers comprising a single central processing unit with memory
- G06F15/7842—Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0638—Combination of memories, e.g. ROM and RAM such as to permit replacement or supplementing of words in one module by words in another module
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
- G06F15/7814—Specially adapted for real time processing, e.g. comprising hardware timers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/34—Addressing or accessing the instruction operand or the result ; Formation of operand address; Addressing modes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Software Systems (AREA)
- Computing Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Executing Machine-Instructions (AREA)
- Memory System (AREA)
- Microcomputers (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예를 나타내는 1칩 마이컴의 요부 구성도,
제2도는 메모리 공간을 나타내는 도면.
Claims (2)
- 명령 및 고정 데이타가 격납된 프로그램·메모리 공간과, 상기프로그램·메모리 공간과 분리되고 변수 데이터를 격납하는 데이터·메모리 공간을 갖고, 상기 프로그램·메모리 공간 및 데이터·메모리 공간으로부터의 판독정보에 의하여 상기 명령을 실행하는 원칩 마이크로컴퓨터에 있어서, 소정의 플래그 데이터가 기입된 상태 플래그와, 상기 변수 데이터를 오퍼랜드로서 판독하는 명령의 실행시에, 상기 플래그 데이터에 따라서, 상기 고정 데이터 또는 상기변수 데이터의 어느 일방을 상기 오퍼랜드로서 판독하는 전환판독회롤 구비함을 특징으로 하는 원칩마이크로컴퓨터.
- 제1항에 있어서, 상기 프로그램·메모리 공간과 데이터·메모리 공간은 제1과 제2의 리드 스트로우브신호에 의하여 상기 판독정보를 각각 출력하는 구성으로 하고, 상기 전환판독회로는, 상기 플래그 데이터에 의하여 상기 제1 및 제2의 리드 스트로우브 신호의 출력상태를 전환하며, 이 전환결과에 따라서 상기 고정 데이터 또는 상기 변수 데이터의 어느 일방을 판독하는 구성으로 한원칩 마이크로컴퓨터.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3043859A JPH04280334A (ja) | 1991-03-08 | 1991-03-08 | ワンチップマイクロコンピュータ |
JP91-043859 | 1991-03-08 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920018577A true KR920018577A (ko) | 1992-10-22 |
KR0134365B1 KR0134365B1 (ko) | 1998-05-15 |
Family
ID=12675430
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910023466A KR0134365B1 (ko) | 1991-03-08 | 1991-12-19 | 원칩 마이크로컴퓨터 및 이의 프로그램 메모리 및 데이타 메모리를 액세스하는 방법. |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP0503498A3 (ko) |
JP (1) | JPH04280334A (ko) |
KR (1) | KR0134365B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6467009B1 (en) | 1998-10-14 | 2002-10-15 | Triscend Corporation | Configurable processor system unit |
US6721840B1 (en) | 2000-08-18 | 2004-04-13 | Triscend Corporation | Method and system for interfacing an integrated circuit to synchronous dynamic memory and static memory |
US6725364B1 (en) | 2001-03-08 | 2004-04-20 | Xilinx, Inc. | Configurable processor system |
JP4404065B2 (ja) * | 2006-04-12 | 2010-01-27 | ヤマハ株式会社 | デジタル信号処理装置 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3740719A (en) * | 1970-12-29 | 1973-06-19 | Gte Automatic Electric Lab Inc | Indirect addressing apparatus for small computers |
US4858109A (en) * | 1985-02-14 | 1989-08-15 | Ag Communication Systems Corporation | Program code fetch from data memory arrangement |
-
1991
- 1991-03-08 JP JP3043859A patent/JPH04280334A/ja active Pending
- 1991-12-19 KR KR1019910023466A patent/KR0134365B1/ko not_active IP Right Cessation
-
1992
- 1992-03-06 EP EP19920103873 patent/EP0503498A3/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
KR0134365B1 (ko) | 1998-05-15 |
EP0503498A2 (en) | 1992-09-16 |
JPH04280334A (ja) | 1992-10-06 |
EP0503498A3 (en) | 1993-08-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR870004366A (ko) | 데이터 처리 시스템 | |
KR970002618A (ko) | 프로세서 | |
KR920004964A (ko) | 2개의 명령을 동시에 실행할 수 있는 데이타 프로세서 | |
KR960011767A (ko) | 중앙처리장치 | |
KR920701981A (ko) | 디지틀 음원장치 및 그에 이용되는 외부메모리 카트리지 | |
KR910012925A (ko) | 개인용 컴퓨터 시스템의 부품 및, 메모리를 초기화 및 어드레싱 시키는 방법 | |
KR910001777A (ko) | 속도변환용 라인 메모리 | |
KR910017293A (ko) | 마아크로 콘트롤러 | |
KR900005795A (ko) | 화상독해장치 | |
KR890017615A (ko) | 멀티포트 캐시메모리를 가지는 멀티프로세서 시스템 | |
KR950033761A (ko) | Rom 프로그램 변경기능을 가진 마이크로컴퓨터 | |
KR920008660A (ko) | 화상표시 제어장치 | |
KR910014817A (ko) | 캐시 메모리 내장 마이크로프로세서 | |
KR910015999A (ko) | 반도체 메모리장치 | |
KR920018577A (ko) | 원칩 마이크로컴퓨터 | |
KR910010308A (ko) | Eeprom의 에러정정회로 | |
KR900016865A (ko) | 파이프라인방식의 분기명령제어장치 | |
KR860004349A (ko) | 시이퀀스 제어기의 프로세스 입출력장치 | |
KR920004946A (ko) | Vga의 입출력 포트 액세스 회로 | |
KR900003741A (ko) | 포인터레지스터를 구비한 마이크로프로세서 | |
KR900002307A (ko) | 다이나믹·랜덤·액세스·메모리 | |
KR910005208A (ko) | 학습 장치 | |
KR880003240A (ko) | 마이크로 프로세서 | |
KR910014954A (ko) | 다포트메모리회로의 테스트장치 | |
KR960016686A (ko) | 1칩메모리디바이스 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20021218 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |