KR920015747A - Ad변환기 및 ad변환 방법 - Google Patents
Ad변환기 및 ad변환 방법 Download PDFInfo
- Publication number
- KR920015747A KR920015747A KR1019920000173A KR920000173A KR920015747A KR 920015747 A KR920015747 A KR 920015747A KR 1019920000173 A KR1019920000173 A KR 1019920000173A KR 920000173 A KR920000173 A KR 920000173A KR 920015747 A KR920015747 A KR 920015747A
- Authority
- KR
- South Korea
- Prior art keywords
- converter
- conversion
- voltage
- output
- reference voltages
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1의 실시예에 따른 AD 변환기의 구성을 도시한 회로도, 제2도는 실시예에 있어서 기준전압의 범위를 좁히는 동작을 설명하는 도면, 제3도는 기준 전압 발생 회로의 구성을 상세히 도시한 회로도.
Claims (13)
- 여러개의 기준 전압을 발생하는 수단, 상기 여러개의 기준 전압과 아날로그 입력 신호의 전압 레벨을 비교하는 여러개의 병렬 비교형 전압 비교기와 상기 입력신호의 상기 전압 레벨을 변화시키는 일 없이 여러개의 변환주기의 각각 동안 상기 여러개의 기준 전압만을 변화시키는 제어 논리 회로를 포함하고, 상기 제어 논리 회로는 상기 입력 신호의 상기 전압 레벨에 대응하는 값의 디지탈 신호가 출력되도록 각 변환 주기 동안 비교 결과를 결정하고, 새로운 기준 전압을 결정하기 위해 전희의 변환 주기 동안의 비교 결과를 사용하여 기준 전압의 범위를 순차로 좁히는 AD 변환기.
- 특허청구의 범위 제1항에 있어서, 상기 여러개의 기준 전압을 발생하는 수단은 직렬로 접속된 여러개의 저항을 구비하고, 상기 기준 전압은 상기 저항의 접속 단자에서 발생되는 AD 변환기.
- 특허청구의 범위 제1항에 있어서, DA 변환기는 상기 제어 논리 회로에 의해, 이전 변환 주기를 통해 그때까지 이미 확정된 AD 변환 결과 값과 상기 확정된 값의 최하위 비트에 1을 가산하여 얻은 값을 상기 DA 변환기의 제어 워드로서 사용하는 것에 의해 제어되는 AD 변환기.
- 특허청구의 범위 제1항에 있어서, 상기 여러개의 병렬 비교형 전압 비교기와 동수인 DA 변환기는 상기 여러개의 기준 전압을 발생하는 수단으로서 사용되고, 상기 DA 변환기의 출력 전압을 변환 주기마다 인접하는 DA 변환기 사이에서 하나의 LSB 씩 순차로 다르게 설정되는 AD 변환기.
- 특허청구의 범위 제1항에 있어서, 이전 변환 주기를 통해 그때까지 이미 확정된 AD 변환 결과값의 하위 비트가 상기 여러개의 병렬 비교형 전압 비교기의 수를 표현할 수 있도록 확장되고, 상기 확장된 데이타가 순차로 하나씩 증가되어 하위 레벨 DA 변환기에서 상기 제어 논리 회로에 제어 워드로서 순차 출력되는 순차 증가된 값이 마련되도록 DA 변환기의 출력이 제어되는 AD 변환기.
- 여러개의 변환 주기를 구비하는 변환 기간내에서 아날로그 입력 신호의 전압 레벨에 대응하는 값의 디지탈 신호를 출력하는 AD 변환기에 있어서, 여러개의 기준 전압을 발생하는 수단, 상기 여러개의 기준 전압과 아날로그 입력 신호의 전압 레벨을 비교하는 여러개의 전압 비교기, 상기 전압 비교기의 출력을 수신하도록 접속되어 수신한 출력을 2진 코드로 변환하는 인코더와 저장된 2진 코드에 따라 저장된 2진 코드의 하위 비트를 확장하도록 다음 변환 주기 동안 상기 기준 전압 발생 수단을 제어하고 또한 상기 2진 코드를 저장하는 것에 의해, 변환 주기를 순차로 진척시키는 제어 논리 회로를 포함하는 AD 변환기.
- 특허청구의 범위 제6항에 있어서, 상기 여러개의 기준 전압을 발생하는 수단은 직렬로 접속된 여러개의 저항을 구비하고, 상기 기준 전압은 상기 저항의 접속 단자에서 발생되는 AD 변환기.
- 특허청구의 범위 제6항에 있어서, DA 변환기는 상기 제어 논리 회로에 의해, 이전 변환 주기를 통해 그때까지 이미 확정된 AD 변환 결과 값과 상기 확정된 값의 최하위 비트에 1을 가산하여 얻은 값을 상기 DA 변환기의 제어워드로서 사용하는 것에 의해 제어되는 AD 변환기.
- 특허청구의 범위 제6항에 있어서, 상기 여러개의 병렬 비교형 전압 비교기와 동수인 DA 변환기는 상기 여러개의 기준 전압을 발생하는 수단으로서 사용되고, 상기 DA 변환기의 출력 전압은 변환 주기마다 인접하는 DA 변환기 사이에서 하나의 LSB씩 순차로 다르게 설정되는 AD 변환기.
- 특허청구의 범위 제6항에 있어서, 이전 변환 주기를 통해 그때까지 이미 확정된 AD 변환 결과값이 하위 비트가 상기 여러개의 병렬 비교형 전압 비교기의 수를 표현할 수 있도록 확장되고, 상기 확장된 데이타가 순차로 하나씩 증가되어 하위 레벨 DA 변환기에서 상기 제어 논리 회로에 제어 워드로서 순차 출력되는 순차 증가된 값이 마련되도록 DA 변환기의 출력이 제어되는 AD 변환기.
- 아날로그 신호를 받는 입력 단자. 상기 아날로그 신호의 AD 변환이 완료될 깨까지 그의 전압 레벨을 변화시키는 일 없이 상기 아날로그 신호를 유지하는 샘플 홀드수단, 변환 주기 마다 여러개의 기준 전압을 발생하는 기준 전압 발생 수단, 서로 병렬로 접속되어, 각 변환 주기 동안 상기 여러개의 기준 전압과 상기 아날로그 신호의 상기 전압 레벨을 비교한 여러개의 전압 비교기, 상기 여러개의 전압 비교기에 접속되어, 각 변환 주기 동안 그의 출력을 2진 코드로 변환하고 이 2진 코드를 2진 신호로서 출력하는 인코더, 상기 2진 신호를 저장하는 메모리 수단, 상기 기준 전압의 발생, 상기 기준 전압과 상기 아날로그 신호의 비교, 2진 변환 및 상기 2진 신호의 저장에 의해 정의된 각 변환 주기가 완료된 후에, 변환 주기 마다 상기 2진 출력에 따라 상기 기준 전압 발생 수단에 의해 발생된 상기 러개의 기준 전압의 최대값 및 최소값을 결정하는 기준 전압 발생 제어 수단과 소정수의 변환 주기가 경과한 후에, 순차 저장된 2진 출력에 따라 상기 샘플 홀드 수단에 의해 유지된 상기 아날로그 신호에 대응하는 값을 나타내는 디지탈 신호를 결정하고 상기 디지탈 신호를 AD 변환된 디지탈 신호로서 출력하는 출력 제어 수단을 포함하는 AD 변환기.
- 특허청구의 범위 제11항에 있어서, 상기 기준 전압 발생 수단은 직렬로 접속된 여러개의 저항을 구비하고, 상기 여러개의 기준 전압은 상기 저항의 접속 단자에서 발생되는 AD 변환기.
- 아날로그 신호를 입력하는 입력 스텝, 상기 아날로그 신호가 AD 변환된 디지탈 신호로서 출력될 때까지 그의 전압 레벨을 변화시키는 일 없이 상기 입력돈 아날로그 신호를 유지하는 유지 스텝, 변환 주기 마다 여러개의 기준 전압을 발생하는 발생 스텝, 각 변환 주기 동안 상기 유지된 아날로그 신호와 상기 여러개의 기준 전압을 비교하는 비교 스텝, 각 변환 주기 동안 상기 유지된 아날로그 신호와 상기 여러개의 기준 전압과의 비교 결과를 2진 코드로 변환하여 상기 2진 코드를 2진 신호로서 출력하는 출력 스텝, 각 변환 주기 동안 상기 2진 신호를 저장하는 저장 스텝, 상기 발생 스텝, 비교 스텝, 출력 스텝 및 저장 스텝에 의해 정의된 하나의 변환 주기가 완료된 후에 변환 주기 마다 상기 2진 출력을 참조하여 상기 여러개의 기준 전압의 최대값 및 최소값을 결정하는 결정 스텝과 소정수의 변환 주기가 경과한 후에, 각각의 변환 주기를 통해 순차 저장된 상기 2진 출력에 따라 상기 유지된 아날로그 신호의 AD 변환된 값을 결정하여 상기 AD 변환된 값을 디지탈 신호로서 출력하는 출력 스텝을 포함하는 AD 변환 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3012985A JPH04235418A (ja) | 1991-01-10 | 1991-01-10 | Ad変換器 |
JP91-012985 | 1991-01-10 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR920015747A true KR920015747A (ko) | 1992-08-27 |
Family
ID=11820501
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920000173A KR920015747A (ko) | 1991-01-10 | 1992-01-09 | Ad변환기 및 ad변환 방법 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPH04235418A (ko) |
KR (1) | KR920015747A (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011101069A (ja) * | 2008-02-25 | 2011-05-19 | Tetsuya Hasebe | ダイナミックa/d変換回路、及びd/a変換回路、並びにa/d変換・d/a変換回路 |
JP4970365B2 (ja) * | 2008-07-01 | 2012-07-04 | 株式会社東芝 | A/d変換器 |
JP5211122B2 (ja) * | 2010-08-31 | 2013-06-12 | 株式会社アドバンテスト | サンプリング装置および試験装置 |
JP5652259B2 (ja) * | 2011-03-01 | 2015-01-14 | 富士通セミコンダクター株式会社 | アナログデジタル変換器 |
JP6331357B2 (ja) * | 2013-11-25 | 2018-05-30 | 株式会社ニコン | 撮像素子およびカメラ |
-
1991
- 1991-01-10 JP JP3012985A patent/JPH04235418A/ja active Pending
-
1992
- 1992-01-09 KR KR1019920000173A patent/KR920015747A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
JPH04235418A (ja) | 1992-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4183016A (en) | Parallel analog-to-digital converter with increased resolution | |
US5382955A (en) | Error tolerant thermometer-to-binary encoder | |
US4733220A (en) | Thermometer-to-adjacent bindary encoder | |
US7187317B2 (en) | A/D conversion apparatus | |
CA2004317C (en) | Successive comparison type analog-to-digital converting apparatus | |
KR930004772Y1 (ko) | 아날로그/디지탈 변환기의 테스트장치 | |
US5745067A (en) | Two stage analoge-to-digital converter having unique fine encoding circuitry | |
KR940008207A (ko) | 세미플래쉬형 아날로그/디지탈 변환기 및 변환방법 | |
KR920013936A (ko) | 고속 아날로그-디지탈 변환기 | |
US5210538A (en) | Glitch detection circuit and method | |
US20090174585A1 (en) | System and method for converting analog values into digital form | |
KR920015747A (ko) | Ad변환기 및 ad변환 방법 | |
KR100268886B1 (ko) | 아날로그/디지탈 컨버터 | |
KR19990049556A (ko) | 인터리빙 샘플링 아나로그/디지탈 변환기 | |
US5455583A (en) | Combined conventional/neural network analog to digital converter | |
KR850002717A (ko) | D/a변 환 | |
US6741192B2 (en) | A/D conversion method for serial/parallel A/D converter, and serial/parallel A/D converter | |
US4665382A (en) | Analog-to-digital conversion | |
US5010340A (en) | Charge domain successive approximation analog to digital converter | |
KR100339542B1 (ko) | 고속 아날로그/디지털 변환기 | |
KR100301041B1 (ko) | 플래쉬방식아날로그/디지털변환장치 | |
RU2646356C1 (ru) | Аналого-цифровой преобразователь | |
RU2187885C1 (ru) | Аналого-цифровой преобразователь | |
RU2204884C1 (ru) | Аналого-цифровой преобразователь | |
RU2178948C2 (ru) | Аналого-цифровой преобразователь логического развертывания |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application |