KR920014083A - 프로세서 정합 운용시 장애 진단 및 복구방법 - Google Patents

프로세서 정합 운용시 장애 진단 및 복구방법 Download PDF

Info

Publication number
KR920014083A
KR920014083A KR1019900022883A KR900022883A KR920014083A KR 920014083 A KR920014083 A KR 920014083A KR 1019900022883 A KR1019900022883 A KR 1019900022883A KR 900022883 A KR900022883 A KR 900022883A KR 920014083 A KR920014083 A KR 920014083A
Authority
KR
South Korea
Prior art keywords
control board
communication
main board
communication control
matching
Prior art date
Application number
KR1019900022883A
Other languages
English (en)
Other versions
KR930007469B1 (ko
Inventor
임옥수
조주현
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019900022883A priority Critical patent/KR930007469B1/ko
Publication of KR920014083A publication Critical patent/KR920014083A/ko
Application granted granted Critical
Publication of KR930007469B1 publication Critical patent/KR930007469B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Hardware Redundancy (AREA)
  • Debugging And Monitoring (AREA)

Abstract

내용 없음

Description

프로세서 정합 운용시 장애 진단 복구방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용되는 하드웨어 구성도, 제2도는 본 발명의 개략적 흐름도, 제3도는 메인 보드이 이상을 탐지하는 흐름도.

Claims (1)

  1. 메인보드(1)(MPMA)와; 상기 메인보드(1)에 연결되고 공유 메모리(4)와 제어레지스터(7)와 인터럽트 레지스터(5)와, 다기능 제어칩(6)을 구비한 통신제어 보드(2)와; 상기 통신제어 보드(2)와 연결된 통신노드(3)가 이중화로 구성되어 프로세서간 정합 운용시 장애를 차단하고 복구하는 장치에 있어서, 메인보드(1)와 통신제어보드(2)의 정합시 통신제어 보드(2)가 메인 보드(1)의 정상임을 검사하고 탐지 카운터를 초기화 하는 제1단계; 검사시 비정상으로 메인보드(1)가 탐지될때 하드웨어 시그널을 송출하고 통신제어 보드(2)는 모니터에서 대기하도록 하는 제2단계; 통신제어 보드(2)와 통신노드(3)간의 정합시 리얼타임 이벤트 클럭마다 경보 시그널이 통신노드(3)로 부터 입력되었는지를 조사하는 제3단계; 경보시그널이 입력되었을 경우 일정치 이상이면 이중화 절체를 요구하는 제4단계로 구성된 것을 특징으로하는 프로세서 정합운용시 장애진단 및 복구방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임
KR1019900022883A 1990-12-31 1990-12-31 프로세서 정합 운용시 장애진단 및 복구방법 KR930007469B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900022883A KR930007469B1 (ko) 1990-12-31 1990-12-31 프로세서 정합 운용시 장애진단 및 복구방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900022883A KR930007469B1 (ko) 1990-12-31 1990-12-31 프로세서 정합 운용시 장애진단 및 복구방법

Publications (2)

Publication Number Publication Date
KR920014083A true KR920014083A (ko) 1992-07-30
KR930007469B1 KR930007469B1 (ko) 1993-08-11

Family

ID=19309298

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900022883A KR930007469B1 (ko) 1990-12-31 1990-12-31 프로세서 정합 운용시 장애진단 및 복구방법

Country Status (1)

Country Link
KR (1) KR930007469B1 (ko)

Also Published As

Publication number Publication date
KR930007469B1 (ko) 1993-08-11

Similar Documents

Publication Publication Date Title
JPH01293450A (ja) 障害装置特定システム
KR900018829A (ko) 데이타 처리 시스템과 데이타 처리 시스템에 시스템 특성을 추가로 제공하는 방법 및 그 기구
JPS6280733A (ja) 情報処理装置
KR920014083A (ko) 프로세서 정합 운용시 장애 진단 및 복구방법
JPH10105422A (ja) 保護装置の制御回路
KR900005727A (ko) 복제 시스템의 전환에 의한 데이타의 손실 또는 전와에 대한 보호
KR0155285B1 (ko) 멀티 프로세서 시스템의 오동작 제어장치
JPS63224446A (ja) 通信システム
KR960025007A (ko) 노드 유지 보수 버스의 이중화 장치
JP3107104B2 (ja) 待機冗長方式
KR920014080A (ko) 이중화된 프로세서의 동작/대기결정 방법
JPH07160521A (ja) 耐障害機能を有する情報処理装置
KR960024940A (ko) 이동통신 시스팀 내부 통신망을 구성하는 노드의 장애 처리 장치
SU962913A1 (ru) Устройство дл фиксации сбоев электронно-вычислительной машины
JPS5942340B2 (ja) 故障検出装置
JPH0448332A (ja) 情報処理装置
KR960012981B1 (ko) 전송시스템의 장애 발생/해제 실시간 처리회로
KR920015199A (ko) 이중화 프로세서를 이용한 프로세서 고장 방지 시스템
KR920014061A (ko) 에러위치 및 상태 확인 장치
JPH1020968A (ja) 選択的ハードウェア・リセット回路
JPH02130646A (ja) Cpuの異常検出方式
JPH05250195A (ja) 情報処理システムのヘルスチェック制御方式
JPS60254338A (ja) マルチプロセツサの異常検出方式
JPS6252650A (ja) メモリのチエツク方法
KR930020895A (ko) 패킷 처리장치 중재기

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070730

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee