KR920011078B1 - 공간 분할 교환의 오접속 경로 감시장치 - Google Patents

공간 분할 교환의 오접속 경로 감시장치 Download PDF

Info

Publication number
KR920011078B1
KR920011078B1 KR1019900010016A KR900010016A KR920011078B1 KR 920011078 B1 KR920011078 B1 KR 920011078B1 KR 1019900010016 A KR1019900010016 A KR 1019900010016A KR 900010016 A KR900010016 A KR 900010016A KR 920011078 B1 KR920011078 B1 KR 920011078B1
Authority
KR
South Korea
Prior art keywords
data
output path
path
control data
parity
Prior art date
Application number
KR1019900010016A
Other languages
English (en)
Other versions
KR920003715A (ko
Inventor
박승현
박권철
Original Assignee
한국전기통신공사
이해욱
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이해욱 filed Critical 한국전기통신공사
Priority to KR1019900010016A priority Critical patent/KR920011078B1/ko
Publication of KR920003715A publication Critical patent/KR920003715A/ko
Application granted granted Critical
Publication of KR920011078B1 publication Critical patent/KR920011078B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/20Testing circuits or apparatus; Circuits or apparatus for detecting, indicating, or signalling faults or troubles

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Abstract

내용 없음.

Description

공간 분할 교환의 오접속 경로 감시장치
제1도는 본 발명의 구성도.
* 도면의 주요부분에 대한 부호의 설명
I0~I7 : 8×8스페이스 매트릭스 입력단
O0~O7 : 8×8 스페이스 매트릭스 출력단 21~28 : 패리티 검출기
본 발명은 TDX-10 전전자 교환기내에서 공간 분할 교환중에 발생할 수 있는 오접속 경로를 감시하기 위한 오접속 경로 감시장치에 관한 것이다.
기존의 크로스 포인트용 스페이스 매트릭스 스위치는 단순히 공간 분할 교환만을 수행하고 유지보수 기능의 일환으로 외부 입력에 패턴 데이터를 입력시킨 후, 출력 패턴을 분석하여 스페이스 매트릭스의 동작상태를 간접적으로 판단하는 간접적인 고정진단 기능을 수행하였다. 이러한 간접적인 고장진단에 의한 방법으로는 통화로가 구성된 상황에서는 약정된 패턴 데이터가 아니고 변화하는 PCM 데이터가 입.출력되기 때문에 고장진단을 수행하기가 어렵다. 아울러 상기의 간접적인 고장진단 기능은 최종 출력되는 경로를 분석하기 위해서는 공간 분할 교환을 위한 제어 데이터를 전달한 프로세서로 통보하여 출력경로를 알 수가 있다. 프로세서의 도움을 받기도 전에 잘못 교환된 PCM 데이터는 계속해서 공간 분할 교환이 수행되므로 오류의 복구 시간이 상당히 지연될 뿐만 아니라 프로세서의 제어량에도 과중한 부하를 유발할 수 있어 고장진단 기능의 수행에는 한계가 있다.
본 발명의 목적은 공간 분할 스위치의 고장진단 기능을 효율적으로 수행시키기 위하여 온라인 혹은 오프 라인 상태에 상관 없으며, 프로세서로 부터 별도의 제어가 필요없이 제어 데이터만으로 공간 분할 교환상태를 감시하여 데이터의 손실, 유실 및 왜곡이 발생할 경우에는 데이터의 출력경로와 데이터의 상태를 고장진단 기능 자체적으로 수행할 수 있도록 한 오접속 경로 감시장치를 제공하는데 있다.
본 발명은 상기 목적을 달성하기 위해 해당 출력 경로를 지시하고 해당 출력 경로를 연결 혹은 절단시켜 주기 위한 제어 데이터를 입력하기 위한 다수의 제어 데이터 입력라인, 상기 다수의 제어 데이터 입력라인에 연결되어 상기 제어 데이터를 디코딩하기 위한 다수의 디코더, 상기 다수의 디코더에 연결되어 상기 디코딩된 데이터를 래치하기 위한 다수의 래치수단, 상기 다수의 래치수단에 연결되어 상기 래치된 데이터를 논리합하여 1비트의 출력 경로 점유지시 비트를 출력하는 다수의 앤드 게이트, 상기 다수의 래치수단에 연결되어 상기 래치된 제어 데이터에 따라 입력 하이웨이를 경유하여 입력된 PCM 데이터를 해당 출력경로로 출력하기 위한 스페이스 매트릭스 회로팩, 및 상기 스페이스 매트릭스 회로팩과 상기 다수의 앤드 게이트에 연결되어, 상기 앤드 게이트의 출력 데이터에 따라 상기 해당 출력경로의 PCM 데이터의 패리티 검출을 실행하기 위한 다수의 패리티 검출기로 구성된다.
이하 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명하기로 한다.
제1도는 본 발명의 구성도이다.
제1도에 제어 제이터가 8개의 그룹으로 나뉘어 입력된다. 하나의 제어 데이터는 4비트로 구성되며, 3비트는 출력경로를 지시하는 2진수 값이고, 나머지 1비트는 연결/해제를 나타내는 2진수값이다. 8×8 매트릭스의 입력단(I0~I7)으로는 통화로상의 PCM 데이터들이 입력된다. 디코더 1부터 디코더 8은 각 제어 데이터의 2진수값에 따라 디코딩하며, 래치 뿌터 래치 8은 디코딩된 값들을 시간적으로 정렬한 후에 앤드 게이트 1부터 앤드 게이트 8로 전달하고 동시에 8×8 매트릭스의 제어 단자로 입력된다. 8×8 매트릭스는 디코딩된 제어 데이터에 의하여 각 입력단(I0~O7)에 입력되는 PCM 데이터들은 공간 분할 교환된 후에 해당 출력단(O0~I7)으로 스위칭된다. 스위칭된 PCM 데이터는 9비트로서 PCM 데이터 8비트와 패리티 1비트로서 구성되어 있으며, 패리티 비트는 8×8 매트릭스 내에서 스위칭중에 데이터의 왜곡이 발생하면 패리티 검출을 할 수 있는 수단으로 제공되어 있다. 앤드 게이트 1의 출력은 디코더 1부터 디코더 8의 “1”출력들을 논리 앤드(AND)한 출력값으로서 출력경로 1(8×8 매트릭스의 O0)로 스위칭되는 PCM 데이터가 존재하는지의 유무를 의미한다. 마찬가지로 앤드 게이트 2의 출력은 출력경로 2, 앤드 게이트 8의 출력은 출력경로 8로 스위칭되는 PCM 데이터가 존재하는지의 유무를 지시한다. 21 내지 28은 패리티 검출기로서 8×8 매트릭스에서 출력되는 9비트의 PCM 데이터를 검출하게 되는데, 앤드 게이트에서 출력되는 결과값에 따라 패리티 검출의 유무를 판단한다. 즉 앤드 게이트의 출력이 해당 출력경로의 PCM 데이터가 존재하는 비트가 패리티 검출기로 입력되어야 비로서 8×8 매트릭스에서 공간 분할 교환된 PCM 데이터를 패리티 검출하게 된다. 패리티 검출기(21 내지 28)의 검출결과가 인코더 입력 1 내지 8로 입력된다. 인코더의 8개 입력중에서 임의의 입력단으로 패리티 오류가 입력되었다면 8×8 매트릭스의 해당 출력경로를 나타내는 3비트와 오류발생 유무 1비트로서 4비트를 최종 검출결과로 인코더에서 출력된다.
공간 분할 스위칭 과정에 오접속으로 인한 혼선 및 데이터의 왜곡을 방지할 수 있는 장치로 종합정보 통신망에서 요구되는 고신뢰성의 공간 분할 스위치를 구현할 수 있으며, 대용량 전전자 교환기의 공간 분할 스위치에서 자동 고장진단 기능으로 이용될 수 있는 본 발명은 소용량의 공간 분할 스위치에서 대용량의 공간 분할 스위치에 이르기 까지 적용될 수 있는 장치이다.

Claims (2)

  1. 해당 출력 경로를 지시하고 해당 출력 경로를 연결 혹은 절단시켜 주기 위한 제어 데이터를 입력하기 위한 다수의 제어 데이터 입력라인, 상기 다수의 제어 데이터 입력라인에 연결되어 상기 제어 데이터를 디코딩하기 위한 다수의 디코더, 상기 다수의 디코더에 연결되어 상기 디코딩된 데이터를 래치하기 위한 다수의 래치수단, 상기 다수의 래치수단에 연결되어 상기 래치된 데이터를 논리합하여 1비트의 출력 경로 점유지시 비트를 출력하는 다수의 앤드 게이트, 상기 다수의 래치수단에 연결되어 상기 래치된 제어 데이터에 따라 입력 하이웨이를 경유하여 입력된 PCM 데이터를 해당 출력경로로 출력하기 위한 스페이스 매트릭스 회로팩, 및 상기 스페이스 매트릭스 회로팩과 상기 다수의 앤드 게이트에 연결되어, 상기 앤드 게이트의 출력 데이터에 따라 상기 해당 출력경로의 PCM 데이터의 패리티 검출을 실행하기 위한 다수의 패리티 검출기로 구성된 것을 특징으로 하는 오접속 경로 감시장치.
  2. 제1항에 있어서, 상기 다수의 패리티 검출기에 연결되어 어느 출력 경로에서 오류가 발생하였는지를 나타낼 수 있도록 2진수값으로 인코딩하기 위한 인코더를 더 포함하고 있는 것을 특징으로 하는 오접속 경로 감시장치.
KR1019900010016A 1990-07-03 1990-07-03 공간 분할 교환의 오접속 경로 감시장치 KR920011078B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900010016A KR920011078B1 (ko) 1990-07-03 1990-07-03 공간 분할 교환의 오접속 경로 감시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900010016A KR920011078B1 (ko) 1990-07-03 1990-07-03 공간 분할 교환의 오접속 경로 감시장치

Publications (2)

Publication Number Publication Date
KR920003715A KR920003715A (ko) 1992-02-29
KR920011078B1 true KR920011078B1 (ko) 1992-12-26

Family

ID=19300837

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900010016A KR920011078B1 (ko) 1990-07-03 1990-07-03 공간 분할 교환의 오접속 경로 감시장치

Country Status (1)

Country Link
KR (1) KR920011078B1 (ko)

Also Published As

Publication number Publication date
KR920003715A (ko) 1992-02-29

Similar Documents

Publication Publication Date Title
US4413335A (en) Fault recovery apparatus for a PCM switching network
US4374436A (en) System for the monitoring and restoration of series terminals in a looped communication system
KR920011078B1 (ko) 공간 분할 교환의 오접속 경로 감시장치
JPH04208023A (ja) ディジタル形保護継電装置
JP2778625B2 (ja) 故障評定方式
HU188105B (en) Tester for groups of the input/output unit of a programable control
KR101883735B1 (ko) 출력 접점 감시 기능의 3중화 보호 장치
EP2192787B1 (en) Equipment protection method and apparatus
KR20040037697A (ko) 철도 제어 시스템의 시리얼 데이터 처리장치 및 그 방법
JPS60253359A (ja) 二重系装置の監視方法
JPS588351A (ja) 演算試験回路
KR100260003B1 (ko) 통신망을이용한교환기의알람경보시스템및그방법
SU919135A1 (ru) Релейный коммутатор
JPS60194634A (ja) マイクロ波帯スイツチ
JPH0198034A (ja) 多重冗長系回路
KR930007474B1 (ko) 전전자 교환기의 d-버스 장애 노드 어드레스 감지회로
JP2503908B2 (ja) 回線切り替え制御回路
KR930005346B1 (ko) 하이웨이 정합의 오류 검출회로
JPH0759002B2 (ja) 時分割通話路スイツチ方式
JPH10262098A (ja) ラインプロテクションシステム
CN115509181A (zh) 多重表决容错结构安全控制方法、系统及装置
RU2103729C1 (ru) Матричный коммутатор
JPH05316209A (ja) 通話路装置
JPS5924352A (ja) クロツク系障害修復処理方式
US20040114680A1 (en) Signaling of defects for HW supported protection switching inside an optical cross-connected system

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980929

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee