KR920010408A - 디스플레이 단말기에서의 화면속성 선택방법 - Google Patents

디스플레이 단말기에서의 화면속성 선택방법 Download PDF

Info

Publication number
KR920010408A
KR920010408A KR1019900018828A KR900018828A KR920010408A KR 920010408 A KR920010408 A KR 920010408A KR 1019900018828 A KR1019900018828 A KR 1019900018828A KR 900018828 A KR900018828 A KR 900018828A KR 920010408 A KR920010408 A KR 920010408A
Authority
KR
South Korea
Prior art keywords
attribute
screen
bcp
bus
selecting
Prior art date
Application number
KR1019900018828A
Other languages
English (en)
Other versions
KR930002308B1 (ko
Inventor
이정연
Original Assignee
심홍주
주식회사 큐닉스컴퓨터
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 심홍주, 주식회사 큐닉스컴퓨터 filed Critical 심홍주
Priority to KR1019900018828A priority Critical patent/KR930002308B1/ko
Publication of KR920010408A publication Critical patent/KR920010408A/ko
Application granted granted Critical
Publication of KR930002308B1 publication Critical patent/KR930002308B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/153Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Digital Computer Display Output (AREA)

Abstract

내용 없음.

Description

디스플레이 단말기에서의 화면속성 선택방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 적용되는 시스템의 개략적인 구성을 나타낸 블럭도,
제2도는 본 발명의 흐름도.

Claims (1)

  1. 단말 시스템을 제어하는 CPU(1)와, 시스템 버스(2)를 통해 상기 CPU에 연결된 시스템 메모리(3) 및 I/O 버퍼수단(4)과, I/O버스(5)를 통해 상기 I/O 버퍼수단에 연결된BCP(7)와, 상기 BCP에 연결되어 있고 I/O 버스(6)를 통해 상기 I/O 버퍼수단에 연결된 명령어 메모리 수단(8) 및 데이타 메모리 수단(9)과, 상기 BCP(7)와 데이타 메모리 수단(9) 간에 연결된 래치(10)와, 상기 BCP에 연결되어 있고 호스트 컴퓨터에 연결된 트위넥스 케이블(TWNAX CABLE)에 접속되는 라인 인터페이스 수단(11)을 포함하여 구성되는 단말 시스템의 화면속성 선택방법에 있어서, 구성(Configuration) 초기화면 상에서 화면정보를 선택하는(21) 제1단계, 출력화면(컬러 또는 모노크롬)을 판단하는(22) 제2단계, 화면속성의 변경 여부를 결정하는(23) 제3단계, 각각의 화면속성(노말, 밑줄, 역상, 깜빡임, 강조등)을 원하는 컬러로 선택 지정하는(25) 제4단게, 호스트로부터 전송되어 온 채택된 특정 어트리뷰트 값이 상기의 화면 속성값 범위내에 해당되는지 판단하는(26) 제5단계, 사기 특정 어트리뷰트 값이 구체적으로 어느 어트리뷰트에 해당되는지 판단하고(28,30,32,34,46) 상기 제4단계에서 지정된 컬러로 화면출력되도록 처리하는(29,31,33,35,37) 제6단계, 호스트로부터 전송되어온 차기 어트리뷰트가 채택되도록 지정하고(38) 속성값을 초기치로 변환시킨후(39) 상기의 제5단계부터 반복 수행하는 제7단계에 의해 수행됨을 특징으로 하는 디스플레이 단말기에서의 화면속성 선택방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900018828A 1990-11-20 1990-11-20 디스플레이 단말기에서의 화면속성 선택방법 KR930002308B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900018828A KR930002308B1 (ko) 1990-11-20 1990-11-20 디스플레이 단말기에서의 화면속성 선택방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900018828A KR930002308B1 (ko) 1990-11-20 1990-11-20 디스플레이 단말기에서의 화면속성 선택방법

Publications (2)

Publication Number Publication Date
KR920010408A true KR920010408A (ko) 1992-06-26
KR930002308B1 KR930002308B1 (ko) 1993-03-29

Family

ID=19306282

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900018828A KR930002308B1 (ko) 1990-11-20 1990-11-20 디스플레이 단말기에서의 화면속성 선택방법

Country Status (1)

Country Link
KR (1) KR930002308B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100395428B1 (ko) * 2001-08-07 2003-08-21 (주)오토엠아이티 반도체 패키지용 자동 피커장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100395428B1 (ko) * 2001-08-07 2003-08-21 (주)오토엠아이티 반도체 패키지용 자동 피커장치

Also Published As

Publication number Publication date
KR930002308B1 (ko) 1993-03-29

Similar Documents

Publication Publication Date Title
KR910010506A (ko) 반도체 장치
KR920013087A (ko) 스크린 디스플레이를 제어하는 윈도우 시스템을 갖는 컴퓨터에서 프레임 버퍼에 직접 기입하기 위한 방법 및 장치
KR950025519A (ko) 데이터 처리 장치
KR880004393A (ko) 논리회로도 처리 장치 및 방법
KR920010408A (ko) 디스플레이 단말기에서의 화면속성 선택방법
KR100188012B1 (ko) 캐시 메모리의 사용 모드 설정 장치
KR950005823Y1 (ko) Ibm 퍼스널 컴퓨터에서의 다개국어 제어장치
KR980004063A (ko) 피씨(pc)와 통신 가능한 모니터
JP2004103016A (ja) ダイナミックな色提供辞書
KR930001639A (ko) 교환기 시스템의 유지보수 처리 방법
KR100195199B1 (ko) 메타얼라인 모드 데스티네이션 어드레스 발생회로 및 이를 이용한 그래픽 콘트롤러
KR960024960A (ko) 시스템의 동작 점검방법
KR890005311B1 (ko) 문자표시의 보호영역과 비보호영역 처리방법
KR920008225B1 (ko) 디스플레이 문자 저장용 메모리 제어회로 및 방법
KR950003997A (ko) 메모리 맵방식 입출력영역의 자동인식 장치
KR970029105A (ko) 퍼스널컴퓨터(pc)와 프로그래머블 로직 콘트롤러 (plc) 의 통신성능을 향상시키기 위한 인터페이스 방법
KR920022751A (ko) 하위레벨 프로세서의 통화로계 버스 선택방법
JPH06282455A (ja) 電子制御ユニットと調整装置との間の通信方法
KR940004446A (ko) 버스 인터페이스 장치
KR970049644A (ko) 컴퓨터 시스템에 있어서 어드레스 버스 잠금 제어장치
KR970029083A (ko) 콘트롤러 그룹 아이디(id) 인터페이스장치
KR970029162A (ko) 디지탈 칼라 영상의 참조변환을 통한 화소 색상 분류방법
KR970049109A (ko) 메모리를 이용한 소터의 인터페이스 방법
KR970028999A (ko) 그래픽 가속기에서 화소데이타 처리방법 및 그 장치
JPS61219990A (ja) 表示制御装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19960326

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee