KR950003997A - 메모리 맵방식 입출력영역의 자동인식 장치 - Google Patents

메모리 맵방식 입출력영역의 자동인식 장치 Download PDF

Info

Publication number
KR950003997A
KR950003997A KR1019930014753A KR930014753A KR950003997A KR 950003997 A KR950003997 A KR 950003997A KR 1019930014753 A KR1019930014753 A KR 1019930014753A KR 930014753 A KR930014753 A KR 930014753A KR 950003997 A KR950003997 A KR 950003997A
Authority
KR
South Korea
Prior art keywords
control signal
area
interface device
comparator
memory
Prior art date
Application number
KR1019930014753A
Other languages
English (en)
Other versions
KR0141079B1 (ko
Inventor
우태진
Original Assignee
긴광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 긴광호, 삼성전자 주식회사 filed Critical 긴광호
Priority to KR1019930014753A priority Critical patent/KR0141079B1/ko
Publication of KR950003997A publication Critical patent/KR950003997A/ko
Application granted granted Critical
Publication of KR0141079B1 publication Critical patent/KR0141079B1/ko

Links

Abstract

본 발명은 메모리 맵방식 입출력영역의 자동인식 장치에 관한 것으로, 일정한 크기로 분할된 메모리중 인터페이스 장치가 사용할 영역을 설정하기 위한 사용 영역 설정 스위치(10)와, 이 스위치(10)에 의해 설정된 값과 어드레스 버스를 통하여 입력되는 어드레스 값을 비교하여 일치할 경우 분할된 메모리 영역을 세분화하기 위한 구동제어신호(Enable)를 발생하는 비교기(20)와, 이 비교기(20)의 구동제어신호에 의하여 구동되며 ISA 커넥터를 통하여 인가되는 선택제어신호에 의해 인터페이스 장치가 사용할 세분화된 영역을 선택하는 맵 디코더(30)와, 이 맵 디코더(30)의 출력과 ISA커넥터(50)를 통해 인가되는 제어신호(SMEMR)를 논리합하는 OR 게이트와(OR)와, 이 OR게이트(OR)의 제어신호에 의해 특정값을 데이타 버스를 통하여 출력하는 삼상태 버퍼(40)로 구성되어 컴퓨터가 부팅시 한번의 검색만으로 디바이스 드라이버로 하여금 인터페이스 장치가 사용할 영역을 인식할수 있도록하여 사용 영역이 바뀔때마다 프로그램을 수정해야 하는 번거움을 제거하는 효과가 있다.

Description

메모리 맵방식 입출력영역의 자동인식 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예 회로도이다.

Claims (1)

  1. 일정한 크기로 분할된 메모리중 인터페이스 장치가 사용할 영역을 설정하기 위한 사용 영역 설정 스위치(10)와, 이 스위치(10)에 의해 설정된 값과 어드레스 버스를 통하여 입력되는 어드레스 값을 비교하여 일치할 경우 분할된 메모리영역을 세분화하기 위한 구동제어신호(Enable)를 발생하는 비교기(20)와, 이 비교기(20)의 구동제어 신호에 의하여 구동되며 ISA 커넥터를 통하여 인가되는 선택 제어신호에 의해 인터페이스 장치가 사용할 세분화 된 영역을 선택하는 맵디코더(30)와, 이 맵디코더(30)의 출력 과 ISA커넥터(50)를 통해 인가되는 제어신호(SMEMR)를 논리합하는 OR게이트(OR) 와 이 OR게이트(OR)의 제어 신호에 의해 특정값을 데이타 버스를 통하여 출력하는 삼상태 버퍼로 구성된 것을 특징으로 하는 메모리 맵방식 입출력 영역의 자동인식 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930014753A 1993-07-30 1993-07-30 메모리 맵방식 입출력영역의 자동인식 장치 KR0141079B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930014753A KR0141079B1 (ko) 1993-07-30 1993-07-30 메모리 맵방식 입출력영역의 자동인식 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930014753A KR0141079B1 (ko) 1993-07-30 1993-07-30 메모리 맵방식 입출력영역의 자동인식 장치

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR2019930013550 Division 1993-07-21

Publications (2)

Publication Number Publication Date
KR950003997A true KR950003997A (ko) 1995-02-17
KR0141079B1 KR0141079B1 (ko) 1998-07-01

Family

ID=67142961

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930014753A KR0141079B1 (ko) 1993-07-30 1993-07-30 메모리 맵방식 입출력영역의 자동인식 장치

Country Status (1)

Country Link
KR (1) KR0141079B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102164096B1 (ko) 2019-12-12 2020-10-12 채승병 가구조립용 연결구와 이에 의해 조립된 가구
KR20220095639A (ko) * 2020-12-30 2022-07-07 김원도 조립대상체 조립용 다기능앵커 및 이를 이용한 조립대상체 조립구조

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100780382B1 (ko) 2006-06-15 2007-11-29 학교법인 두원학원 오일순환 및 배압조절 기능이 개선된 스크롤 압축기

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102164096B1 (ko) 2019-12-12 2020-10-12 채승병 가구조립용 연결구와 이에 의해 조립된 가구
KR20220095639A (ko) * 2020-12-30 2022-07-07 김원도 조립대상체 조립용 다기능앵커 및 이를 이용한 조립대상체 조립구조

Also Published As

Publication number Publication date
KR0141079B1 (ko) 1998-07-01

Similar Documents

Publication Publication Date Title
KR850001566A (ko) 마이크로 컴퓨터
KR900006853A (ko) 마이크로 프로세서
KR870010444A (ko) 데이터 프로세서
KR910007276A (ko) 직접회로소자용 테스트 회로와 집적회로의 테스트중 구성 비트를 프로그래밍하는 방법
KR950003997A (ko) 메모리 맵방식 입출력영역의 자동인식 장치
KR860004349A (ko) 시이퀀스 제어기의 프로세스 입출력장치
KR890015135A (ko) 바이패스(bypass)회로를 갖는 데이타 처리장치
KR970076252A (ko) 마이크로컴퓨터
KR950025534A (ko) 인터럽트신호의 멀티플렉싱회로
KR920015366A (ko) 카운터를 내장한 어드레스 버퍼를 가지는 직렬 비트 억세스 메모리장치
KR970066849A (ko) 프로그램형 제어기에서 비트연산을 도와주는 하드웨어 장치
KR980005027A (ko) 플래쉬 메모리 장치
KR930017304A (ko) 디코더 회로
KR970023423A (ko) 반도체 메모리장치의 워드라인 구동방법
KR970076838A (ko) 반도체 메모리 장치
KR880006636A (ko) 터미날에서 원칩 마이콤을 이용한 데이타 전송회로
KR950006568A (ko) 메모리 백업회로
KR940001160A (ko) 메모리 번지 데이타를 선행 선택하는 신호처리 구조
KR950004740A (ko) 데이타 출력 장치
KR890017612A (ko) 프로그램머블 로직 콘트롤러의 프로그램 카운터
KR970024235A (ko) 반도체 소자의 가변 문턱전압 조절회로
KR910012906A (ko) 프로그래머블 콘트롤러의 연산처리장치
KR970022742A (ko) 컴퓨터 시스템에서 제어신호를 공유하는 방법 및 그를 구현한 장치
KR970071278A (ko) 버퍼램의 고정된 세그먼테이션의 구현장치
KR970024569A (ko) 시간지연회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090226

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee