KR920007447A - 수평윤곽 보상회로 - Google Patents

수평윤곽 보상회로 Download PDF

Info

Publication number
KR920007447A
KR920007447A KR1019900015771A KR900015771A KR920007447A KR 920007447 A KR920007447 A KR 920007447A KR 1019900015771 A KR1019900015771 A KR 1019900015771A KR 900015771 A KR900015771 A KR 900015771A KR 920007447 A KR920007447 A KR 920007447A
Authority
KR
South Korea
Prior art keywords
signal
circuit
horizontal contour
absolute value
output
Prior art date
Application number
KR1019900015771A
Other languages
English (en)
Other versions
KR920008630B1 (ko
Inventor
민병민
Original Assignee
강진구
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자 주식회사 filed Critical 강진구
Priority to KR1019900015771A priority Critical patent/KR920008630B1/ko
Priority to US07/757,928 priority patent/US5321511A/en
Priority to DE69124761T priority patent/DE69124761T2/de
Priority to ES91308875T priority patent/ES2100935T3/es
Priority to EP91308875A priority patent/EP0478377B1/en
Priority to JP3251599A priority patent/JP2779278B2/ja
Publication of KR920007447A publication Critical patent/KR920007447A/ko
Application granted granted Critical
Publication of KR920008630B1 publication Critical patent/KR920008630B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • H04N5/208Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic for compensating for attenuation of high frequency components, e.g. crispening, aperture distortion correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Processing Of Color Television Signals (AREA)
  • Image Analysis (AREA)

Abstract

내용 없음

Description

수평윤곽 보상회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 표준 NTSC 방식 칼라텔레비젼의 주파수 스펙트럼.
제2도는 종래의 수평윤곽 보상회로도.
제3도는 제2도의 수평윤곽 보상회로도에서 사용되는 밴드패스필터의 특성도.
제4도는 제2도의 수평윤곽 보상회로도의 동작상태를 나타낸 각부 파형도.
제5도는 제2의 수평윤곽 보상회로에서 게인콘트롤 된 수평윤곽 보상 파형도.
제6도는 종래의 다른 실시예를 나타낸 수평윤곽 보상회로도.
제7도는 제6도의 수평윤곽 보상회로도에서 사용되는 각각의 밴드패스필터의 특성도.
제8도는 제6도의 수평윤곽 보상회로도에서 사용되는 믹서의 출력 주파수 특성도.
제9도는 종래의 다른 실시예를 나타낸 수평윤곽 보상회로도.
제10도는 제9도의 수평윤곽 보상회로도의 동작상태를 나타낸 각부 파형도.
제11도는 이 발명에 따른 수평윤곽 보상회로의 일실시 회로도.
제12도는 이 발명에 따른 수평윤곽 보상회로의 동작 상태를 나타낸 각부 파형도.
제13도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 파형 재정형부의 실시회로도.
제14도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 파형 재정형부의 특성도.
제15도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 저레벨 부스트업회로도.
제16도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 저레벨 부스트업회로도의 동작상태를 나타낸 파형도.
제17도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 저레벨 부스트업회로도의 동작상태도.
제18도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 기준신호 발생부의 특성도.
제19도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 곱셈선택부의 입출력 특성도.
제20도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 곱셈선택부의 내부 회로도.
제21도는 이 발명에 따른 수평윤과 보상회로도에서 수평윤곽 보상된 출력을 나타낸 특성도.
제22도는 이 발명에 따른 수평윤곽 보상회로도에서 사용되는 재정형부의 다른 실시회로도.
제23도는 이 발명에 따른 수평윤과 보상회로도에서 사용되는 곱셈선택부의 입출력 테이블 및 코드를 나타낸 도표이다.
* 도면의 주요부분에 대한 부호의 설명
1, 17, 30, D1, D2, D6, D7, D8, D9 : 지연소자
2, 2-1, 2-2, 2-3 : 밴드패스필터
3, 16, 31, A11, A12, A13 : 가산기 4, 4-1, 4-2, 4-3 : 코어링부
5, 5-1, 5-2, 5-3 : 게인콘트롤부 6, 14 : 리미터
11, 21 : 1차 미분부 12, 22 : 2차 미분부
15, 29 : 곱셈기
13, 26, 41, B11, B12, B13 : 절대값회로
23 : 저레벨 부스트업회로 24 : 코드발생기
25 : 기준신호 발생부 27 : 파형정형부
28 : 곱셈선택부 43, 51~56 : 증폭기
42, CP1, CP2, CP11, CP12, CP13, CP14 : 비교기
MUX1, MUX10 : 멀티플렉서
AD1, AD2, AD11, AD12 : 앤드게이트

Claims (9)

  1. 입력된 휘도신호를 일정시간 지연시키는 제1통로와 ; 입력된 휘도신호를 1차 미분하여 절대값을 취하고 파형을 재정형하는 변환수단과, 상기 1차 미분된 신호를 2차 미분한후 낮은 영상신호의 차를 가지는 신호를 강조하고 높은 영상신호의 차를 가지는 신호를 바이패스시킨후 기준레벨과 비교하여 코드화된 신호를 출력시켜 양자화한 값을 출력시키는 양자화 수단과, 상기 양자화된 값을 선택적으로 승산시킨후 윤곽보상량을 조절하는 게인콘트롤 수단과, 로 되는 제2통로와; 상기 제1통로를 원신호와 제2통로를 통한 윤곽보상 신호를 가산시키는 가산기와; 로 되는 수평윤곽 보상회로.
  2. 제1항에 있어서, 변환수단은, 휘도신호를 입력으로 하는 1차 미분회로와, 상기 1차 미분회로의 신호를 절대값으로 바꾸는 절대값회로와, 상기 미분후 절대값으로 출력되는 신호를 재정형하는 파형정형부와, 로 구성된 수평윤곽 보상회로.
  3. 제1항에 있어서, 양자화 수단은, 휘도신호를 입력으로 하는 1차 미분회로와, 상기 1차에 미분회로의 출력을 재미분하는 2차 미분회로와, 상기 2차 미분회로의 출력중에 낮은 영상신호의 차를 가지는 신호만을 증폭하고 저레벨 부스트업회로와, 하나의 기준신호를 받아 설정된 다수개의 기준신호를 발생시키는 기준신호 발생부와, 상기 저레벨 부스트업회로 및 기준신호 발생부 사이에 연결되어 다수의 기준신호와 저레벨 부스트업회로의 출력을 비교하여 일정한 비트의 코드를 발생시키는 코드 발생부와, 로 구성된 수평윤곽 보상회로.
  4. 제1항에 있어서, 게인콘트롤 수단은, 파형정형부의 파형정형 신호 및 코드 발생부의 코드에 의하여 선택적으로 승산시키는 곱셈선택부와, 상기 곱셈선택부의 후단에 연결되어 설정된 이득만큼의 게인콘트롤된 양을 승산시키는 곱셈기와, 로 구성된 수평윤곽 보상회로.
  5. 제2항에 있어서, 파형정형부는, 각각 비교되는 데이타를 순차적으로 출력시키는 제1지연소자 및 제2지연소자와, 상기 제1 및 제2지연소자에 연결되어 공급되어 공급되는 데이타를 비교하는 제1 비교기 및 제2비교기와, 상기 각각 비교되는 데이타가 입력될때 라이징에지 및 폴링에지시에 따라 상기 데이타를 선택하는 멀티플랙서와, 상기 제1 및 제2비교기의 출력신호에 따라 후단에는 연결되는 멀티플렉서에 선택신호를 공급하는 제1 및 제2앤드게이트와, 로 구성된 수평윤곽 보상회로.
  6. 제2항 또는 제5항에 있어서, 파형정형부는, 각각 비교되는 데이타를 순차적으로 지연시키는 지연소자들과, 상기 지연소자들이 사이에 연결되고 상기 지연소자들의 출력에 대하여, 가 . 감시킨후 절대값을 취하는 절대값회로들과, 상기 절대값회로들의 출력들을 비교하는 비교기들과, 비교기의 후단에 연결되어 선택신호를 발생시키는 논리소자와, 상기 논리소자의 출력을 받아 상기 절대값회로의 출력을 선택적으로 출력시키는 멀티플렉서와, 로 구성된 수평윤곽 보상회로.
  7. 제3항에 있어서, 저레벨 부스트업회로는, 1차 및 2차 미분된 신호에 대하여 절대값을 취하는 절대값회로와, 상기 절대값회로의 후단에 연결되어 제2기준신호와 비교하는 비교기와, 상기 1차 및 2차 미분된 신호를 설정된 배수로 증폭시키는 증폭기와, 상기 비교기의 출력에 따라 증폭기의 출력과 1차 및 2차 미분된 출력을 선택하는 아날로그 스위치와, 로 구성된 수평윤과 보상회로.
  8. 제3항에 있어서, 코드 발생부는, 부스트업 처리된 신호와 기준신호 발생부에서 발생된 2N개의 기준 신호와 비교시 다음식을 만족하는 M비트의 코드를 출력시키는 수평윤곽 보상회로.
    여기서, N은 정수이다.
  9. 제4항에 있어서, 곱셈선택부는, 1차 미분되어 재정형된 신호에 대하여 M비트에 의하여 스위칭되는 다음식의 값 P을 출력시키는 수평윤곽 보상회로.
    여기서, A는 재정형된 신호의 값, N,m은 정수
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900015771A 1990-09-28 1990-09-28 수평윤곽 보상회로 KR920008630B1 (ko)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR1019900015771A KR920008630B1 (ko) 1990-09-28 1990-09-28 수평윤곽 보상회로
US07/757,928 US5321511A (en) 1990-09-28 1991-09-12 Horizontal edge compensation circuit for a digital image processor
DE69124761T DE69124761T2 (de) 1990-09-28 1991-09-27 Schaltungen zur Kompensation des horizontalen Randes
ES91308875T ES2100935T3 (es) 1990-09-28 1991-09-27 Circuitos compensadores del borde horizontal.
EP91308875A EP0478377B1 (en) 1990-09-28 1991-09-27 Horizontal edge compensation circuits
JP3251599A JP2779278B2 (ja) 1990-09-28 1991-09-30 水平輪郭補償回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900015771A KR920008630B1 (ko) 1990-09-28 1990-09-28 수평윤곽 보상회로

Publications (2)

Publication Number Publication Date
KR920007447A true KR920007447A (ko) 1992-04-28
KR920008630B1 KR920008630B1 (ko) 1992-10-02

Family

ID=19304325

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900015771A KR920008630B1 (ko) 1990-09-28 1990-09-28 수평윤곽 보상회로

Country Status (6)

Country Link
US (1) US5321511A (ko)
EP (1) EP0478377B1 (ko)
JP (1) JP2779278B2 (ko)
KR (1) KR920008630B1 (ko)
DE (1) DE69124761T2 (ko)
ES (1) ES2100935T3 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100437755B1 (ko) * 1996-12-26 2004-08-18 엘지전자 주식회사 영상윤곽강조회로

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2852390B2 (ja) * 1991-02-16 1999-02-03 株式会社半導体エネルギー研究所 表示装置
JP3999270B2 (ja) * 1996-08-26 2007-10-31 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 鮮鋭度制御
KR100225583B1 (ko) * 1996-12-28 1999-10-15 전주범 윤곽 보정 방법 및 이를 수행하기 위한 윤곽보정 회로
CA2284924C (en) * 1997-03-25 2005-03-15 Fujitsu General Limited Contour emphasizing circuit
US5959693A (en) * 1997-05-07 1999-09-28 General Instrument Corporation Pixel adaptive noise reduction filter for digital video
JP3697844B2 (ja) * 1997-07-25 2005-09-21 株式会社富士通ゼネラル 輪郭強調回路
JPH1146313A (ja) * 1997-07-25 1999-02-16 Fujitsu General Ltd 輪郭強調回路
US6034742A (en) * 1997-10-27 2000-03-07 Sony Corporation Adaptive sharpness enhancement for a multi-frequency scanning monitor
US6188444B1 (en) * 1998-03-13 2001-02-13 Nuwave Technologies, Inc. Apparatus and methods for synthesizing foreground and background images
JP3546691B2 (ja) 1998-04-03 2004-07-28 松下電器産業株式会社 輪郭補正回路
JPH11305743A (ja) 1998-04-23 1999-11-05 Semiconductor Energy Lab Co Ltd 液晶表示装置
EP0969657A1 (en) * 1998-06-29 2000-01-05 NuWave Technologies, Inc. Apparent image clarity improving apparatus and method
US6774943B1 (en) * 1998-09-01 2004-08-10 Ess Technology, Inc. Method and apparatus for edge enhancement in digital images
JP3576912B2 (ja) * 1999-02-24 2004-10-13 キヤノン株式会社 輪郭強調装置およびそれを用いた画像形成装置ならびに画像信号処理方法およびそれを用いた画像形成方法
JP2000312302A (ja) * 1999-02-24 2000-11-07 Canon Inc 輪郭強調装置及び画像形成装置及び画像信号処理方法及び画像形成方法
WO2001069918A1 (en) * 2000-03-15 2001-09-20 Koninklijke Philips Electronics N.V. Video-apparatus with peaking filter
US7302112B2 (en) 2001-04-11 2007-11-27 Sony Corporation Contour-emphasizing circuit
WO2003019934A1 (en) * 2001-08-23 2003-03-06 Thomson Licensing S.A. Adaptive bandwidth control in a kinescope amplifier
KR100870015B1 (ko) * 2002-08-13 2008-11-21 삼성전자주식회사 디지털 화상 데이터의 윤곽 강조 장치 및 그 방법, 이를이용한 디지털 표시 장치
JP4325388B2 (ja) * 2003-12-12 2009-09-02 ソニー株式会社 信号処理装置、画像表示装置および信号処理方法
KR100528876B1 (ko) * 2003-12-15 2005-11-16 삼성전자주식회사 멀티 비디오 포맷에 따라 적응적으로 동작하는 선명도향상장치 및 그 방법
JP4626393B2 (ja) * 2005-05-17 2011-02-09 パナソニック電工株式会社 輪郭強調回路
US7978915B2 (en) * 2006-01-03 2011-07-12 Broadcom Corporation Harmonic edge synthesizer, enhancer and methods
KR100757731B1 (ko) 2006-02-16 2007-09-11 삼성전자주식회사 적응적 이미지 신호의 천이 향상 방법 및 이를 위한 화질개선 장치
US20080229370A1 (en) * 2007-03-13 2008-09-18 Zustak Frederick J TV-centric system
JP5460987B2 (ja) * 2008-08-28 2014-04-02 京セラ株式会社 画像処理装置、画像処理方法、および画像処理プログラム
US8811765B2 (en) 2009-11-17 2014-08-19 Sharp Kabushiki Kaisha Encoding device configured to generate a frequency component extraction signal, control method for an encoding device using the frequency component extraction signal, transmission system, and computer-readable recording medium having a control program recorded thereon
US8824825B2 (en) 2009-11-17 2014-09-02 Sharp Kabushiki Kaisha Decoding device with nonlinear process section, control method for the decoding device, transmission system, and computer-readable recording medium having a control program recorded thereon
JP5450668B2 (ja) 2010-02-15 2014-03-26 シャープ株式会社 信号処理装置、制御プログラム、および集積回路
JP5615043B2 (ja) 2010-05-28 2014-10-29 キヤノン株式会社 画像処理装置及び画像処理方法

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4030121A (en) * 1975-12-02 1977-06-14 Faroudja Y C Video crispener
US4262304A (en) * 1979-07-16 1981-04-14 Faroudja Y C Low level/signal booster for television transition
US4263616A (en) * 1979-12-03 1981-04-21 Zenith Radio Corporation Signal peaking method and apparatus
US4771192A (en) * 1986-11-14 1988-09-13 The Grass Valley Group, Inc. Digital clip and gain circuit
JPS6395370U (ko) * 1986-12-10 1988-06-20
JPS63198483A (ja) * 1987-02-13 1988-08-17 Toshiba Corp 画質調整回路
JPS63229973A (ja) * 1987-03-19 1988-09-26 Toshiba Corp 輪郭強調回路
JPS63292777A (ja) * 1987-05-25 1988-11-30 Mitsubishi Electric Corp 輪郭補正装置
DE68919863T2 (de) * 1988-01-19 1995-07-06 Matsushita Electric Ind Co Ltd Vorrichtung zur Verbesserung einer Wellenform.
JPH02222268A (ja) * 1989-02-22 1990-09-05 Toshiba Corp 輪郭補正回路
KR930002906B1 (ko) * 1989-12-23 1993-04-15 삼성전자 주식회사 윤곽 보정회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100437755B1 (ko) * 1996-12-26 2004-08-18 엘지전자 주식회사 영상윤곽강조회로

Also Published As

Publication number Publication date
US5321511A (en) 1994-06-14
EP0478377A3 (en) 1992-06-03
EP0478377A2 (en) 1992-04-01
JP2779278B2 (ja) 1998-07-23
DE69124761T2 (de) 1997-11-13
ES2100935T3 (es) 1997-07-01
KR920008630B1 (ko) 1992-10-02
EP0478377B1 (en) 1997-02-26
DE69124761D1 (de) 1997-04-03
JPH04284069A (ja) 1992-10-08

Similar Documents

Publication Publication Date Title
KR920007447A (ko) 수평윤곽 보상회로
EP0162499B1 (en) Fading circuit for video signals
KR950015183B1 (ko) 2진 샘플 제곱근 계산 장치
JPS5844883A (ja) デイジタル色信号調整方法および装置
US6262604B1 (en) Digital synthesizer of signals
US4949176A (en) Method and apparatus for DPCM video signal compression and transmission
JPH0846486A (ja) ディジタルフィルタ回路とその信号処理方法
KR930007261A (ko) 계조보정 회로
JPH0795817B2 (ja) 誤差補正付きデジタルテレビジョン信号処理装置
JPH05346803A (ja) 伝達関数実行装置
US5771182A (en) Bit-serial digital compressor
GB2238205A (en) Controlling contrast in a digital television receiver
FI92778B (fi) Digitaalisignaalin amplitudinsäätöjärjestelmä digitaalisignaalien muuttamiseksi jokseenkin tasaisin dB-askelin
JP2904569B2 (ja) ロジカルフィルタ
US5241390A (en) Digital soft wipe signal generating apparatus
US5473697A (en) Echo generating apparatus
JPS58146114A (ja) レベルコントロ−ル回路
JPH08274639A (ja) アナログ−デジタル変換において多成分アナログ信号に付加されるノイズを減少させるためのシステムおよび方法
JPH07321655A (ja) A/d変換器の高分解能化方法
JP2871400B2 (ja) 輪郭補正回路
JP2585732B2 (ja) 輪郭強調処理回路
JP3029963B2 (ja) バースト波形発生装置
JPS63139492A (ja) Acc回路
JP4474737B2 (ja) 階調補正装置
JPH0795076A (ja) ディジタル信号処理回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030929

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee