KR920006839A - 비데오 카드의 동기신호 극성변환 회로 - Google Patents
비데오 카드의 동기신호 극성변환 회로 Download PDFInfo
- Publication number
- KR920006839A KR920006839A KR1019900013947A KR900013947A KR920006839A KR 920006839 A KR920006839 A KR 920006839A KR 1019900013947 A KR1019900013947 A KR 1019900013947A KR 900013947 A KR900013947 A KR 900013947A KR 920006839 A KR920006839 A KR 920006839A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- synchronization signal
- gsp
- graphics processor
- control circuit
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 title claims description 7
- 230000001360 synchronised effect Effects 0.000 title claims 5
- 238000000034 method Methods 0.000 claims 2
- 238000007493 shaping process Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/06—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
- G09G1/14—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible
- G09G1/16—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam tracing a pattern independent of the information to be displayed, this latter determining the parts of the pattern rendered respectively visible and invisible the pattern of rectangular co-ordinates extending over the whole area of the screen, i.e. television type raster
- G09G1/165—Details of a display terminal using a CRT, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G1/167—Details of the interface to the display terminal specific for a CRT
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/28—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using colour tubes
- G09G1/285—Interfacing with colour displays, e.g. TV receiver
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
- Optical Recording Or Reproduction (AREA)
Abstract
내용 없음.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 종래의 비데오 카드 동기신호 발생회로도.
제2도는 이 발명에 따른 비데오 카드의 동기신호 극성변환 회로도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 저장부 20 : 제1조합부
30 : 제2조합부 100 : 데이터 출력회로
200 : 구동제어회로 300 : 동기신호 출력회로
GP : 그래픽 프로세서 BF : 버퍼
DE : 디코더 FF1, FF2 : D플립플롭
EX-OR1∼EX-OR4 : 배타적오아게이트
Claims (7)
- 그래픽데이타, 동기신호데이타, 및 동기신호를 출력하는 그래픽프로세서(GP) 및, 상기 그래픽프로세서의 그래픽데이타 및 동기신호데이터 출력을 정형하여 출력하는 버퍼(BF)를 포함하는 데이터출력회로(100)와; 상기 그래픽프로세서(GP)에 연결되어, 상기 그래픽프로세서(GP)의 라이트신호 또는 저장부어드레스신호에 따라 인에이블신호를 출력하는 구동제어회로(200)와; 상기 그래픽프로세서(GP), 버퍼(BF) 및 구동제어회로(200)에 연결되어, 상기 구동제어회로(200)의 인에이블신호에 따라 구동하며, 상기 그래픽프로세서(GP)의 동기신호를 상기 버퍼(BF)에서 인가한 신호에 조합하여 동기신호로 출력하는 동기신호 출력회로(300)와; 로 구성되는 것을 특징으로 하는 비데오 카드의 동기신호 극성변환 회로.
- 제1항에 있어서, 상기 동기신호 출력회로(300)는, 상기 구동제어회로(200) 및 상기 버퍼(BF)에 연결되어, 상기 구동제어회로(200)의 인에이블신호에 따라 구동하며, 상기 버퍼(BF)의 동기신호데이터를 저장하는 저장부(10)와 상기 저장부(10) 및 그래픽프로세서(GSP)에 연결되어, 상기 저장부(10)의 동기신호데이터를 상기 그래픽프로세서(GSP)에서 출력하는 동기신호와 조합하는 동기신호 제1조합부(20)로 구성된 비데오 카드의 동기신호 극성변환 회로.
- 제1항에 있어서, 상기 구동제어회로(200)는, 입력되는 어드레스신호를 디코딩하는 디코더부(DE)와, 상기 디코더(DE) 및 상기 그래픽프로세서(GSP)에 연결되어, 상기 디코더(DE)의 출력을 상기 그래픽프로세서(GSP)의 라이트 신호에 조합하는 제2조합부(30)로 구성된 비데오 카드의 동기신호 극성변환 회로.
- 제2항에 있어서, 상기 저장부(100)는, 상기 구동제어회로(200) 및 버퍼(BF)에 연결되어, 상기 구동제어회로(200)의 인에이블신호에 따라 구동하며, 상기 버퍼(BF)에서 인가되는 동기신호 데이터를 저장하는 D플립플롭(FF1), (FF2)으로 구성된 비데오 카드의 동기신호 극성변환 회로.
- 제2항에 있어서, 상기 제1조합부(20)는, 상기 D플립플롭(FF1) 및 상기 그래픽프로세서(GSP)에 연결되어, 상기 D플립플롭(FF)의 출력을 상기 그래픽프로세서(GSP)의 수평동기신호에 조합하는 배타적오아게이트(EX-OR1)와, 상기 D플립플롭(FF2) 및 상기 그래픽프로세서(GSP)에 연결되어, 상기 D플립플롭(FF2)의 출력을 상기 그래픽프로세서(GSP)의 수직동기 신호에 조합하는 배타적오아게이트(EX-OR2)로 구성된 비데오 카드의 동기신호 극성변환 회로.
- 제3항에 있어서, 상기 제2조합부(30)는, 상기 디코더(DE) 및 상기 그래픽프로세서(GSP)에 연결되어, 상기 디코더(DE)의 출력을 상기 그래픽프로세서(GSP)의 라이트신호에 조합하는 오아게이트(OR1)로 구성된 비데오 카드의 동기신호 극성변환 회로.
- 제6항에 있어서, 상기 제2조합부(30)는, 상기 오아게이트(OR1)를 앤드게이트로 대치하여 구성하는 비데오 카드의 동기신호 극성변환 회로.※ 참고사항 : 최초출원 내용에 의하여 공개되는 것임.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900013947A KR930001466B1 (ko) | 1990-09-04 | 1990-09-04 | 비데오 카드의 동기신호 극성 변환회로 |
US07/635,469 US5159327A (en) | 1990-09-04 | 1990-12-28 | Synchronous signal polarity converter of video card |
AU68569/90A AU628701B2 (en) | 1990-09-04 | 1990-12-28 | Synchronous signal polarity converter of video card |
JP2415546A JPH07191644A (ja) | 1990-09-04 | 1990-12-28 | ビデオカードの同期信号極性変換回路 |
GB9100486A GB2247813B (en) | 1990-09-04 | 1991-01-10 | Sync-signal polarity converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019900013947A KR930001466B1 (ko) | 1990-09-04 | 1990-09-04 | 비데오 카드의 동기신호 극성 변환회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920006839A true KR920006839A (ko) | 1992-04-28 |
KR930001466B1 KR930001466B1 (ko) | 1993-02-27 |
Family
ID=19303226
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900013947A KR930001466B1 (ko) | 1990-09-04 | 1990-09-04 | 비데오 카드의 동기신호 극성 변환회로 |
Country Status (5)
Country | Link |
---|---|
US (1) | US5159327A (ko) |
JP (1) | JPH07191644A (ko) |
KR (1) | KR930001466B1 (ko) |
AU (1) | AU628701B2 (ko) |
GB (1) | GB2247813B (ko) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR940004737B1 (ko) * | 1991-11-22 | 1994-05-28 | 삼성전관 주식회사 | 슈퍼 브이지에이 모니터 인터페이스 회로 |
US20020091850A1 (en) | 1992-10-23 | 2002-07-11 | Cybex Corporation | System and method for remote monitoring and operation of personal computers |
KR970005937B1 (ko) * | 1994-08-26 | 1997-04-22 | 삼성전자 주식회사 | 데이타 인에이블 신호 입력시 엘.씨.디 제어신호 출력회로 |
US5859635A (en) * | 1995-06-06 | 1999-01-12 | Cirrus Logic, Inc. | Polarity synchronization method and apparatus for video signals in a computer system |
US5721842A (en) * | 1995-08-25 | 1998-02-24 | Apex Pc Solutions, Inc. | Interconnection system for viewing and controlling remotely connected computers with on-screen video overlay for controlling of the interconnection switch |
KR100265373B1 (ko) * | 1996-06-21 | 2000-09-15 | 윤종용 | 영상표시기기의 수평트랜지스터 안정화 장치 및 방법 |
FR2753327B1 (fr) * | 1996-09-09 | 1998-11-27 | Sgs Thomson Microelectronics | Circuit de traitement de signaux de synchronisation verticale comprenant un circuit de detection de polarite |
KR100444797B1 (ko) * | 1997-09-09 | 2004-10-14 | 삼성전자주식회사 | 액정 표시 장치의 포지티브/네가티브 동기 신호 검출 회로 |
JP2000115263A (ja) * | 1998-09-30 | 2000-04-21 | Matsushita Electric Ind Co Ltd | ディジタル放送復調装置 |
US7808557B2 (en) | 2006-06-23 | 2010-10-05 | Rgb Systems, Inc. | Method and apparatus for automatic reduction of noise in video transmitted over conductors |
US8330550B2 (en) | 2006-06-23 | 2012-12-11 | Rgb Systems, Inc. | Method and apparatus for automatic compensation of video signal losses from transmission over conductors |
US7787057B2 (en) | 2006-08-22 | 2010-08-31 | Rgb Systems, Inc. | Method and apparatus for DC restoration using feedback |
US7796194B2 (en) | 2006-09-06 | 2010-09-14 | Rgb Systems, Inc. | Automatic video format identification system |
US20080106643A1 (en) * | 2006-11-08 | 2008-05-08 | Rgb Systems, Inc. | Method and apparatus for video transmission over long distances using twisted pair cables |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4342989A (en) * | 1979-04-30 | 1982-08-03 | Honeywell Information Systems Inc. | Dual CRT control unit synchronization system |
US4453183A (en) * | 1982-02-22 | 1984-06-05 | Rca Corporation | Dual polarity sync processor |
GB8328951D0 (en) * | 1983-10-29 | 1983-11-30 | Plessey Co Plc | Frequency and phase synchronising arrangements |
US4727362A (en) * | 1984-07-16 | 1988-02-23 | International Business Machines Corporation | Digital display system |
US4800429A (en) * | 1988-03-14 | 1989-01-24 | Motorola, Inc. | Auto sync polarity control circuit for use with monitor |
JPH0210915A (ja) * | 1988-06-28 | 1990-01-16 | Mitsubishi Electric Corp | パルス状信号の極性統一回路 |
JPH02130660A (ja) * | 1988-11-11 | 1990-05-18 | Toshiba Corp | 書込み保護回路 |
-
1990
- 1990-09-04 KR KR1019900013947A patent/KR930001466B1/ko not_active IP Right Cessation
- 1990-12-28 AU AU68569/90A patent/AU628701B2/en not_active Ceased
- 1990-12-28 US US07/635,469 patent/US5159327A/en not_active Expired - Lifetime
- 1990-12-28 JP JP2415546A patent/JPH07191644A/ja active Pending
-
1991
- 1991-01-10 GB GB9100486A patent/GB2247813B/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
GB9100486D0 (en) | 1991-02-20 |
JPH07191644A (ja) | 1995-07-28 |
GB2247813A (en) | 1992-03-11 |
AU628701B2 (en) | 1992-09-17 |
KR930001466B1 (ko) | 1993-02-27 |
US5159327A (en) | 1992-10-27 |
AU6856990A (en) | 1992-03-12 |
GB2247813B (en) | 1994-06-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920006839A (ko) | 비데오 카드의 동기신호 극성변환 회로 | |
KR970051229A (ko) | 비동기 발생신호를 사용하는 반도체 메모리 장치 | |
SE8405455D0 (sv) | Datadisplaysystem | |
KR870009585A (ko) | 화상합성장치 | |
KR880010608A (ko) | 픽쳐-인-픽쳐 비디오 신호 발생기 | |
KR870004624A (ko) | 2화면 텔레비탬 수상기 | |
KR870002515A (ko) | 인터페이스 장치 | |
KR900019504A (ko) | 문자도형 정보 표시장치 | |
CN102662497A (zh) | 带屏多功能点读笔与实现古兰经的导读方法 | |
KR970002647A (ko) | 고속 동기형 마스크 롬 | |
KR930008666A (ko) | 보조 문서에 의해 운반된 자기 스트라이프 상에 기록된 기존의 코드화 메시지 대신에 새로운 코드화 메시지를 상기 문서의 수동 변위에 의해 기록하는 방법 및 시스템 | |
KR850000859A (ko) | 정보신호의 전송 방식 | |
KR910006865A (ko) | 그래픽 표시장치의 커서 표시 제어방법 및 표시 제어장치 | |
KR880008645A (ko) | 텍스트/그래픽겸용 디스플레이 회로 | |
KR930001047A (ko) | 그래픽 어댑터 | |
KR970022723A (ko) | 컴퓨터와 디스플레이 장치의 영상 신호 인터페이스 장치 | |
SU1401447A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
KR900015474A (ko) | 디지탈 데이타 팽창 방법 및 데이타 팽창 회로 | |
KR940003625B1 (ko) | 퍼스널 컴퓨터의 수평, 수직 2배 표시 회로 | |
KR930022900A (ko) | 모니터의 다이렉트 칼라 변환장치 | |
KR940020842A (ko) | 캡션 자막 배속회로 | |
JPS6435668A (en) | Picture processor | |
JPS57154980A (en) | Interlacing circuit | |
KR970022722A (ko) | 컴퓨터와 디스플레이 장치의 영상 신호 인터페이스 장치 | |
KR880000851A (ko) | Crt 문자 발생 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030129 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |