KR920005319B1 - 반도체장치 - Google Patents

반도체장치 Download PDF

Info

Publication number
KR920005319B1
KR920005319B1 KR1019890004443A KR890004443A KR920005319B1 KR 920005319 B1 KR920005319 B1 KR 920005319B1 KR 1019890004443 A KR1019890004443 A KR 1019890004443A KR 890004443 A KR890004443 A KR 890004443A KR 920005319 B1 KR920005319 B1 KR 920005319B1
Authority
KR
South Korea
Prior art keywords
metal
emitter
electrode
case
wire
Prior art date
Application number
KR1019890004443A
Other languages
English (en)
Other versions
KR890016678A (ko
Inventor
슈죠 사에키
마고토 히데시마
Original Assignee
가부시키가이샤 도시바
아오이 죠이치
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 도시바, 아오이 죠이치 filed Critical 가부시키가이샤 도시바
Publication of KR890016678A publication Critical patent/KR890016678A/ko
Application granted granted Critical
Publication of KR920005319B1 publication Critical patent/KR920005319B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/71Means for bonding not being attached to, or not being formed on, the surface to be connected
    • H01L24/72Detachable connecting means consisting of mechanical auxiliary parts connecting the device, e.g. pressure contacts using springs or clips
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • H01L23/049Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body the other leads being perpendicular to the base
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for devices being provided for in H01L29/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/91Methods for connecting semiconductor or solid state bodies including different methods provided for in two or more of groups H01L24/80 - H01L24/90
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/4501Shape
    • H01L2224/45012Cross-sectional shape
    • H01L2224/45015Cross-sectional shape being circular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L2224/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • H01L2224/45001Core members of the connector
    • H01L2224/45099Material
    • H01L2224/451Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof
    • H01L2224/45117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron (B), silicon (Si), germanium (Ge), arsenic (As), antimony (Sb), tellurium (Te) and polonium (Po), and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/45124Aluminium (Al) as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/44Structure, shape, material or disposition of the wire connectors prior to the connecting process
    • H01L24/45Structure, shape, material or disposition of the wire connectors prior to the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/42Wire connectors; Manufacturing methods related thereto
    • H01L24/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L24/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01007Nitrogen [N]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01015Phosphorus [P]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01075Rhenium [Re]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1301Thyristor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/20Parameters
    • H01L2924/207Diameter ranges
    • H01L2924/2076Diameter ranges equal to or larger than 100 microns
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30105Capacitance

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Bipolar Transistors (AREA)

Abstract

내용 없음.

Description

반도체장치
제1도 내지 제7도는 본 발명에 따른 반도체장치의 제1실시예 내지 제7실시예를 나타내는 모식적단면도.
제8도는 종래 반도체장치의 단면도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 반도체기판 2, 2A, 2B : 에미터층
3 : 베이스층 4, 4A, 4B : 에미터금속전극
5 : 베이스금속전극 6 : 콜렉터층
7 : 동(銅)기판 8E, 8B, 9E, 9B : 단자대
10E, 10B : 외부단자 11E, 11B : 금속단자
12, 12A, 12B, 13 : 금속세선 21 : 금속도체의 일단
22 : 금속도체의 다른 단 23 : 금속도체
24 : 간격 25 : 금속판
26 : 압착단자(스프링) 27 : 접착제
[발명의 이용분야]
본 발명은 전력용 반도체장치에 관한 것으로, 특히 50V 이상의 전압이 인가되어 해당 장치가 고장난 경우 그 반도체장치의 소자에 통상적으로 흐르는 전류보다 수배 이상의 큰 고장전류가 흐르는 회로에 사용되는 반도체장치에 관한 것이다.
[종래의 기술 및 그 문제점]
본 발명에 따른 상기 전력용 반도체장치는 1개의 반도체기판에 1개의 소지를 탑재한 장치나 복수의 소자를 탑재한 장치등의 경우가 있지만, 전자에 속하는 전력용 PN형트랜지스터를 예로들어 종래의 기술에 대하여 설명한다.
제8도는 종래 전력용 트랜지스터의 모식적인 단면도로서, 반도체기판(1)의 한쪽면에는 에미터층(2)가 베이스층(3)이 형성되어 있으며, 각각의 표면에는 에미터알루미늄전극(4)과 베이스알루미늄전극(5)이 형성되어 있다. 그리고 반도체기판(1)의 다른쪽면에는 n형콜렉터층(6)이 형성되어 있는데, 이 콜렉터층(6)은 동(銅)기판(7)에 납땜되어 있다. 또, 이 동기판(7)상에는 절연물(8E)을 매개하여 에미터단자대(9E)와 이 에미터단자대(9E)에 접속되어 있는 에미터외부단자(10E)로 이루어진 에미터금속단자(11E)가 설치되어 있고, 이와 마찬가지로 절연물(8B)을 매개하여 베이스단자대(9B)와 이 베이스단자대에 접속되어 있는 베이스외부단자(10B)로 이루어진 베이스금속단자(11B)가 설치되어 있다.
여기서, 상기 에미터전극(4)과 에미터단자대(9E) 및 베이스전극(5)과 베이스단자대(9B)는 각각 알루미늄세선(12, 13)의 양단을 초음파용접하여 접속되어 있으면서, 그 전체는 플래스틱케이스(14)로 포장되어 있으며, 이 케이스의 내부(15)는 실리콘수지로 채워져 있다.
이러한 트랜지스터는 에미터전극(4)과 금속단자(11E) 사이가 금속세선(12)으로 접속되어 있어 고장시에 대전류가 흐르게 되면 녹아서 끊어지거나, 금속세선(12)과 반도체기판(1)상의 전극간, 혹은 금속세선(12)과 금속단자(11E)간의 접합부가 떨어지게 되어 100V이상의 전압이 인가되는 경우에 아크(arc)가 발생해서 금속세선이 쉽게 녹아 끊어지게 된다. 대전류의 통전에 의해 금속세선이 녹아서 끊어지고 여기에 100V이상의 전압이 인가되면, 아크가 발생하여 케이스 내부의 온도가 이상적으로 높아지게 되어 케이스가 깨어지게 되므로 이 반도체장치 뿐만 아니라 주위의 회로부품까지 파손되어 버리게 된다.
이러한 문제를 회피하기 위하여 가능한 한 금속세선의 단면적이 증가되도록 하고 있지만, 현재의 초음파 용접에 있어서 신뢰성이 높은 접속을 얻을 수 있는 크기는 알루미늄전극선인 경우, 직경 500㎛ 정도까지로 한정되어 있다.
또, 굵은 선을 사용하여 예컨데 납땜등으로 접속하는 방법을 고려해 볼 수 있지만, 알루미늄전극인 경우에는 납땜이 곤란하다.
또, 복수의 금속세선을 병렬로 접속하여도 고장시의 대전류에 대해서는 그 숫자에 비례해서 전류용량이 반드시 증대되지 않으며 한계가 있다.
한편, 이상에서는 전력용트랜지스터를 예로들어 설명했지만, 금속단자와 금속전극이 금속세선으로 접속되어 고장시에 금속세선에 용량이상의 대전류가 흐르게 되는 다른 종류의 전력용 반도체장치에 대해서도 고장시 아크가 발생하여 케이스가 파손되는 현상이 발생하게 된다.
상기한 바와 같이, 예컨대 가능한 한 굵은 금속세선을 사용하거나 금속세선을 병렬접속하여 그 수를 늘리는등 여러가지의 대책이 강구되고 있지만, 종래의 기술로는 대전류의 흐름에 기인하여 금속세선이 녹아서 끊어져 아크가 발생되고, 그에 따라 케이스가 파괴는 고장방지에 대한 과제는 충분히 해결할 수 없었다. 또한, 전력용 반도체장치의 응용분야는 급속히 확대되고 있어 상기한 과제의 해결은 수요자로부터 강력한 요구를 받고 있다.
[발명의 목적]
본 발명은 상기 문제점을 해결하기 위해 발명된 것으로, 고장전류등에 의해 케이스 내부의 금속세선이 녹아서 끊어지더라도 케이스내의 과대한 아크의 발생을 방지할 수 있는 구조로 된 반도체장치를 제공하고자 함에 그 목적이 있다.
[발명의 구성 및 작용]
본 발명의 반도체장치에 있어서 통상동작시에는 신뢰성이 높게 접속되어 있는 금속세선을 통하여 전류가 흐르게 되고, 이 금속세선이 고장전류등의 대전류에 의해서 끊어지게 되면 병렬로 탑재되어 있는 전류용량이 큰 도체로 전류가 흐르도록 하여 케이스가 과대한 아크등의 발생에 의해 파손되는 사고를 방지할 수 있도록 되어 있다.
즉, 본 발명의 1실시예에 의한 반도체장치는 한쪽 표면에 금속전극을 갖춘 반도체기판과 이 반도체기판과 전기적으로 절연된 금속단자가 금속세선에 의해서 전기적으로 접속됨과 더불어 이 금속세선보다 큰 전류용량을 갖는 금속도체의 일단이 이 금속단자와 전기적으로 접속되고, 그 다른단이 이 반도체기판의 표면상에 있는 금속전극(상기 금속세선이 접속되어 있지 않는 전극을 포함)과 접촉되지 않을 정도로 근접되게 탑재되는 구성으로 되어 있다. 또, 접촉되게 탑재되는 경우에는 상기 금속도체의 다른단이 금속전극에 접근되어 서로 접촉되고, 근접시켜 탑재되는 경우에는 접촉시키는 쪽이 오히려 바람직하지만, 제조공정중의 기계적, 혹은 열적인 무작위 요인들 때문에 제품에서는 주로 근소한 간격을 매개하여 탑재되고 있는 한편, 의도적으로 예컨대 수십 ㎛정도의 간격을 매개하여 근접탑재되는 경우도 있다.
상기 구성의 반도체장치에 있어서는 이 장치의 외부나 내부의 고장때문에 금속세선으로 대전류가 흐르게 되어 이 금속세선이 녹아서 끊어지거나 그 접합부가 떨어지더라도 이 대전류는 상기 금속세선보다 전류용량이 큰 금속도체를 통해 흐르게 된다. 즉, 상기 금속도체는 대전류에 대한 바이패스통로로서 작용하며, 케이스내에 과대한 아크방전이 발생함에 따라 케이스내의 온도가 이상적으로 높아져 케이스가 파손되는 사고를 방지한다.
본 발명의 다른 실시예에 따른 반도체장치는 상기 1실시예에 있어서 바이패스통로로서 작용하는 상기 금속도체의 다른단이 상기 금속세선이 접속되어 있는 금속전극과 같은 전극상에 탑재되어 구성된 것으로, 이는 다수의 장치에 있어서 상기 금속도체의 바이패스작용 및 그 효과를 보다 확실히 얻을 수 있는 가장 바람직한 구성인 것이다.
본 발명의 또 다른 실시예에 따른 반도체장치는 상기 실시예들의 반도체장치에서 금속도체의 다른단을 상기 반도체기판의 표면상의 금속전극에 압착시키는 수단을 갖추어 구성된 것으로, 상기 압착수단은 상기 금속도체의 다른단과 금속전극이 보다 확실히 접촉될 수 있도록 하는 것으로, 바이패스통로인 금속도체의 상기 작용 및 효과를 보다 확실히 얻을 수 있도록 한다.
[실시예]
이하, 도면을 참조하여 본 발명의 실시예를 상세히 설명한다.
제1도 내지 제7도는 본 발명의 실시예에 따른 전력용 바이폴라트랜지스터의 모식적인 단면도로서, 각 도면에서 동일한 참조부호는 동일부분 또는 대응되는 부분을 나타낸다. 또, 제2도 내지 제5도에는 케이스가 도시되어 있지는 않지만 다른 실시예에 나타낸 것과 같이 실제로는 케이스가 설치되어 있다.
제1도에 나타낸 본 발명의 제1실시예의 반도체장치는 한쪽의 표면에 에미터알루미늄전극(4)과 베이스알루미늄전극(5)을 갖춘 반도체기판(1)과 이 반도체기판(1)의 절연물(8E, 8B)에 의해서 전기적으로 절연되어 있는 에미터금속단자(11E) 및 베이스금속단자(11B)와, 에미터금속단자(11E)의 단자대(9E)와 에미터알루미늄전극(4) 및 베이스금속단자(11B)의 단자대(9B)와 베이스알루미늄전극(5)을 각각 전기적으로 접속하는 알루미늄세선(12, 13)을 구비함과 동시에 에미터측의 알루미늄세선(12)보다 큰 전류용량을 가지면서 그 일단(21)이 에미터금속단자(11E)의 외부단자(10E)에 전기적으로 접속되고, 다른단(22)이 에미터알루미늄전극(4)과 접촉되게 탑재되어 있는 금속도체(23)을 부가적으로 갖춘 트랜지스터이다. 또, 금속단자는 단자대와 외부단자로 구성되어 있으며, 에미터알루미늄전극(4) 및 베이스알루미늄전극(5)은 각각 반도체기판(1)의 한쪽 표면에 형성되어 있는 n형의 에미터층(2) 및 P형의 베이스층(3)과 오믹접촉되어 있다. 상기 반도체기판(1)의 다른쪽에는 n형의 콜렉터층(6)이 형성되어 있고, 상기 콜렉터층(6)은 동기판(7)에 납땜(16)에 의해서 접착되어 있다. 그리고 장치전체는 플래스틱케이스로 포장되어 있으며, 케이스내부(15)는 실리콘수지가 채워져 있다(금속케이스에서는 N2가스 등이 채워지는 경우도 있다. 또, 본 실시예에서 금속세선(12)은 직경이 50㎛
Figure kpo00001
이고 단선전류용량이 490A인 알루미늄세선을 사용하며, 금속도체(23)는 단면적이 1㎟이며 단선전류용량이 3650A인 구리를 사용한다. 일반적으로 금속도체(23)의 전류용량은 적어도 금속세선 1개에 대해 그 2배 이상의 전류용량을 갖도록 하는 것이 바람직하다.
상기 구성의 트랜지스터에서 통상의 에미터전류는 금속세선(12)을 매개하여 흐르게 되므로 금속도체(23)의 다른단(22)과 에미터알루미늄전극간의 결합이 반드시 높은 신뢰성을 가질 필요는 없다. 예컨대, 후술할 제6실시예와 같이 가압(加壓)접촉되어 있는 경우에도 압착수단은 가벼운 접촉이 유지될 수 있는 정도이면 족하다. 고장시 대전류가 흘러 금속세선(12)이 녹아서 끊어지게 되어 금속단자(11E)와 전극(4)간에 예컨대 100V이상의 전압이 인가되어도 상기 대전류는 즉시 금속도체(23)를 통해서 흐르게 되므로 끊어진 부분의 전압은 현저하게 낮아지게 됨에 따라 케이스를 파손시키는 과대한 아크의 발생은 방지된다.
제2도는 본 발명의 제2실시예를 나타낸 것으로, 제1실시예의 n형 에미터층(2)이 에미터층(2A) 및 에미터층(2B)으로 분할되어 있고, 에미터알루미늄전극(4)도 에미터알루미늄전극(4A) 및 에미터알루미늄전극(4B)으로 분할되어 있으며, 여기에 접속된 알루미늄세선도 각각 알루미늄세선(12A) 및 알루미늄세선(12B)에 의해 단자대(9E)와 접속되어 있는 한편, 금속도체(23)의 다른단(22)은 한쪽의 전극(4B)상에 탑재되어 있다. 또, 에미터외부단자(10E)와 금속도체(23)는 동일금속판을 압착하여 동체(同體)로 만들어 주므로써 그 경계가 연속적으로 되는 경우가 많다.
이러한 트랜지스터에 있어서는 고장시 대전류에 의해 금속세선(12A)이 끊어져도 n형의 에미터층(2A, 2B)이 P형의 베이스층(3)내에 병설되어 있으므로 상기 대전류는 n형의 에미터층(2B) 및 에미터알루미늄전극(4B)을 매개하여 금속도체(23)을 통해서 흐르게 되므로 본 실시예의 트랜지스터는 상기 제1실시예와 동등한 작용과 효과를 얻을 수 있다.
제3도는 본 발명의 제3실시예를 나타낸 것으로, 이 트랜지스터는 제2실시예에서 금속도체(23)의 다른단(22)이 접촉되게 탑재되어 있는 에미터전극(4B)에 금속세선이 접속되어 있지 않는 예로서, 이 트랜지스터는 통상동작시에 에미터층(2A) 및 에미터알루미늄전극(4B)을 매개하여 에미터전류가 외부단자(10E)로 유출될 필요가 있어, 후술되는 제6실시예에서 처럼 압착수단을 설치하여 금속도체(23)의 다른단(23)과 에미터알루미늄전극(4B)이 확실하게 접촉되도록 하는 것이 바람직하다.
제4도는 본 발명의 제4실시예를 나타낸 것으로, 이는 에미터알루미늄전극(4)과 단자대(9E)가 금속세선(12)에 의해 접속되고, 에미터외부단자(10E)에 연속으로 접속된 금속도체(23)의 다른단(22)이 에미터와 거의 같은 전위로 되지만, 상기 다른단(22)을 전위가 다른 베이스전극(5)에 의도적으로 근접시켜 탑재한 경우이다. 즉, 통상의 동작상태에서는 상기 다른단(22)과 베이스전극(5) 사이에서 전기적절연이 유지되는 반면 고장시에는 금속세선(12)이 녹아서 끊어진 경우에만 상기 다른단(22)과 베이스전극(5) 사이가 도통되도록 근접되게 탑재된 경우이다. 본 실시예에서는 상기 다른단(22)과 베이스전극(5)간의 간격(24)을 수십 ㎛정도로 하면 원하는 결과를 얻을 수 있고, 이와같은 근소한 간격이 존재하면 고장전류가 흘러서 금속세선이 끊어지는 경우에 예컨대 100V이상의 전압이 인가되면, 이 간격이 방전에 의해서 연결되므로 그 이하의 전류가 흐르면 큰 지장은 없다. 도, 본 실시예는 통상동작시에 금속도체의 상기 다른단(22)과 근접시켜 탑재한 금속전극간의 전위차가 수 V정도 이하로 되어 있는 반면 고장시에는 대전류의 바이패스통로로 사용되는 금속전극을 갖춘 다른 종류의 반도체장치에 대해서도 적용할 수 있다.
제5도는 본 발명의 제5실시예를 나타낸 것으로, 반도체기판(1)상에 거의 평평한 금속판(25)이 탑재되어 있고, 이 금속판(25)상에 금속도체(23)의 다른단(22)이 탑재된 경우이다. 본 실시예에서 금속판(25)에는 베이스알루미늄전극(5) 및 베이스접속용 금속세선(13)과 접촉되지 않도록 하는 충분히 큰 절단부(구멍을 포함)와, 에미터접속용의 금속세선(12)이 지날 수 있도록 된 절단부가 설치되어 있으며, 금속판주변부는 에미터알루미늄전극(4A, 4B)상에 탑재되어 있다. 이 경우 금속판(25)의 위치가 어긋나는 것을 방지하기 위하여 후술할 제7실시예에 나타낸 바와 같이 접착제로 금속판(25)을 에미터알루미늄(4A, 4B)에 고정시켜도 좋고, 금속판(25)의 일부를 금속도체(23)로서 금속단자(10E)에 접속시켜도 좋다. 또, 예컨데 다른단(22)과 금속판(25)을 납땜등으로 접착시켜 금속판(25)을 금속도체(23)의 다른단(22)으로 간주하여도 지장은 없다.
본 실시예는 금속도체(23)의 에미터알루미늄전극(4A, 4B)의 실효적인 접촉면적을 증가시켜 고장시 대전류의 밀도분포를 일정하게 하여 소자내의 국부가열에 의한 2차적인 피해를 줄이면서 바이패스통로인 금속도체(23)에서의 본래의 작용 및 효과를 보다 확실히 얻을 수 있도록 한 것이다.
제6도는 본 발명의 제6실시예를 나타낸 것으로, 제6도에서 금속도체(23)는 스프링(26)에 의해 아랫쪽으로 압력을 받으면서, 그 다른단(22)이 반도체기판(1)상의 에미터알루미늄전극(4)에 압착되어 보다 확실히 접촉되고 있는데, 이러한 접촉은 상기에서 설명한 바와 같이 가볍게 접촉되는 정도로 충분하며, 압착수단(스프링 : 26)도 간단한 것이 좋다. 그 이외에 금속도체(23)의 전부 또는 일부를 탄성금속으로 사용하여 상기 다른단(22)과 금속전극(4)을 접촉시키는 등의 몇가지 간단한 압착수단도 고려해 볼 수도 있다.
제7도는 본 발명의 제7실시예를 나타낸 것으로, 본 실시예는 제5실시예에 나타낸 금속판(25)과 금속도체(23)의 다른단(22)을 접착제(27)를 사용해서 금속전극을 포함한 반도체기판(1)상에 고정시킨 경우이다.
이상의 제1실시예 내지 제7실시예에 나타낸 본 발명은 단독으로 사용되는 경우도 있지만, 복수수단을 조합하여 사용되는 경우도 있는바, 이 경우에는 반도체장치의 구조, 제조조건, 비용을 포함하는 생산성등을 감안해서 결정한다.
상기 실시예에 있어서는 전력용 NPN바이폴라트랜지스터를 예로들어 설명했지만, PNP바이폴라트랜지스터, MOS트랜지스터, IGBT, 싸이리스터, 다이오드, 또는 이들 복수소자를 탑재한 반도체장치중에서 금속단자와 반도체기판상의 전극이 금속세선으로 접속되고, 고장시 대전류에 의해 상기 금속세선이 끊어지며, 아크가 발생하는 반도체장치에 대해서도 물론 본 발명을 적용할 수 있다.
[발명의 효과]
본 발명의 반도체장치에서는 신뢰성이 높게 접속되어 있는 금속전극과 간이적으로 접촉시키지 않고 근접시켜 탑재한 금속도체를 병렬로 설치함에 따라 통상동작시 뿐만 아니라 고장에 의해 대전류가 흐르게 되어 케이스내의 금속세선이 끊어지게 되거나 단선되더라도 케이스내의 금속세선이 끊어지게 되거나 단선되더라도 케이스내부에서 과대한 아크가 발생하는 것을 방지할 수 있어 케이스가 파손되는 등의 문제를 해결할수 있고, 이에따라 다른 회로부품이 손상되는 것을 막을 수 있을 뿐만 아니라, 회로설계상에서도 단시간에 동작하는 속단(速斷)퓨우즈를 사용할 필요없이 통상의 전류차단기로 보호가 가능하므로 회로의 소형화와 저렴화에 아주 유효하게 된다.

Claims (3)

  1. 한쪽의 표면에 금속전극(4, 5)을 갖춘 반도체기판(1)과, 이 반도체기판(1)과 전기적으로 절연되어 있는 금속단자(11B, 11E), 이 금속단자(11B, 11E)와 상기 표면의 금속전극(4, 5)을 전기적으로 접속하는 금속세선(12, 13), 이 금속세선(12, 13)보다 큰 전류용량을 가지면서 그 일단이 상기 금속단자(11B, 11E)에 접속됨과 더불어 그 다른단(22)이 상기 반도체기판(1) 표면의 금속전극(4, 5)과 접촉되지 않고 근접되게 탑재되어 있는 금속도체(23)를 구비하여 구성된 것을 특징으로 하는 반도체장치.
  2. 제1항에 있어서, 상기 금속도체(23)의 다른단(22)이 상기 금속세선(12, 13)에 전기적으로 접속된 상기 금속전극(4, 5)상에 탑재되어 구성된 것을 특징으로 하는 반도체장치.
  3. 제1항 또는 제2항에 있어서, 상기 금속도체(23)의 다른단(22)을 상기 반도체기판(1) 표면의 금속전극(4, 5)에 압착시키는 압착수단(26)을 구비하여 구성된 것을 특징으로 하는 반도체장치.
KR1019890004443A 1988-04-05 1989-04-04 반도체장치 KR920005319B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP63-082339 1988-04-05
JP63082339A JPH0734457B2 (ja) 1988-04-05 1988-04-05 半導体装置
JP63-82339 1988-04-05

Publications (2)

Publication Number Publication Date
KR890016678A KR890016678A (ko) 1989-11-29
KR920005319B1 true KR920005319B1 (ko) 1992-07-02

Family

ID=13771808

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890004443A KR920005319B1 (ko) 1988-04-05 1989-04-04 반도체장치

Country Status (5)

Country Link
US (1) US5130784A (ko)
EP (1) EP0340466B1 (ko)
JP (1) JPH0734457B2 (ko)
KR (1) KR920005319B1 (ko)
DE (1) DE68919263T2 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2782647B2 (ja) * 1991-08-06 1998-08-06 富士電機株式会社 半導体装置
JP2936855B2 (ja) * 1991-12-26 1999-08-23 富士電機株式会社 電力用半導体装置
US5559374A (en) * 1993-03-25 1996-09-24 Sanyo Electric Co., Ltd. Hybrid integrated circuit
US6232654B1 (en) * 1998-07-10 2001-05-15 Kabushiki Kaisha Toyoda Jidoshokki Seisakusho Semiconductor module
DE10204403A1 (de) * 2002-02-04 2003-08-21 Infineon Technologies Ag Vorrichtung zur Verbindung eines IC-Anschlusses mit einem Bezugspotential
DE10244748A1 (de) * 2002-09-25 2003-09-11 Siemens Ag Leistungshalbleitermodul und Verfahren zur Herstellung desselben
JP2007123644A (ja) * 2005-10-31 2007-05-17 Mitsubishi Electric Corp 電力半導体装置
US9147666B2 (en) 2009-05-14 2015-09-29 Rohm Co., Ltd. Semiconductor device
JP6439552B2 (ja) * 2015-04-01 2018-12-19 富士電機株式会社 半導体モジュール及び半導体装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4009485A (en) * 1974-12-23 1977-02-22 General Electric Company Semiconductor pellet assembly mounted on ceramic substrate
DE7512573U (de) * 1975-04-19 1975-09-04 Semikron Gesellschaft Fuer Gleichri Halbleitergleichrichteranordnung
US4314270A (en) * 1977-12-02 1982-02-02 Mitsubishi Denki Kabushiki Kaisha Hybrid thick film integrated circuit heat dissipating and grounding assembly
US4518982A (en) * 1981-02-27 1985-05-21 Motorola, Inc. High current package with multi-level leads
JPS5866640U (ja) * 1981-10-29 1983-05-06 新電元工業株式会社 半導体装置
DE3309679A1 (de) * 1983-03-17 1984-09-20 Siemens AG, 1000 Berlin und 8000 München Halbleiterbauelement mit giessharzfuellung
JPS63265461A (ja) * 1986-12-15 1988-11-01 Fuji Electric Co Ltd 半導体装置

Also Published As

Publication number Publication date
EP0340466A2 (en) 1989-11-08
DE68919263D1 (de) 1994-12-15
DE68919263T2 (de) 1995-04-13
JPH01255257A (ja) 1989-10-12
EP0340466A3 (en) 1991-01-09
US5130784A (en) 1992-07-14
EP0340466B1 (en) 1994-11-09
JPH0734457B2 (ja) 1995-04-12
KR890016678A (ko) 1989-11-29

Similar Documents

Publication Publication Date Title
EP0358077B1 (en) Semiconductor device and method of forming it
US6323750B1 (en) Electrical component with a safety release
TW201230116A (en) Compact transient voltage surge suppression device
US20060267721A1 (en) Fuse Element with Trigger Assistance
KR920005319B1 (ko) 반도체장치
US3818271A (en) Line connector for a communications circuit
US20220084773A1 (en) Protective element
WO2019043806A1 (ja) 電力変換装置
US10446488B1 (en) Vertically-connected packageless fuse device
CN115705983A (zh) 具有焊料连接和缩锡基板的表面贴装熔断器
US6013938A (en) Power control device
JP2008108886A (ja) 樹脂封止半導体装置
US4573100A (en) Telephone two element gas tube protector module
CN102956635A (zh) 与esd/过电压/反极性保护相组合的集成先进铜熔丝
EP0431586B1 (en) High-power semiconductor device
US6423902B1 (en) Electric cable
EP0433650A1 (en) Semiconductor device having bipolar-MOS composite element pellet suitable for pressure contacted structure
EP0305993A2 (en) Power semiconductor device having electrode structures
JP2006526981A (ja) 電気通信回路保護装置
CN1306670C (zh) 过压保护件和用于过压保护件的防障接触体
US4736070A (en) Miniaturized lighting or overload protective device and protective device used therein
CN107112312B (zh) 具有短路故障模式的功率半导体模块
JP3848350B2 (ja) 半導体装置
JPH0778933A (ja) 半導体装置の内部配線構造
JP2005235680A (ja) チップ型ヒューズおよびその製造方法

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060630

Year of fee payment: 15

LAPS Lapse due to unpaid annual fee