KR920005169B1 - 통신제어시스템 - Google Patents
통신제어시스템 Download PDFInfo
- Publication number
- KR920005169B1 KR920005169B1 KR1019880015653A KR880015653A KR920005169B1 KR 920005169 B1 KR920005169 B1 KR 920005169B1 KR 1019880015653 A KR1019880015653 A KR 1019880015653A KR 880015653 A KR880015653 A KR 880015653A KR 920005169 B1 KR920005169 B1 KR 920005169B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- side controller
- reset
- controller
- microcomputer
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/14—Two-way operation using the same type of signal, i.e. duplex
- H04L5/1415—Two-way operation using the same type of signal, i.e. duplex using control lines
-
- G—PHYSICS
- G08—SIGNALLING
- G08C—TRANSMISSION SYSTEMS FOR MEASURED VALUES, CONTROL OR SIMILAR SIGNALS
- G08C25/00—Arrangements for preventing or correcting errors; Monitoring arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L13/00—Details of the apparatus or circuits covered by groups H04L15/00 or H04L17/00
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Selective Calling Equipment (AREA)
- Maintenance And Management Of Digital Transmission (AREA)
- Computer And Data Communications (AREA)
- Communication Control (AREA)
Abstract
내용 없음.
Description
제1도는 본 발명의 한 실시예의 구성을 나타내는 회로도.
제2도 동 실시예의 동작을 설명하기 위한 타임챠트.
제3도 및 제4도는 동 실시예의 구체적인 리셋트 회로도.
제5도는 일반적인 통신제어 시스템의 개략구성도.
제6도는 이 시스템의 동작을 설명하기 위한 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 송신측제어기 2 : 수신측제어기
3a, 3b, 3c : 통신선로 4 : 상용전원
10, 20 : 포토커플러 23 : 마이크로컴퓨터
24 : AND 게이트 25 : 감시장치 타이머
본 발명은 송신측제어기와 수신측 제어기가 시리얼 신호를 이용해서 신호를 송수신하는 통신제어시스템에 관한 것이다.
각종 감시 제어등에 이용되는 제어기는 최근 그 디지탈화가 진행되어 마이크로컴퓨터를 이용하는 추세에 있다.
그런데, 이들 제어기에 있어서는 마이크로컴퓨터의 폭주에 의한 기기의 이상동작도 눈에띄게 늘고 있으며, 특히 시리얼 신호를 이용해서 원격조작을 하는 통신 제어시스템에서는 수신측 제어기의 폭주에 의한 이상동작을 정상의 상태로 되돌리기 위해서 일단 전원을 차단해야만 했었다.
이들의 불합리를 해소하기 위해서 송신측제어기와 수신측제어기를 전용하는 신호선으로 연결하여, 이 신호선을 이용해서 송신측제어기에서 수신측제어기로 리셋트신호를 보내고있다.
일반적으로 시리얼 신호를 이용해서 신호를 송·수신하는 최대의 목적은 제어기사이의 신호선을 감소하는데 있으나, 상술한 바와같이 송신측제어기에서 수신측제어기로 리셋트 신호를 전달해아 하는 전용신호선을 설치하는 것이 시리얼 신호를 이용하는 목적에 위반되는 문제점이 있었다.
이 발명은 상기 문제점을 해결하기 위한 것으로 제어기사이의 신호선 개수를 늘리지 않고 송신측제어기에서 수신측제어기를 확실히 리셋트할 수 있는 통신제어시스템을 얻는 것을 목적으로 한다.
본 발명은 송신측제어기와 수신측제어기가 시리얼 신호를 이용해서 신호의 송·수신을 하는 통신제어 시스템에 있어서, 전술한 송신측제어기에 소정시간 이상 계속해서 신호송신을 저지하는 신호저지장치를 굽비하고, 전술한 수신측 제어기에 소정시간 이상 전술한 송신측제어기로부터의 시호를 수신하지 않는 것을 검출해서 해당하는 수신측제어기를 리셋트하는 리셋트장치를 구비하는 것을 특징으로 하는 것이다.
본 발명에 있어서, 송신측제어기의 신호저지장치가 소정시간 이상 계속해서 신호송신을 저지하면 수신측 제어기의 리셋트장치가 소정시간 이상 신호를 수신하지 않는 것을 검출해서 해당하는 수신측제어기를 리셋트 하기위한 리셋트 신호를 출력하므로 제어기 사이의 신호선의 갯수를 늘리지 않고, 송신측제어기에서 수신측제어기를 확실히 리셋트할 수 있다.
이하, 시리얼 신호를 이용해서 신호의 송수신을 해주는 제어시스템의 개요와 더불어 본 발명의 한 실시예를 도면을 이용해서 상세히 설명한다.
제5도는 전원파형을 반송파로써 이용하는 일반적인 통신 제어시스템의 개략 구성도이다.
동도면에 송신측제어기(1)와 수신측제어기(2)가 통신선로(3a), (3b), (3c)에 의해 접속되어 있다. 이 가운데 송신측제어기(1)는 발광소자(이하 LED라 한다) (11)와 포토사이리스터(12)로 구성되는 포토커플러(10)를 구비하며 포토사이리스터(12)의 애노드가 통신선로(3a)에 접속되고, 캐소드가 저항을 통해서 통신선로(3c)에 접속되어 있다. 또한 수신측 제어기(2)는 LED(21)와 포토트랜지스터(22)로 구성된 포토커플러(20)를 구비하고, LED(21)의 애노드가 저항을 통해 통신선로(3c)에, 그리고 캐소드가 통신선로(3b)에 접속되어 있다.
또한 통신선로(3a) (3b)사이에 상용전원(변압기로 강압한 것을 포함) (4)이 접속되어 있다. 이러한 구성에 의해 전원 파형의 양(+)의 반파를 시리얼 신호의 1비트에 대응시키고, 송신측제어기(1)가 LED(11)에 송신신호를 주면, 이 신호에 따라 LED(11)가 점멸하여 제6도에 나타난 파형의 신호(S1)가 수신측 제어기(2)로 보내진다.
수신측 제어기92)에 이 신호(S1)가 전달되면 포토커플러(20)의 LED(21)가 이에 따라 점멸하며 포토트랜지스터(22)에서 제6도에 나타난 파형으로 정형된 수신신호(S2)가 얻어지며, 이 신호가 마이크로컴퓨터등에 전달되어 각종 제어에 이용된다.
제1도는 본 발명의 한 실시예의 구성을 나타내는 회로도이며, 도면중, 제5도와 동일한 부호를 갖는것은 각각 동일요소를 나타낸다. 그래서, 송신측제어기(1)에는 소정시간 만큼, 포토커플러(10)에 송신신호가 추가되지 않도록 하는 신호저지장치(29)로써 스위치(26) 및 타이머(27)를 갖추고 있다.
타이머(27)은 리세스요구입력이 있는 경우 소정시간 스위치(26)을 온시키고 송신신호 S1이 포토커플러(10)에 송신되지 않도록 한다.
한편, 수신측제어기(2)에 있어서는 포토커플러(20)의 포토트랜지스터(22)의 에미터가 저항(R1)을 통해 접지되고 콜렉터가 5V의 전원에 접속되어 있다. 그리고 포토트랜지스터(22)의 에미터와 저항(R1)과의 상호접속점에 다이오드(D1)의 애노드가 접속되고, 이 다이오드(D1)의 캐소드는 다른끝이 접지되어 있는 콘덴서(C1)의 한쪽끝에 접속되어 있다. 특히 콘덴서(C1)의 한쪽끝에 제너 다이오드(ZD1)의 애노드가 접속되고 그 캐소드가 트랜지스터(Q1)의 베이스에 접속되고 있다. 또한 다이오드(D1)에 대해 저항(R2)이 병렬 접속되어 있다.
트랜지스터(Q1)의 에미터는 5V의 전원에 접속됨과 동시에 에미터, 베이스 사이에 저항(R3)이 접속되어 있다. 이 트랜지스터의 콜렉터는 저항(R4)을 통해서 접지되고, 이 콜렉터에서 인버터(INV)를 통해 리셋트신호(S4)를 추출하도록 되어 있다. 즉 다이오드 D1에서 인버터(INV)까지의 회로로 리셋트장치(30)가 구성되어 있다.
상기와 같이 구성된 본 실시예의 동작을 제2도를 참조해서 이하에 설명한다.
송신측제어기(1)는 제2도에 통상송신으로 나타내듯이 시리얼 송신신호(S1)를 발생시키고 있으며, 수신측제어기(2)는 이를 수신하여 포토커플러(20)로 변환해서 수신신호(S2)를 얻고 있다.
여기서 포토트랜지스터(22)의 콜렉터에 직류전원이 5V가 인가되므로 다이오드(D1)를 통해서 콘덴서(C1)가 충전되고, 시리얼신호를 수신하는 경우에 있어서는 제 2 도에 나타내듯이 약 5V의 신호(S3)를 얻을 수 있다.
이때, 제너다이오드(ZD1)의 애노드와 캐소드간 전압(역전압)은 낮고 역방향 전류는 흐리지 않으므로 트랜지스터(Q1)는 오프상태에 있으며, 인버터(INV)의 출력, 즉 리셋트신호(S4)는 제2도에 나타내듯이 H레벨로 유지된다.
따라서, 수신측 제어기(2)를 구성하는 마크로컴퓨터(23)가 리셋트 되는 일은 없다.
이어서 송신측제어기(1)에서 리셋트 요구로 스위치(26), 타이머(27)에 의해 시각 t1에서 T초이상 포토커플러(10)에 송신신호(S1)가 추가되지 않도록 하면 이에 대응하여 수신측 제어기(2)의 포토커플러(20)의 출력, 즉 수신신호(S2)는 OV가 된다.
이 상태에서 콘덴서(C1)의 전하가 저항(R1) (R2)을 통해서 방전하고, 제너다이오드(ZD1)의 애노드측 전압(S3)은 완만하게 강하된다.
그리고 이 전압(S3)의 제너다이오드(ZD1)의 제너전압 및 트랜지스터(Q1)의 특성에 의해 정해진 기준값 VR보다 낮은 시간 t2(리셋트 요구개시후 T초후)에서 트랜지스터(Q1)가 온 상태가 되어 인버터(INV)에서 출력되는 리셋트신호(S4)는 L이 된다.
이 리셋트신호(S4)에 의해 마이크로컴퓨터(23)가 리셋트 된다.
제3도는 제1도에서의 마이크로컴퓨터(23)를 리셋트신호(S4)에 의해 리셋트하는 구체적인 회로를 나타낸 것으로, 마이크로컴퓨터(23)는 수신신호(S2)를 입력하는 단자외에 리셋트 단자를 구비하고, 5V의 직류전원에 직렬 접속된 저항(R5)과 콘덴서(C2)와의 상호접속점이 이 리셋트단자에 접속되어 상술한 리셋트신호 S4가 다이오드(D2)를 통해 이 리셋트단자에 추가되도록 되어 있다.
이 경우 저항(R5) 및 콘덴서(C2)의 직렬회로는 전원 투입시에 정규직류전압이 확립되기까지 마이크로컴퓨터(23)를 리셋트하는 것이며, 만일 상술한 리셋트신호(S4)가 L로 반전하면 콘덴서(C2)의 전하가 방전되고 마이크로컴퓨터(23)를 리셋트 할 수 있다.
이리하여 이 실시예에 의하면 마이크로컴퓨터(23)의 폭주 등에 의해 수신측 제어기(2)가 이상정지 되었을 때 송신측제어기(1)에서 수신측 제어기(2)를 리셋트 할 수 있다.
상기 실시예에서는 직류전원이 확립되기까지 마이크로컴퓨터(23)를 리셋트하는 단자에 리셋트신호(S4)를 추가했으나, 이 리셋트신호(S4)를 감시장치 타이머와 리셋트하는 것이 가능하다.
제4도는 그러한 예이며, 마이크로컴퓨터(23)의 감시장치펄스를 한쪽에 입력하고 릿세트신호(S4)를 다른쪽에 입력하는 AND게이트(24)를 설치하여 이 출력을 감시장치 타이머회로(25)에 추가하고 있다.
여기서 마이크로컴퓨터(23)는 처리에 정체가 생기지 않는한 소정의 시간 간격 이하로 감시장치펄스를 발생하고 있으며, 신호(S4)가 H레벨로 유지되는 한 리셋트단자가 L로 반전하게 되어 마이크로컴퓨터(23)가 리셋트된다.
이상의 설명에 의해 명백해졌듯이 이 발명에 의하면 송신측제어기가 소정시간 이상 계속해서 신호송신을 저지하면, 수신측 제어기으 리셋트장치가 소정시간 이상신호를 수신하지 않음을 검출해서 해당하는 수신측 제어기의 리셋트신호를 출력하므로 제어기간의 신호선의 갯수를 늘리지 않고 송신측제어기에서 수신측 제어기를 확실히 리셋트 할 수 있는 효과가 있다.
Claims (1)
- 송신측제어기(1)와, 마이크로컴퓨터(23)를 내장한 수신측 제어기(2)가 상기 송신측제어기에서 출력되는 시리얼신호(S1)에 의해 정보를 송수신하는 통신제어 시스템에 있어서, 상기 송신측제어기(1)에는 상기 수신측제어기(2)로 상기 시리얼신호를 송신하는 것을 소정시간 이상 계속해서 저지하는 신호 저지장치(29)가 있으며, 상기 수신측 제어기(2)에는 상기 송신측제어기(1)로부터 소정시간 이상 계속해서 상기 시리얼신호(S1)가 수신되지 않는 것을 검출한 경우에 상기 마이크로컴퓨터(23)를 리셋트하기 위한 리셋트신호(S4)를 출력하는 리셋트장치(30)가 있는 것을 특징으로 하는 통신제어시스템.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP?62-296681 | 1987-11-25 | ||
JP62296681A JPH01137853A (ja) | 1987-11-25 | 1987-11-25 | 通信制御システム |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890009128A KR890009128A (ko) | 1989-07-15 |
KR920005169B1 true KR920005169B1 (ko) | 1992-06-27 |
Family
ID=17836701
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019880015653A KR920005169B1 (ko) | 1987-11-25 | 1988-11-25 | 통신제어시스템 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5155846A (ko) |
JP (1) | JPH01137853A (ko) |
KR (1) | KR920005169B1 (ko) |
AU (1) | AU602272B2 (ko) |
GB (1) | GB2212954B (ko) |
IT (1) | IT1227497B (ko) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03101448A (ja) * | 1989-09-14 | 1991-04-26 | Fujitsu Ltd | 従局の制御装置 |
JPH04241642A (ja) * | 1991-01-16 | 1992-08-28 | Nec Corp | マイクロコンピュータの暴走検出方式 |
KR940000251B1 (ko) * | 1991-01-29 | 1994-01-12 | 삼성전자 주식회사 | 자동차량 추적 장치의 워치도그 회로 |
US5499336A (en) * | 1991-08-16 | 1996-03-12 | Robert Bosch Gmbh | Monitoring a computer network |
WO1993025954A2 (en) * | 1992-06-11 | 1993-12-23 | Sierra Semiconductor Corporation | A universal programming interface for clock generators |
US5392424A (en) * | 1992-06-11 | 1995-02-21 | Allen-Bradley Company, Inc. | Apparatus for detecting parity errors among asynchronous digital signals |
US5430865A (en) * | 1992-10-13 | 1995-07-04 | Astro Sciences Corporation | Hardware remote reset circuit |
US5513319A (en) * | 1993-07-02 | 1996-04-30 | Dell Usa, L.P. | Watchdog timer for computer system reset |
US5664090A (en) * | 1993-12-15 | 1997-09-02 | Kabushiki Kaisha Toshiba | Processor system and method for maintaining internal state consistency between active and stand-by modules |
US5826068A (en) | 1994-11-09 | 1998-10-20 | Adaptec, Inc. | Integrated circuit with a serial port having only one pin |
GB2341469B (en) * | 1994-11-09 | 2000-04-26 | Adaptec Inc | Serial port for a host adapter integrated circuit using a single terminal |
US5541943A (en) * | 1994-12-02 | 1996-07-30 | At&T Corp. | Watchdog timer lock-up prevention circuit |
US5528756A (en) * | 1995-01-30 | 1996-06-18 | Elsag International N.V. | Method and apparatus for performing supervisory functions in digital systems and obtaining diagnostics thereof |
JP3297249B2 (ja) * | 1995-05-26 | 2002-07-02 | 三菱電機株式会社 | 分散型リモートi/o式制御システムの制御方法 |
US5655083A (en) * | 1995-06-07 | 1997-08-05 | Emc Corporation | Programmable rset system and method for computer network |
US6085332A (en) * | 1998-08-07 | 2000-07-04 | Mylex Corporation | Reset design for redundant raid controllers |
DE19903282C1 (de) * | 1999-01-28 | 2000-11-16 | Phoenix Contact Gmbh & Co | Verfahren und Schaltungsanordnung zum Rücksetzen einer Komponente |
US6523126B1 (en) * | 1999-10-18 | 2003-02-18 | Intel Corporation | Watchdog timer that is disabled upon receiving sleep status signal from monitored device wherein monitored device is not responsive to time-out of watchdog timer |
BG65075B1 (bg) * | 2000-08-04 | 2007-01-31 | Ангел ПАЧАМАНОВ | Метод и устройство за двустранен обмен на данни по токов кръг на двупроводна линия |
US7783872B2 (en) * | 2007-03-30 | 2010-08-24 | Dell Products, Lp | System and method to enable an event timer in a multiple event timer operating environment |
CN106453006B (zh) * | 2016-10-31 | 2020-08-04 | 美的智慧家居科技有限公司 | 家用电器的绑定控制方法、装置和云服务器 |
Family Cites Families (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4313207A (en) * | 1967-02-10 | 1982-01-26 | The United States Of America As Represented By The Secretary Of The Air Force | Method and system for selectively disrupting radio telegraph communications |
US3795800A (en) * | 1972-09-13 | 1974-03-05 | Honeywell Inf Systems | Watchdog reload initializer |
US3938082A (en) * | 1974-09-19 | 1976-02-10 | General Electric Company | Receiver for bi-polar coded data with bit time interval detection used as the data validation discriminant |
US4068105A (en) * | 1976-05-28 | 1978-01-10 | American District Telegraph Company | Central station system transmission apparatus |
US4131945A (en) * | 1977-01-10 | 1978-12-26 | Xerox Corporation | Watch dog timer module for a controller |
US4118792A (en) * | 1977-04-25 | 1978-10-03 | Allen-Bradley Company | Malfunction detection system for a microprocessor based programmable controller |
JPS5557956A (en) * | 1978-10-25 | 1980-04-30 | Nissan Motor Co Ltd | Malfunction prevention unit of microcomputer |
DE2965810D1 (en) * | 1978-12-22 | 1983-08-04 | Lucas Ind Plc | Motor vehicle electrical system |
US4413261A (en) * | 1981-04-02 | 1983-11-01 | Arthur F. Glaeser | Coded control for vehicle engine ignition circuit |
JPS5853752A (ja) * | 1981-09-25 | 1983-03-30 | Toshiba Corp | ハロゲン化炭化水素ガス漏洩検知素子 |
US4468768A (en) * | 1981-10-26 | 1984-08-28 | Owens-Corning Fiberglas Corporation | Self-testing computer monitor |
JPS5875943A (ja) * | 1981-10-31 | 1983-05-07 | Toshiba Corp | シリアル信号転送装置 |
JPS58201154A (ja) * | 1982-05-19 | 1983-11-22 | Nissan Motor Co Ltd | アンチスキッド制御装置用マイクロコンピュータのモード監視制御装置 |
DE3322242A1 (de) * | 1982-07-23 | 1984-01-26 | Robert Bosch Gmbh, 7000 Stuttgart | Einrichtung zur funktionsueberwachung elektronischer geraete, insbesondere mikroprozessoren |
JPS5946439A (ja) * | 1982-09-08 | 1984-03-15 | Toshiba Corp | スプリツトエアコンの制御信号回路 |
US4544923A (en) * | 1982-12-22 | 1985-10-01 | Rca Corporation | Microprocessor self-turn-off arrangement for a consumer instrument |
US4553201A (en) * | 1983-03-28 | 1985-11-12 | Honeywell Information Systems Inc. | Decoupling apparatus for verification of a processor independent from an associated data processing system |
US4642633A (en) * | 1983-08-05 | 1987-02-10 | Motorola, Inc. | Individual simulcast station control system |
US4610013A (en) * | 1983-11-08 | 1986-09-02 | Avco Corporation | Remote multiplexer terminal with redundant central processor units |
JPS60212028A (ja) * | 1984-04-05 | 1985-10-24 | Mitsubishi Electric Corp | リセツト回路 |
DE3421584A1 (de) * | 1984-06-09 | 1985-12-12 | Robert Bosch Gmbh, 7000 Stuttgart | Ruecksetzschaltung fuer mikroprozessoren |
JPS6120145A (ja) * | 1984-07-07 | 1986-01-28 | Iwatsu Electric Co Ltd | マイクロプロセツサ動作解析装置 |
US4627060A (en) * | 1984-11-29 | 1986-12-02 | Baxter Travenol Laboratories, Inc. | Watchdog timer |
US4803682A (en) * | 1985-03-04 | 1989-02-07 | Sanyo Electric Co., Ltd. | Resetting system |
US4718020A (en) * | 1985-05-30 | 1988-01-05 | Pall Corporation | Fault recovery procedure for heat-reactivated dryer |
US4879647A (en) * | 1985-06-11 | 1989-11-07 | Nec Corporation | Watchdog timer circuit suited for use in microcomputer |
JPS61296443A (ja) * | 1985-06-24 | 1986-12-27 | Mitsubishi Electric Corp | ウオツチドツグ・タイマ |
US4910658A (en) * | 1985-09-04 | 1990-03-20 | Eaton Leonard Technologies, Inc. | Real time process controller with serial I/O bus |
US4726024A (en) * | 1986-03-31 | 1988-02-16 | Mieczyslaw Mirowski | Fail safe architecture for a computer system |
US4759592A (en) * | 1986-09-08 | 1988-07-26 | Spacesaver Corporation | Movable storage unit control system with system resetting watchdog circuit |
DE3701699A1 (de) * | 1987-01-22 | 1988-08-04 | Bosch Gmbh Robert | Verfahren zur ansteuerung eines rechnergesteuerten stellgliedes sowie mit einem stellglied gekoppelter rechner |
US4811200A (en) * | 1987-05-12 | 1989-03-07 | Motorola, Inc. | Multiple microprocessor watchdog system |
JPH0797721B2 (ja) * | 1987-10-08 | 1995-10-18 | 原田工業株式会社 | 自動車用アンテナ制御装置 |
JPS6479841A (en) * | 1987-09-22 | 1989-03-24 | Aisin Seiki | Abnormality monitoring device for microcomputer |
US4860289A (en) * | 1987-10-19 | 1989-08-22 | John Fluke Mfg. Co., Inc. | Reset circuit for electrically isolated circuits communicating via uart |
US5047708A (en) * | 1988-12-23 | 1991-09-10 | Kondner Jr Robert L | Apparatus for testing circuit boards |
-
1987
- 1987-11-25 JP JP62296681A patent/JPH01137853A/ja active Pending
-
1988
- 1988-11-24 IT IT8822725A patent/IT1227497B/it active
- 1988-11-24 GB GB8827442A patent/GB2212954B/en not_active Expired - Lifetime
- 1988-11-25 KR KR1019880015653A patent/KR920005169B1/ko not_active IP Right Cessation
- 1988-11-25 US US07/276,390 patent/US5155846A/en not_active Expired - Lifetime
- 1988-11-25 AU AU25978/88A patent/AU602272B2/en not_active Ceased
Also Published As
Publication number | Publication date |
---|---|
IT1227497B (it) | 1991-04-12 |
GB2212954B (en) | 1991-12-18 |
AU602272B2 (en) | 1990-10-04 |
US5155846A (en) | 1992-10-13 |
KR890009128A (ko) | 1989-07-15 |
GB8827442D0 (en) | 1988-12-29 |
JPH01137853A (ja) | 1989-05-30 |
AU2597888A (en) | 1989-06-08 |
IT8822725A0 (it) | 1988-11-24 |
GB2212954A (en) | 1989-08-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920005169B1 (ko) | 통신제어시스템 | |
KR930013907A (ko) | 분산형 제어 장치 | |
EP0095389A2 (en) | Data transmission system | |
US5067076A (en) | Circuit arrangement for serial data transfer | |
JPH0529181B2 (ko) | ||
US4583091A (en) | Serial signal transmission system | |
US4009341A (en) | Device for regenerating telegraphic signals | |
US3714586A (en) | Modem carrier detecting circuit | |
US4403185A (en) | Process and device for detecting frequency variations | |
JP3940940B2 (ja) | シリアル通信の有無自動判別装置 | |
EP0453957B1 (en) | Remote-control home electronics device | |
US5066948A (en) | Receiver for use in remote control system | |
US4614931A (en) | Call signal conversion apparatus for elevator system | |
JPS61186050A (ja) | 交流電流又は交流電圧用の評価回路 | |
JPS58123247A (ja) | 光伝送システムの回線監視装置 | |
RU2023310C1 (ru) | Устройство для передачи и приема информации по двухпроводной линии связи | |
SU864537A2 (ru) | Селектор импульсов по длительности | |
KR900006015Y1 (ko) | 마스터/슬레이브 폴링방식의 에러 자동 복구회로 | |
US3663834A (en) | Circuit arrangement for level supervision in transmission systems with frequency-or phase modulation | |
SU1322347A1 (ru) | Устройство дл приема сигналов | |
SU1029411A2 (ru) | Оптоэлектронный переключатель | |
JPH0241799B2 (ko) | ||
JPS6058518B2 (ja) | 監視制御伝送システムの自動断線検知方式 | |
JPH04355541A (ja) | 変復調装置 | |
JPS6238613A (ja) | パルス検出回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E601 | Decision to refuse application | ||
E902 | Notification of reason for refusal | ||
J2X1 | Appeal (before the patent court) |
Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL |
|
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20060607 Year of fee payment: 15 |
|
LAPS | Lapse due to unpaid annual fee |