KR920001351A - Id 처리전용 scsi 버스 인터페이스 로직 - Google Patents

Id 처리전용 scsi 버스 인터페이스 로직 Download PDF

Info

Publication number
KR920001351A
KR920001351A KR1019900009799A KR900009799A KR920001351A KR 920001351 A KR920001351 A KR 920001351A KR 1019900009799 A KR1019900009799 A KR 1019900009799A KR 900009799 A KR900009799 A KR 900009799A KR 920001351 A KR920001351 A KR 920001351A
Authority
KR
South Korea
Prior art keywords
sbi
priority
scsi
bus interface
scsi bus
Prior art date
Application number
KR1019900009799A
Other languages
English (en)
Inventor
최재부
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019900009799A priority Critical patent/KR920001351A/ko
Priority to US07/724,377 priority patent/US5247622A/en
Priority to DE69107354T priority patent/DE69107354T2/de
Priority to EP91110819A priority patent/EP0464729B1/en
Publication of KR920001351A publication Critical patent/KR920001351A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/10Program control for peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/36Handling requests for interconnection or transfer for access to common bus or bus system
    • G06F13/362Handling requests for interconnection or transfer for access to common bus or bus system with centralised access control

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

내용 없음

Description

ID처리전용 SCSI 버스 인터페이스 로직
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 ID 처리전용 SCSI 버스 인터페이스 로직의 실시예도.

Claims (1)

  1. 호스트 컴퓨터와 타켓등의 디바이스 사이에서 DMA, SCSI의 버스제어, 데이타 전송제어등을 행하는 SCSI콘트롤러와, 이 SCSI콘트롤러와 타켓 디바이스간에는 SCSI 버스 인터페이스 (이하 SBI라 정의한다)가 구비된 컴퓨터 시스템에 있어서, 상기 SCSI 버스 인터 페이스는 이러한 시스템의 아비트레이션 동작시는 SBI의 버스상에 최고우선 ID를 엔코딩 시키는 우선 순위 엔코더 (1I)의 출력 데이타와 자기 ID를 비교하여 ID원 출력 (IDw)을 발생하는 ID원 비교기(1H)와, 셀렉션 및 리셀렉션과 그 응답시에는 자기 ID와 SBI버스상의 최고 우선 ID(호스트로 사용시는 LSB 우선, 타켓트로 사용시는 MSB 우선)만을 가지고 SBI버스상의 ID와 비교하여 IDOK출력 (IDok)을 발생하는 IDok 비교기 (1F) 및, 자기 ID입력(IDi)과, 상대 ID입력 (TIDi) 및 우선수위 엔코더(1I)를 멀티플렉싱하는 멀티플렉서(1B)의 출력을 각기 소정 비트로 디코딩하는 상대 ID디코더(1C)와 이들 디코더의 출력 데이타를 NOR 합한 출력을 상기 ID OK비교기 (1F)로 제공하는 NOR게이트(1D)와,호스트 ID래치클럭 (HIDc)으로 상대 ID선택신호를 내보내는 래치 (1E)및, 자기 ID와 선택할 ID를 NOR게이트 (1D)출력과 SBI버스 사이에서 중개해주는 드라이버(1G)와를 포함하는 ID처리전용 SBI로직(1)의 구성을 특징으로 하는 ID처리 전용 SCSI 버스 인터페이스 로직.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900009799A 1990-06-30 1990-06-30 Id 처리전용 scsi 버스 인터페이스 로직 KR920001351A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1019900009799A KR920001351A (ko) 1990-06-30 1990-06-30 Id 처리전용 scsi 버스 인터페이스 로직
US07/724,377 US5247622A (en) 1990-06-30 1991-06-28 Id processing dedicated scsi bus interface logic circuit
DE69107354T DE69107354T2 (de) 1990-06-30 1991-06-29 Logikschaltung einer identitätskodenverarbeitenden SCSI-Busschnittstelle.
EP91110819A EP0464729B1 (en) 1990-06-30 1991-06-29 An ID processing dedicated SCSI bus interface logic circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900009799A KR920001351A (ko) 1990-06-30 1990-06-30 Id 처리전용 scsi 버스 인터페이스 로직

Publications (1)

Publication Number Publication Date
KR920001351A true KR920001351A (ko) 1992-01-30

Family

ID=19300667

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900009799A KR920001351A (ko) 1990-06-30 1990-06-30 Id 처리전용 scsi 버스 인터페이스 로직

Country Status (4)

Country Link
US (1) US5247622A (ko)
EP (1) EP0464729B1 (ko)
KR (1) KR920001351A (ko)
DE (1) DE69107354T2 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05265947A (ja) * 1992-02-19 1993-10-15 Nec Corp Scsiコントローラ
EP0704806B1 (en) * 1994-09-28 2001-01-24 STMicroelectronics S.r.l. Managing unit for interrupt channels in a microcontroller
US5611056A (en) * 1994-08-31 1997-03-11 Unisys Corporation Method for controlling the expansion of connections to a SCSI bus
US5548788A (en) * 1994-10-27 1996-08-20 Emc Corporation Disk controller having host processor controls the time for transferring data to disk drive by modifying contents of the memory to indicate data is stored in the memory
US5613076A (en) * 1994-11-30 1997-03-18 Unisys Corporation System and method for providing uniform access to a SCSI bus by altering the arbitration phase associated with the SCSI bus
EP0717362A1 (en) * 1994-12-13 1996-06-19 BULL HN INFORMATION SYSTEMS ITALIA S.p.A. An arbitrator of access to a MCA channel by several control units with centralized arbitration processor interface,in particular LAN and SCSI control units
US7343430B2 (en) * 2004-04-29 2008-03-11 Hitachi Global Storage Technologies Netherlands B.V. Methods and apparatus for improving data integrity for small computer system interface (SCSI) devices
US10146608B2 (en) * 2015-04-06 2018-12-04 Rambus Inc. Memory module register access

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4237534A (en) * 1978-11-13 1980-12-02 Motorola, Inc. Bus arbiter
FR2490434B1 (fr) * 1980-09-12 1988-03-18 Quinquis Jean Paul Dispositif de resolution des conflits d'acces et d'allocation d'une liaison de type bus interconnectant un ensemble de processeurs non hierarchises
US4402040A (en) * 1980-09-24 1983-08-30 Raytheon Company Distributed bus arbitration method and apparatus
US4814974A (en) * 1982-07-02 1989-03-21 American Telephone And Telegraph Company, At&T Bell Laboratories Programmable memory-based arbitration system for implementing fixed and flexible priority arrangements
EP0120172B1 (fr) * 1983-03-29 1988-02-03 International Business Machines Corporation Dispositif d'interface de bus pour un système de traitement de données
US5083261A (en) * 1983-11-03 1992-01-21 Motorola, Inc. Dynamically alterable interrupt priority circuit
US4941086A (en) * 1984-02-02 1990-07-10 International Business Machines Corporation Program controlled bus arbitration for a distributed array processing system
US4975829A (en) * 1986-09-22 1990-12-04 At&T Bell Laboratories Communication interface protocol
US5072420A (en) * 1989-03-16 1991-12-10 Western Digital Corporation FIFO control architecture and method for buffer memory access arbitration
JPH03137757A (ja) * 1989-10-24 1991-06-12 Mitsubishi Electric Corp 優先順位制御方式
US5081578A (en) * 1989-11-03 1992-01-14 Ncr Corporation Arbitration apparatus for a parallel bus

Also Published As

Publication number Publication date
EP0464729A2 (en) 1992-01-08
EP0464729B1 (en) 1995-02-15
DE69107354T2 (de) 1995-06-14
US5247622A (en) 1993-09-21
DE69107354D1 (de) 1995-03-23
EP0464729A3 (en) 1992-08-19

Similar Documents

Publication Publication Date Title
KR910005156A (ko) 파이프라인 처리 방법으로 동작하는 프리디코더 유니트 와 주 디코더 유니트를 갖는 마이크로프로세서
KR920001351A (ko) Id 처리전용 scsi 버스 인터페이스 로직
KR900006853A (ko) 마이크로 프로세서
KR880013073A (ko) 메모리 시스템
JPS5663675A (en) Bold printing system
KR910005570A (ko) 프로그래머블 서브프레임 방식의 pwm회로
JPS62146021A (ja) Cmosエンコ−ド回路
KR960042387A (ko) 하이파이플러스 인터럽트버스 중재방법
KR980006890A (ko) 싱크 워드 검출회로
KR920001352A (ko) 셀렉션 버스 페이즈 실현회로
JPS55123723A (en) Chinese character input device
KR970050868A (ko) 병렬 crc 디코더
KR930014592A (ko) 데이타 출력 버퍼회로
JPS56101229A (en) Computer system
JPS5539923A (en) Chinese character output system
KR840001725A (ko) 디코오드 논리를 갖는 디지탈 직렬 인터페이스
KR910010319A (ko) 3중 메모리 방법 및 회로
JPS55123722A (en) Chinese character input device
KR910013048A (ko) 전자악기의 채널 제어장치
JPS5569858A (en) Error detection and correction system
KR880002090A (ko) 이미지 작성 방법 및 장치
KR910012945A (ko) 컴퓨터 주변장치의 제어장치 및 그 제어방법
KR910010322A (ko) Rsa 알고리즘을 사용한 보안 모듈 회로
JPS6424678A (en) Decoding processing system
JPS6412349A (en) System for controlling buffer invalidation processor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application