KR910013048A - 전자악기의 채널 제어장치 - Google Patents

전자악기의 채널 제어장치 Download PDF

Info

Publication number
KR910013048A
KR910013048A KR1019890019907A KR890019907A KR910013048A KR 910013048 A KR910013048 A KR 910013048A KR 1019890019907 A KR1019890019907 A KR 1019890019907A KR 890019907 A KR890019907 A KR 890019907A KR 910013048 A KR910013048 A KR 910013048A
Authority
KR
South Korea
Prior art keywords
outputs
channel
receives
timing control
control circuit
Prior art date
Application number
KR1019890019907A
Other languages
English (en)
Other versions
KR920006181B1 (ko
Inventor
구본호
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019890019907A priority Critical patent/KR920006181B1/ko
Publication of KR910013048A publication Critical patent/KR910013048A/ko
Application granted granted Critical
Publication of KR920006181B1 publication Critical patent/KR920006181B1/ko

Links

Classifications

    • GPHYSICS
    • G10MUSICAL INSTRUMENTS; ACOUSTICS
    • G10HELECTROPHONIC MUSICAL INSTRUMENTS; INSTRUMENTS IN WHICH THE TONES ARE GENERATED BY ELECTROMECHANICAL MEANS OR ELECTRONIC GENERATORS, OR IN WHICH THE TONES ARE SYNTHESISED FROM A DATA STORE
    • G10H1/00Details of electrophonic musical instruments

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Multimedia (AREA)
  • Electrophonic Musical Instruments (AREA)

Abstract

내용 없음.

Description

전자악기의 채널 제어장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 전자악기의 기본적인 구성 블록도.
제2도는 제1도에서 음원장치의 구성 블록도.
제5도는 본 발명에 따른 채널 우선 순위 제어회로와 외부 회로와의 연결 상태 구성블럭도.

Claims (1)

  1. 채널 요청회로(18)로 부터 요청된 채널신호(CHO∼CHn-1)에 의해 세트(S)되며 오아게이트(12)로부터 리셋신호(RO-Rn-1)를 받아 반전출력단으로 N비트의 신호(FCHO∼FCHn-1)를 출력하는 플립플롭(11)과, 상기 플립플롭(11)으로부터 N비트의 신호(FCHO∼FCHn-1)를 입력받아 우선순위가 가장 높은 채널을 선택하여 m비트로 출력(DO∼Dm-1)함과 동시에 엔코딩된 출력의 유효여부 신호(E)를 출력하는 우선순위 엔코더(13)와, 상기 우선순위 엔코더(13)의 출력(DO∼Dm-1)을 인가받아 타이밍 제어회로(16)에서 출력되는 리셋신호(TER)를 제어하는 채널 서비스회로(17)와, 상기 우선순위 인코더(13)로 부터 신호(E)를 받아 클럭(LCK)을 m비트 래치(14)에 출력하며 채널서비스 회로(17)에 의해 리셋신호(TER)를 출력하는 타이밍 제어회로(16)와, 상기 타이밍 제어회로(16)로 부터 클럭(LCK)을 인가받아 우선순위 데이타(DO∼Dm-1)를 래치하여 출력(LO-Lm-1)하는 m 비트래치(14)오, 상기 m비트 래치(14)의 출력(LO∼Lm-1)을 인가받아 디코드하여 오아게이트(12)에 출력하는 디코더(15)와, 상기 디코더(15)의 출력과 시스템 클럭(ø)을 인가받는 타이밍제어회로(16)로 부터의 리셋신호(TER)를 인가받아 해당채널의 플립플롭(11)을 리셋(R)시키는 오아게이트(12)를 포함하여 구성되어 동시에 발생된 채널 서비스 요구도 모두처리 할 수 있도록 한 것을 특징으로 하는 전자악기의 채널제어 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890019907A 1989-12-28 1989-12-28 전자악기의 채널 제어장치 KR920006181B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890019907A KR920006181B1 (ko) 1989-12-28 1989-12-28 전자악기의 채널 제어장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890019907A KR920006181B1 (ko) 1989-12-28 1989-12-28 전자악기의 채널 제어장치

Publications (2)

Publication Number Publication Date
KR910013048A true KR910013048A (ko) 1991-08-08
KR920006181B1 KR920006181B1 (ko) 1992-08-01

Family

ID=19293966

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890019907A KR920006181B1 (ko) 1989-12-28 1989-12-28 전자악기의 채널 제어장치

Country Status (1)

Country Link
KR (1) KR920006181B1 (ko)

Also Published As

Publication number Publication date
KR920006181B1 (ko) 1992-08-01

Similar Documents

Publication Publication Date Title
KR910013048A (ko) 전자악기의 채널 제어장치
KR910006986A (ko) 기능선택회로
KR930013966A (ko) Scsi 규격에 따른 셀렉션 응답회로
KR970050868A (ko) 병렬 crc 디코더
KR890013914A (ko) 디지탈 교환기의 채널할당회로
KR910015140A (ko) 펄스 부호 변조 데이타 전송용 가상의 서브 프레임 신호 발생회로
KR910018191A (ko) 시리얼 프린터의 인자데이타 정렬장치
KR890007274Y1 (ko) Crt 표시장치의 콘트라스트 조절장치
KR870005392A (ko) 주종(主從) 래치회로
JPH02306356A (ja) 多値ヘベルデータバス回路
KR930022900A (ko) 모니터의 다이렉트 칼라 변환장치
KR960025127A (ko) 메모리의 일부 영역을 입출력 버퍼로 사용하는 방법 및 회로
KR900012470A (ko) 팩시밀리의 입출력부 제어회로
JPH0750662A (ja) データ遅延挿入回路
KR970049452A (ko) 자리이동-가산기(shift-adder)를 이용한 필터링계수구현방법
KR930020465A (ko) Eeprom 자동인터페이스 제어회로
JPH05173955A (ja) 制御信号入力回路
KR910010322A (ko) Rsa 알고리즘을 사용한 보안 모듈 회로
KR910013041A (ko) 단일 lcd 콘트롤러에 의한 복수의 lcd 구동회로 및 방법
KR900011657A (ko) 엘리베이터의 신호 전송장치
KR930018460A (ko) 전자악기와 아날로그 악기의 인터페이스 장치
KR930018347A (ko) 외부 pwm 포트 확장 회로
KR930009415A (ko) 적응형 양자화회로
KR970049637A (ko) Pc 칩 세트의 칩 선택신호 발생회로
KR930002960A (ko) 다른기종 프로세서간의 공용 메모리 액세스 장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee