KR890013914A - 디지탈 교환기의 채널할당회로 - Google Patents

디지탈 교환기의 채널할당회로 Download PDF

Info

Publication number
KR890013914A
KR890013914A KR1019880001868A KR880001868A KR890013914A KR 890013914 A KR890013914 A KR 890013914A KR 1019880001868 A KR1019880001868 A KR 1019880001868A KR 880001868 A KR880001868 A KR 880001868A KR 890013914 A KR890013914 A KR 890013914A
Authority
KR
South Korea
Prior art keywords
signal
channel assignment
output
outputting
control
Prior art date
Application number
KR1019880001868A
Other languages
English (en)
Other versions
KR910002357B1 (ko
Inventor
박용우
Original Assignee
강진구
삼성반도체통신주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성반도체통신주식회사 filed Critical 강진구
Priority to KR1019880001868A priority Critical patent/KR910002357B1/ko
Publication of KR890013914A publication Critical patent/KR890013914A/ko
Application granted granted Critical
Publication of KR910002357B1 publication Critical patent/KR910002357B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/08Time only switching

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

내용 없음.

Description

디지탈 교환기의 채널할당회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따른 블록도.
제3도는 본 발명에 따른 제2도의 구체회로도.

Claims (1)

  1. 디지탈 교환기의채널할당 회로에 있어서, 데이타 버스로 채널할당 데이터를 입출력하며, 어드레스버스 및 제어버스로 어드레스 신호 및 제어신호를 각각 출력하여 시스템을 총괄적으로 제어하는 CPU(21)와, 상기 CPU(21)의 어드레스신호와 제어신호를 입력하여 디코딩하고 상기 디코딩한 신호에 따라 출력신호 또는 리이드신호를 출력하는 입출력신호 발생수단과, 상기 입출력신호 발생수단의 리이드 신호와 출력 신호에 따라 상기 CPu(21)의 채널할당 데이타를 병렬로 래치하고 소정의 출력 제어신호를 생성하는 채널할당 데이타 래치 및 제어부(23)와, 소정의 프레임 동기신호와 제1 클럭신호에 의해 상기 채널할당을 위한 소정 카운팅신호를 발생하는 카운터부(26)와, 상기 채널할당 데이타 래치 및 제어부(23)의 병렬 채널할당데이타와 상기 카운터부(26)의 출력 카운터신호를 비교하여 비교에 따라 해당 채널할당 신호를 출력하는 비교기부(24)와, 상기 비교기구(24)의 해당 채널할당 출력신호를 상기 채널할당 데이타 래치 및 제어부(23)의 출력 제어신호와 제2 클럭신호에 의해 최종 출력을 결정하는 출력제어부(25)로 구성됨을 특징으로 하는 디지탈 교환기의 채널할당회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880001868A 1988-02-23 1988-02-23 디지탈 교환기의 채널 할당 회로 KR910002357B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880001868A KR910002357B1 (ko) 1988-02-23 1988-02-23 디지탈 교환기의 채널 할당 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880001868A KR910002357B1 (ko) 1988-02-23 1988-02-23 디지탈 교환기의 채널 할당 회로

Publications (2)

Publication Number Publication Date
KR890013914A true KR890013914A (ko) 1989-09-26
KR910002357B1 KR910002357B1 (ko) 1991-04-20

Family

ID=19272437

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880001868A KR910002357B1 (ko) 1988-02-23 1988-02-23 디지탈 교환기의 채널 할당 회로

Country Status (1)

Country Link
KR (1) KR910002357B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7069464B2 (en) * 2001-11-21 2006-06-27 Interdigital Technology Corporation Hybrid parallel/serial bus interface

Also Published As

Publication number Publication date
KR910002357B1 (ko) 1991-04-20

Similar Documents

Publication Publication Date Title
KR960020510A (ko) 줄길이복호화기
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR890013914A (ko) 디지탈 교환기의 채널할당회로
KR830008221A (ko) 수치제어장치
KR920003647A (ko) 가변 타이밍 발생회로
KR920017417A (ko) Dtmf 신호 검출 장치 및 방법
KR920001924A (ko) 필드검출회로
KR970013691A (ko) 주파수 변환 샘플링 시스템을 위한 클럭 생성기
KR910010319A (ko) 3중 메모리 방법 및 회로
KR960009398A (ko) 동기식 클럭 발생회로
KR910012919A (ko) 주(main) CPU 감시장치
KR900015492A (ko) 교환기 노드간의 순환 반복 코드 시그날링 검출회로
KR930001592A (ko) 주파수 호핑용 rf 데이타 제어회로
JPS5734262A (en) Microcomputer system
KR970013741A (ko) 디지탈 데이타 열 레벨 검출장치
KR960039627A (ko) 동기식 메모리소자의 입력버퍼
KR950001466A (ko) 키보드 제어 회로
KR950022543A (ko) 디지탈 키폰 시스템의 전용선 방식 선택 회로
KR890007522A (ko) 비동기 데이타포트 확장회로
KR870007615A (ko) 시분할 다중 통신 시스템의 데이터 추출회로
KR870005392A (ko) 주종(主從) 래치회로
KR880008447A (ko) 송수신 노드간의 슬립 방지 회로
KR910005176A (ko) Rpu3보드의 다이내믹로컬버스 고정제어를 위한 하드웨어로직유니트
KR980012900A (ko) 카운터 리드 장치
KR970014420A (ko) 전전자 교환기의 톤 송신장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030328

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee