KR910008548A - 병렬 프린터의 인터페이스 회로 - Google Patents

병렬 프린터의 인터페이스 회로 Download PDF

Info

Publication number
KR910008548A
KR910008548A KR1019890015669A KR890015669A KR910008548A KR 910008548 A KR910008548 A KR 910008548A KR 1019890015669 A KR1019890015669 A KR 1019890015669A KR 890015669 A KR890015669 A KR 890015669A KR 910008548 A KR910008548 A KR 910008548A
Authority
KR
South Korea
Prior art keywords
signal
terminal
printer
input
flop
Prior art date
Application number
KR1019890015669A
Other languages
English (en)
Inventor
이정근
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR1019890015669A priority Critical patent/KR910008548A/ko
Publication of KR910008548A publication Critical patent/KR910008548A/ko

Links

Landscapes

  • Accessory Devices And Overall Control Thereof (AREA)

Abstract

내용 없음

Description

병렬 프린터의 인터페이스 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도의 (가)는 본 발명에서 콘트롤 팔(PAL)로직 회로도, (나)는 본 발명의 프린터 인터페이스 회로도,
제5도는 콘트롤 PAL의 상태도.

Claims (1)

  1. 전원단자(B+)에 입력단자(A, B)가 연결된 쉬프트레지스터(U1)의 출력단자 (Q1, Q2)는 PAL IC(U2)의 입력단자(I7, I8)에 각각 연결하고, 프린터 데이타 레지스터 기록 신호(PDR*), 프린터 DMA 인식신호(PDACK*), 프린터를 DMA로 동작시킬때에 세트되는 신호(PRDMAEN), DMA 콘트롤러 자체가 마스터임을 나타내는 신호(OWN*), 데이타 전송인식신호(IDTACK*), 리세트신호(IRST*) 프린터 인식신호(PRACK), 프린터 비지 신호(PR BUSY*) 및 PIO 스트로브신호(PIO STB)가 각각 입력단자(I1-I6, I9-I11)를 통해 입력되는 PAL IC(U2)의 출력단자는 쉬프트 레지스터(U1)의 클리어단자에 연결하되 출력단자에서는 프린터 DMA요구신호(PDREQ*)가 출력되도록 하며, 프린터 DMA기록신호(PROWR)와 스트로브신호(STRB)가 각각 출력되는 PAL IC(U2)의 출력단자(O3, O4)는 디플립플롭(U3)의 클럭단자(CK)와 3상태 반전기(D61)의 입력단자에 각각 연결하고, 시스템 데이타 버스(ID7-ID8)는 디 플립플롭(U3)의 입력단자(1D-8D), 디플립플롭(U4)의 입, 출력단자(ID,) 및 3상태 버퍼(U5)의 출력 단자(1Y1-1Y4, 2Y1)에 공접하며, 디 플립플롭(U3)의 출력단자(1Q-8Q)에서는 프린터 데이타 신호(PRD7-PRD9)가 출력되도록 하고, PAL IC(U2)의 입력단자(I6)에 클리어단자가 연결되고 클럭단자(CK)에 프린터 콘투롤 레지스터 기록신호(PCR*)가 입력되는 디플립플롭(U4)의 입, 출력단자(2D, 2Q, 3Q)는 3상태 반전기(U62-U64)의 입력단자에 각각 연결하며, PAL IC(U2)의 입력단자(I11)는 디 플립플롭(U4)의 출력단자(IQ)와 디플립플롭(U7)의 클럭단자(CK)에 공접하고, 3상태 반전기(U61-U64)의 출력단자에서는 프린터 데이타 스트로브신호(DATASTROBE*), 프린터 초기화 신호(INIT*), 프린터 자동 포옴피드 신호(AUTOFDXY*) 및 프린터 선택신호(SLCTIN*)가 출력되도록 하며, 인에이블단자와 입력단자(1A1-1A3)에 각각 프린터 스페이터스 레지스터 해독신호(PSR*), 비지신호(BUSY), 종이 없음 신호(PE) 및 프린터 선택신호(SLCT)가 입력되는 3상태 버퍼(U5)의 입력단자(1A4, 2A1)는 디플립플롭(U7)의 출럭단자(Q)와 3상태 반전기(U66)의 출력단자에 각각 연결하고, 3상 반전기(U65, U68및 U66)의 입력단자에는 데이타 인식신호(ACK*)와 프린터 이상 없음 신호(FAULT*)가 각각 입력되도록 하되 3상태 반전기(U67)의 입력단자는 3상태 버퍼(U5)의 입력단자(1A1)에 연결하며, 3상태 반전기(U65, U66)의 출력단자는 PAL IC(U2)의 입력단자(I9, I10)에 연결하고, 3상태 반전기(U68)의 출력단자는 반전기(U8)를 통해 입력단자(D)가 접지된 디플립플롭(U7)의 프리세트단자에 연결하여서 됨을 특징으로 하는 병렬 프린터의 인터페이스 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890015669A 1989-10-31 1989-10-31 병렬 프린터의 인터페이스 회로 KR910008548A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890015669A KR910008548A (ko) 1989-10-31 1989-10-31 병렬 프린터의 인터페이스 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890015669A KR910008548A (ko) 1989-10-31 1989-10-31 병렬 프린터의 인터페이스 회로

Publications (1)

Publication Number Publication Date
KR910008548A true KR910008548A (ko) 1991-05-31

Family

ID=67661288

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890015669A KR910008548A (ko) 1989-10-31 1989-10-31 병렬 프린터의 인터페이스 회로

Country Status (1)

Country Link
KR (1) KR910008548A (ko)

Similar Documents

Publication Publication Date Title
KR880010365A (ko) 디지탈 데이타 프로세서용 버스 인터페이스 회로
KR910008548A (ko) 병렬 프린터의 인터페이스 회로
JPS5745606A (en) Sequence controller having function extending performance
JPS6375867A (ja) マルチcpuによるram制御装置
KR890005155B1 (ko) 레이저 프린터의 직렬데이타 전송장치
JP3275975B2 (ja) インターフェイス回路
KR940007479Y1 (ko) 복수 프로세서 간의 데이타 전송회로
JP2505878B2 (ja) マルチバスシステム
KR970007157Y1 (ko) 시스템버스와 다수 병렬포트 사이의 인터페이스 장치
KR900003590B1 (ko) 원 보드 메모리의 듀얼 포트 제어회로
KR940008479B1 (ko) Bus 중재방법
KR930002656Y1 (ko) 주,종 마이컴간의 데이타 통신회로
JPS5523550A (en) Interface system
KR880008180A (ko) 리드 데이타 버퍼 제어회로
JPS6315953Y2 (ko)
JPH0624901Y2 (ja) パーソナルコンピュータの入出力装置
JPS6145271B2 (ko)
SU809143A1 (ru) Устройство дл сопр жени с общей маги-СТРАлью ВычиСлиТЕльНОй СиСТЕМы
KR900003527Y1 (ko) 데이타 송수신 집적회로용 디엠에이회로
KR950002316B1 (ko) 1바이트 래치를 이용한 보드간 데이타 전송장치
KR960008562Y1 (ko) 공유 데이타 액세스 중재장치
JPS6210830Y2 (ko)
KR870009293A (ko) 집적된 바운더리 셀인터페이스
JPS62156751A (ja) インタ−フエ−ス回路
KR930001073A (ko) 직렬버스용 병렬 프린터 인터페이스회로

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination