KR910005713A - 타임스위치 장치를 이중화하여 구성한 디지틀 전자교환기 - Google Patents

타임스위치 장치를 이중화하여 구성한 디지틀 전자교환기 Download PDF

Info

Publication number
KR910005713A
KR910005713A KR1019890012181A KR890012181A KR910005713A KR 910005713 A KR910005713 A KR 910005713A KR 1019890012181 A KR1019890012181 A KR 1019890012181A KR 890012181 A KR890012181 A KR 890012181A KR 910005713 A KR910005713 A KR 910005713A
Authority
KR
South Korea
Prior art keywords
time switch
switch device
time
tsp
digital electronic
Prior art date
Application number
KR1019890012181A
Other languages
English (en)
Other versions
KR920005063B1 (ko
Inventor
오돈성
강구홍
박권철
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019890012181A priority Critical patent/KR920005063B1/ko
Publication of KR910005713A publication Critical patent/KR910005713A/ko
Application granted granted Critical
Publication of KR920005063B1 publication Critical patent/KR920005063B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

내용 없음

Description

타임스위치 장치를 이중화하여 구성한 디지틀 전자교환기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 개략적은 구성도.
제3도는 본 발명의 이중화 구성중 타임스위치 프로세서와의 연결을 나타낸 구성도.
제4도는 본 발명의 타임스위치 장치의 이중화 구성도.
제5도는 본 발명의 타임스위치 장치의 일실시예시도.

Claims (6)

  1. 타임슬롯 교환을 행하기 위한 복수의 제1타임스위치 장치(T0 내지 Tn-11), 상기 복수의 타임 스위치(T0 내지 Tn-1)들 간의 타임슬롯을 공간적으로 교환하는 공간스위치 장치(S), 및 상기 타임 스위치 장치 (T0 내지 Tn-1)와 공간스위치 장치(S)를 상호 연결하기 위한 로컬 데아터 링크(LDL)와 중앙 데이터 링크(CDL)를 구비한 디지틀 전자 교환기에 있어서, 상기 복수의 타임 스위치 장치(T0 내지 Tn-1) 각각에 대해 이중화 되도록 동일한 구성으로 배치된 복수의 제2타임스위치 장치 (T0′ 내지 Tn′-1)가 상기 제1타임 스위치장치 (T0 내지 Tn-1)와 제2타임 스위치 장치 (T0′ 내지 Tn′-1)가 상기 제1타임 스위치 장치 (T0 내지 Tn-1)와 제2타임 스위치 장치 (T0′ 내지 Tn′-1)가 액티브 상태 및 대기 상태로 동작하도록 하고 상태 변환시 자동으로 변환될 수 있도록 하드웨어 적으로 구성한 제1이중화 수단, 및 상기 제1타임 스위치 장치 (T0 내지 Tn-1)와 제2타임 스위치 장치(T0′ 내지 Tn′-1), 및 상기 로컬 데이터 링크(LDL) 간의 데이터 송수신시에 데이타 신호중에 유효비트(V)를 할당하여 상기 유효비트를 감시함으로써 정상상태의 장치로 부터 온 데이터를 선택할 수 있도록 구성된 전이중화수단을 더 포함하고 있는 것을 특징으로하는 디지틀 전자 교환기.
  2. 제1항에 있어서, 상기 제1이중화 수단은 상기 제1제1타임스위치 장치(T0 내지 Tn-1) 및 제2타임스위치 (T0′ 내지 Tn-1′)및 간에 전력공급장애신호, 회로팩 탈장 상태 신호, 및 액티브/대기 상태 신호를 서로 교환하도록 하여 일측의 타임 스위치 장치에 상기 장애가 발생시 타측 타임 스위치 장치가 자동으로 액티브 상태가 될 수 있도록 구성된 것을 특징으로 하는 디지틀 전자 교환기.
  3. 제1항에 있어서, 상기 각각 타임 스위치 장치와 이중화된 타임 스위치 프로세서(TSP,TSP′), 및 상기 각 타임 스위치 장치와 상기 타임 스위치 프로세서(TSP,TSP′),간의 연결을 위한 제2이중화 수단을 더 포함하고 있는 것을 특징으로 하는 디지틀 전자 교환기.
  4. 제3항에 있어서, 상기 제2이중화 수단은 상기 각 타임 스위치 장치가 정상상태의 타임 스위치 프로세서를 선택할 수 있도록 구성되어 있는 것을 특징으로 하는 디지틀 전자 교환기.
  5. 제4항에 있어서, 상기 각 타임 스위치 장치와 타임 스위치 프로세서(TSP,TSP′)간의 연결을 TD-버스에 의해 이루어진 것을 특징으로 하는 디지틀 전자 교환기.
  6. 제5항에 있어서, 상기 TD-버스는 그라운드-리턴(Ground-Return)되도록 연결하여 상기 각 타임 스위치 프로세서가 항상 TD-버스의 탈장 상태를 감시할 수 있도록 구성한 것을 특징으로 하는 디지틀 전자 교환기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890012181A 1989-08-26 1989-08-26 디지틀 전전자 교환기의 이중화된 타임스위치 KR920005063B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890012181A KR920005063B1 (ko) 1989-08-26 1989-08-26 디지틀 전전자 교환기의 이중화된 타임스위치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890012181A KR920005063B1 (ko) 1989-08-26 1989-08-26 디지틀 전전자 교환기의 이중화된 타임스위치

Publications (2)

Publication Number Publication Date
KR910005713A true KR910005713A (ko) 1991-03-30
KR920005063B1 KR920005063B1 (ko) 1992-06-26

Family

ID=19289268

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890012181A KR920005063B1 (ko) 1989-08-26 1989-08-26 디지틀 전전자 교환기의 이중화된 타임스위치

Country Status (1)

Country Link
KR (1) KR920005063B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100285718B1 (ko) * 1997-12-30 2001-04-02 윤종용 억세스망서브시스템과스위치망서브시스템간에이중화링크구조를가지는전전자교환기
KR100430306B1 (ko) * 2001-08-16 2004-05-04 엘지전자 주식회사 교환기에서의 통화로 절체 방법
KR100560567B1 (ko) * 1999-04-10 2006-03-14 유티스타콤코리아 유한회사 국설교환기내의 가입자정합블록 및 그 제어방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100285718B1 (ko) * 1997-12-30 2001-04-02 윤종용 억세스망서브시스템과스위치망서브시스템간에이중화링크구조를가지는전전자교환기
KR100560567B1 (ko) * 1999-04-10 2006-03-14 유티스타콤코리아 유한회사 국설교환기내의 가입자정합블록 및 그 제어방법
KR100430306B1 (ko) * 2001-08-16 2004-05-04 엘지전자 주식회사 교환기에서의 통화로 절체 방법

Also Published As

Publication number Publication date
KR920005063B1 (ko) 1992-06-26

Similar Documents

Publication Publication Date Title
KR910005713A (ko) 타임스위치 장치를 이중화하여 구성한 디지틀 전자교환기
CN109995597A (zh) 一种网络设备故障处理方法及装置
KR980007174A (ko) 데이타 통신망 정합장치(An apparatus for interfacing data network to an upper layer system)
KR100250660B1 (ko) 프로세서간 통신 경로상의 문제점을 해결하기 위한 이중화 장치
JP2003186578A (ja) 冗長電力を供給する方法および装置
KR100388965B1 (ko) 교환기의 프로세서 보드별 크로스 이중화 장치
KR100208227B1 (ko) 프로세서와 디바이스간의 타임 슬롯 스위치
CN214256346U (zh) 一种单接口冗余式交换机
US4464748A (en) Remote data link switching arrangement
KR200236879Y1 (ko) Ipc이중화경로구조
KR880700606A (ko) 시스템 프로세서 인터페이스 장치
KR100225532B1 (ko) 전전자 교환기에서의 디바이스 이중화 장치
JPS589978B2 (ja) 計算機網構成方式
KR980007356A (ko) 전전자 교환기에서 프로세서간 통신을 제어하기 위한 엠버스 절체 장치
KR0135539B1 (ko) 전전자 교환기의 경보시스템
KR100476454B1 (ko) 이중화를 지원하는 셀프 구조 시스템 및 그 보드
KR100260089B1 (ko) 전전자 교환기의 알람 제어 장치
KR0130335Y1 (ko) 전전자 교환기의 입출력장치 이중화 구조
KR100208230B1 (ko) 전전자 교환기의 프로세서간 통신에서의 상태 신호 안정화 장치
EP1074119B1 (en) Method and arrangement related to synchronous switching
KR970031691A (ko) 전전자 교환기에 있어서 프로세서간 통신망 구조(ipc network architecture in the full electronic switching system)
KR940008321A (ko) 이중화 구조를 갖는 주종시스템간의 통신 경로 선택회로
KR970078309A (ko) 이동 통신 교환기의 상 · 하위 프로세서간 버스 통신장치 및 방법
JPH05191389A (ja) インタフェース盤の冗長システム
JPS6120450A (ja) デ−タ交換装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980313

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee