KR910003913A - 발진기를 포함한 동기 회로 - Google Patents

발진기를 포함한 동기 회로 Download PDF

Info

Publication number
KR910003913A
KR910003913A KR1019900009707A KR900009707A KR910003913A KR 910003913 A KR910003913 A KR 910003913A KR 1019900009707 A KR1019900009707 A KR 1019900009707A KR 900009707 A KR900009707 A KR 900009707A KR 910003913 A KR910003913 A KR 910003913A
Authority
KR
South Korea
Prior art keywords
input
output
circuit
coupled
transistor
Prior art date
Application number
KR1019900009707A
Other languages
English (en)
Other versions
KR0146357B1 (ko
Inventor
피에르 장 마리 모떼 브루노
Original Assignee
프레데릭 얀 스미트
엔.브이.필립스 글로아이람펜파브리켄
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 프레데릭 얀 스미트, 엔.브이.필립스 글로아이람펜파브리켄 filed Critical 프레데릭 얀 스미트
Publication of KR910003913A publication Critical patent/KR910003913A/ko
Application granted granted Critical
Publication of KR0146357B1 publication Critical patent/KR0146357B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D13/00Circuits for comparing the phase or frequency of two mutually-independent oscillations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/14Details of the phase-locked loop for assuring constant frequency when supply or correction voltages fail or are interrupted

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronizing For Television (AREA)

Abstract

내용 없음.

Description

발진기를 포함한 동기 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 화면 표시 장치용 라인 동기 회로도.

Claims (10)

  1. 입력동기 신호를 수신하는 회로의 입력 단자에 결합되는 제1입력, 발진기에서 유도된 신호를 수신하는 제2입력 및, 발진기 신호의 주파수 및/또는 위상을 제어하는 발진기의 제어입력에 제어 신호를 인가하는 출력을 가진 위상 식별기와 발진기를 포함하며, 더 나아가 입력 동기 신호의 존재 여부를 설정하는 회로의 입력 단자에 결합되는 동기 신호 검출기를 포함하는 동기 회로에 있어서, 위상 식별기 출력에서의 신호 및 한 기준신호 사이의 차를 줄이는 보조 회로를 포함하며, 보조회로는 입력 동기 신호 부재시 동기 신호 검출기에 응답하여 위상 식별기 출력에서 동작되며, 그 반대의 경우는 동작하지 않는 것을 특징으로 하는 동기회로.
  2. 제1항에 있어서, 보조 회로는 위상 식별기의 출력과 기준 사이에 배열되며, 동기 신호 검출기에 의해서 제어 가능한 스위치와 직렬로 저항기를 배열하는 회로인 것을 특징으로 하는 동기회로.
  3. 제1항에 있어서, 보조 회로는 위상 식별기 출력에서의 신호와 제로에서의 기준 사이의 차를 유지하는 제어회로인 것을 특징으로 하는 동기회로.
  4. 제3항에 있어서, 보조 회로는 위상 식별기의 출력에 결합되는 제1입력, 기준에 결합되는 제2입력 및 위상 식별기 출력에서 전압을 결정하는 소스에 결합되는 출력을 가진 차동 증폭기를 포함하며, 차동 증폭기는 입력 동기 신호가 부재시 동기 신호 검출기에 응답하여 동작하며, 그 반대의 경우는 동작하지 않는 것을 특징으로 하는 동기회로.
  5. 제4항에 있어서, 제1입력 전극이 차동 증폭기의 제1입력을 구성하는 제1트랜지스터, 제1입력 전극이 차동 증폭기의 제2입력을 구성하는 제2트랜지스터, 제1입력 전극이 제1트랜지스터의 출력 전극에 연결되는 제3트랜지스터 및 제1입력 전극이 제2트랜지스터의 출력전극에 연결되는 제3트랜지스터를 포함하며, 제3트랜지스터의 제2입력 전극과 제4트랜지스터의 제2입력은 위상 식별기의 출력에서 전압을 결정하는 소스에 결합되며, 제1트랜지스터의 제2입력 전극은 제2트랜지스터의 제2입력 전극과 입력 전극이 동기 신호 검출기에 결합되는 제5트랜지스터의 출력 전극에 연결되는 것을 특징으로 하는 동기 회로.
  6. 제4항에 있어서, 루프 필터는 위상 식별기 부분을 형성하는 전류원으로부터 전류를 통합하기 위해 위상 식별기의 출력에 연결되며, 차동 증폭기의 출력이 위상 식별기의 출력에서 전압을 결정하는 전류원에 결합되는 것을 특징으로 하는 동기회로.
  7. 제1항에 있어서, 기준은 위상 식별기의 제2입력 에서의 신호가 입력 동기 신호와 거의 동일주파수인 값을 가지는 것을 특징으로 하는 동기회로.
  8. 제7항에 있어서, 제1입력이 위상 식별기의 출력에 결합되며, 제2입력이 기준에 결합되며, 그리고 출력이 발진기의 제어입력에 결합되는 차동 증폭기를 포함하는 것을 특징으로 하는 동기회로.
  9. 제8항에 있어서, 위상 식별기와 출력이 상기 출력에서 전압의 변동을 제한하기 위하여 양단 리미터에 연결되는 것을 특징으로 하는 동기회로.
  10. 제1항에 있어서, 동기 신호 검출기는 입력 동기 신호 및 발진기에서 유도되는 신호를 수신하기 위한 일치단으로서 충족되는 것을 특징으로 하는 동기회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019900009707A 1989-07-04 1990-06-29 발진기를 포함한 동기 회로 KR0146357B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8901696 1989-07-04
NL8901696A NL8901696A (nl) 1989-07-04 1989-07-04 Synchroniseerschakeling met een oscillator.

Publications (2)

Publication Number Publication Date
KR910003913A true KR910003913A (ko) 1991-02-28
KR0146357B1 KR0146357B1 (ko) 1998-12-01

Family

ID=19854959

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900009707A KR0146357B1 (ko) 1989-07-04 1990-06-29 발진기를 포함한 동기 회로

Country Status (6)

Country Link
US (1) US5038116A (ko)
EP (1) EP0406947B1 (ko)
JP (1) JP3182417B2 (ko)
KR (1) KR0146357B1 (ko)
DE (1) DE69015473T2 (ko)
NL (1) NL8901696A (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3924686A1 (de) * 1989-07-26 1991-01-31 Philips Patentverwaltung Synchronisieranordnung fuer ein bildwiedergabegeraet
DE3940860A1 (de) * 1989-12-11 1991-06-13 Thomson Brandt Gmbh Schaltungsanordnung zum erkennen eines fernsehsignals
GB9113922D0 (en) * 1991-06-27 1991-08-14 Thomson Consumer Electronics Television sync disable circuit
US5281926A (en) * 1992-10-06 1994-01-25 Zenith Electronics Corp. Phase locked loop made operative when stable input sync signal is detected
JPH10261957A (ja) * 1997-03-19 1998-09-29 Advantest Corp Pll回路

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3882412A (en) * 1974-03-29 1975-05-06 North Electric Co Drift compensated phase lock loop
US4061979A (en) * 1975-10-20 1977-12-06 Digital Communications Corporation Phase locked loop with pre-set and squelch
DE2951022A1 (de) * 1979-12-19 1981-07-23 Robert Bosch Gmbh, 7000 Stuttgart Schaltungsanordnung zur erzeugung von taktimpulsen bei der regenerierung von rechteckimpulsen
DE3027706A1 (de) * 1980-07-22 1982-02-11 Robert Bosch Gmbh, 7000 Stuttgart Verfahren zur frequenzsynchronisation eines freilaufenden, spannungsgesteuerten oszillators einer phaseloocked-loop(pll)-schaltung in einem funkempfaenger

Also Published As

Publication number Publication date
US5038116A (en) 1991-08-06
DE69015473D1 (de) 1995-02-09
JPH0344171A (ja) 1991-02-26
EP0406947B1 (en) 1994-12-28
NL8901696A (nl) 1991-02-01
KR0146357B1 (ko) 1998-12-01
DE69015473T2 (de) 1995-07-13
EP0406947A1 (en) 1991-01-09
JP3182417B2 (ja) 2001-07-03

Similar Documents

Publication Publication Date Title
KR880002321A (ko) 필터회로의 시정수 자동조정회로
KR850003640A (ko) 발진기 회로
KR890013551A (ko) 회로 동기화 시스템
GB1518303A (en) Electronic oscillator
KR900013711A (ko) 아날로그필터의 자동조정회로
KR830008597A (ko) 텔레비전 수상기
KR880014813A (ko) Pll 영상 검파회로
KR910003913A (ko) 발진기를 포함한 동기 회로
KR870006781A (ko) 비디오 디스플레이 장치
KR890007490A (ko) 발진기 회로
KR890702337A (ko) 스테레오 디코더 장치
KR830004009A (ko) 오프셋트전압을 제거한 스위치된 텔레비젼 수평발진기 주파수제어루프
KR840001019A (ko) 위상 고정루프 동조시스템
KR870011749A (ko) 증폭기
ES8404587A1 (es) Perfeccionamientos introducidos en un dispositivo de sincronizacion de oscilador.
JPS5591220A (en) Bass compensating circuit
KR830004733A (ko) 위상보상제어 발진기
KR840002196A (ko) 비데오 신호 dc 성분에 둔감한 주파수 선택성 dc 결합 비데오 신호 제어시스템.
KR840002600A (ko) 동조 장치
KR900002658A (ko) 스테레오 수신기 회로
KR890016746A (ko) 발진기 동기용 회로장치
KR850002364A (ko) 주파수 제어장치
JPS5525279A (en) Automatic frequency tuning defeat device
JPS57171808A (en) Fm demodulating circuit
JPS6485411A (en) Amplitude limit circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020503

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee