KR840002196A - 비데오 신호 dc 성분에 둔감한 주파수 선택성 dc 결합 비데오 신호 제어시스템. - Google Patents

비데오 신호 dc 성분에 둔감한 주파수 선택성 dc 결합 비데오 신호 제어시스템. Download PDF

Info

Publication number
KR840002196A
KR840002196A KR1019820004550A KR820004550A KR840002196A KR 840002196 A KR840002196 A KR 840002196A KR 1019820004550 A KR1019820004550 A KR 1019820004550A KR 820004550 A KR820004550 A KR 820004550A KR 840002196 A KR840002196 A KR 840002196A
Authority
KR
South Korea
Prior art keywords
coupled
video signal
amplifier
amplifier transistor
transistor
Prior art date
Application number
KR1019820004550A
Other languages
English (en)
Other versions
KR920000572B1 (ko
Inventor
알버트 하우드 레오폴드 (외 2)
Original Assignee
글렌 에이취. 브르스틀
알. 씨. 에이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 글렌 에이취. 브르스틀, 알. 씨. 에이 코포레이션 filed Critical 글렌 에이취. 브르스틀
Publication of KR840002196A publication Critical patent/KR840002196A/ko
Application granted granted Critical
Publication of KR920000572B1 publication Critical patent/KR920000572B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H11/00Networks using active elements
    • H03H11/02Multiple-port networks
    • H03H11/04Frequency selective two-port networks
    • H03H11/12Frequency selective two-port networks using amplifiers with feedback
    • H03H11/1213Frequency selective two-port networks using amplifiers with feedback using transistor amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음

Description

비데오 신호 DC 성분에 둔감한 주파수 선택성 DC 결합 비데오 신호 제어시스템.
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 제어회로망의 한 실시예를 포함한 텔레비젼 수신기의 일부에 대한 부분 블록선도 및 부분계통도, 제2도는 제1도 구성의 부분에 대한 부가적인 상세도, 제3도는 제1도 제어회로망의 응답을 예시면 한도.

Claims (10)

  1. 고주파를 포함한 비데오 신호에 응답하여 실질적으로 비데오 신호 DC 성분을 제외하고서 주어진 주파수 범위의 비데오 신호 고주파 성분을 망라하는 출력비데오 신호를 유기하기 위한 주파수 선택 비데오 신호 처리기에 있어서,
    증폭기 트랜지스터 및 직렬로 결합된 주전류 전도 경로를 가진 전류원 트랜지스터를 구비하고 있으며, 상기 DC 성분을 포함한 상기 비데오 신호에 응답하는 입력과, 저 임피던스 바이어스 입력을 가지며, 상기 원류원 트랜지스터가 상기 증폭기 트랜지스터에 대하여 정지 동작전류를 제공하기 위해 상기 증폭기 트랜지스터의 상기 바이어스 입력에 결합되는 증폭기와;
    상기 증폭기 수단의 상기 저 임피던스 바이어스 입력과 기준전위점 사이에 결합되어 상기 증폭기 트랜지스터가 DC에서 제1이득을 나타내도록 DC에서는 제1임피던스를 그리고 상기 증폭기 트랜지스터가 상기 제1이득보다 상당히 더 큰 제2이득을 나타내도록 상기 주어진 주파수 범위내에 있는 주파수에서 실질적으로 더 작은 제2임피던스를 나타내는 필터를 특징으로 하는 주파수 선택성 DC 결합비데오 신호제어 시스템.
  2. 제1항에 있어서,
    상기 전류원 트랜지스터가 실질적으로 일정한 정지 동작 전류를 상기 증폭기 트랜지스터에 제공하는 것을 특징으로 하는 비데오 신호제어 시스템.
  3. 제1항에 있어서,
    상기 증폭기 트랜지스터가 상기 DC 성분을 포함한 비데오 신호를 수신하기 위한 베이스 전극과, 상기 부하 임피던스에 결합된 컬렉터 전극과, 에미터 전극을 가지며;
    상기 전류원 트랜지스터가 바이어스 전압에 결합된 베이스 전극과, 기준전위에 결합된 에미터 전극과 상기 증폭기 트랜지스터의 상기 에미터 전극에 결합되어 실질적으로 일정한 정지 동작전류를 상기 증폭기 트랜지스터에 공급하기 위한 컬렉터 전극을 가지며,
    상기 필터가 상기 증폭기 트랜지스터의 상기 에미터 전극에 결합된 직렬공진 필터로 이루어진 것을 특징으로 하는 비데오 신호제어 시스템.
  4. 제3항에 있어서,
    상기 피터가 기준 전위점과 상기 증폭기 트랜지스터의 상기 에미터 전극 사이에 결합된 캐퍼시터 및 인덕터의 직렬 조합으로 이루어진 것을 특징으로 하는 비데오 신호처리 시스템.
  5. 제1항에 있어서,
    상기 비데오 신호에 응답하여 피킹성분을 발생하기 위한 피킹수단과;
    피크 비데오 신호를 생성하도록 상기 비데오 신호와 상기 피킹성분을 합성하기 위한 수단과;
    상기 비데오 신호에 응답하는 입력과 상기 피킹수단에 결합된 출력을 가지며, 아울러 고주파 및 DC 성분을 포함한 상기 비데오 신호를 수신하기 위한 입력과, 출력을 가진 증폭기와;
    상기 증폭기 출력에 결합되어 상기 증폭기로부터의 출력신호의 크기를 표시하는 제어전압을 생성하기 위한 상기 증폭기 출력에 결합된 검출기와;
    상기 피킹성분의 크기 이에 따라 상기 피크비데오 신호의 피킹크기를 제어하기 위하여 제어전압을 상기 피킹수단에 결합하기 위한 수단을 구비하고 있으며;
    상기 필터가 상기 검출기에 결합된 바와같은 상기 증폭기로부터의 출력신호가 실질적으로 DC 성분을 제외한 주어진 범위의 주파수 내에서 비데오신호 고주파 성분을 포함한도록 상기 증폭기의 주파수 응답을 형성하도록 상기 DC 결합 제어경로에서 상기 증폭기에 결합되는 것을 특징으로 하는 비데오 신호처리 시스템.
  6. 제5항에 있어서,
    상기 증폭기가 상기 피크 비데오 신호를 수신하고;
    상기 검출기가 피크 검출기에 응답하는 것을 특징으로 하는 비데오 신호처리 시스템.
  7. 제5항에 있어서,
    상기 증폭기가 종속 접속된 증폭기 트랜지스터 및 전류원 트랜지스터를 구비하고 또 고주파 및 DC 성분을 포함한 상기 비데오 신호에 응답하는 신호 입력과, 저 임피던스 바이어스 입력과, 부하 임피던스에 결합된 출력을 가지며, 아울러 상기 전류원 트랜지스터가 상기 증폭기 트랜지스터의 상기 바이어스 입력에 결합되어 상기 증폭기 트랜지스터에 대한 정지 동작전류를 제공하면;
    상기 필터가 상기 증폭기 트랜지스터의 상기 저 임피던스 바이어스 입력과 기준 전위점 사이에 격합되고 또 상기 증폭기 트랜지스터가 DC에서 제1이득을 나타내도록 DC에서 제1임피던스를, 그리고 상기 증폭기 트랜지스터가 다음 상기 제1이득보다 상당히 더 큰 제2이득을 나타내도록 상기 주어진 주파수 범위 이내의 주파수에서 상당히 더 작은 제2임피던스를 보이는 것을 특징으로 하는 비데오 신호처리 시스템.
  8. 제7항에 있어서,
    상기 전류원 트랜지스터가 실질적으로 일정한 정지동작 전류를 제공하는 것을 특징으로 하는 비데오 신호처리 시스템.
  9. 제5항에 있어서,
    상기 증폭기 트랜지스터가 상기 고주파 및 성분을 포함한 상기 비데오 신호를 수신하기 위한 베이스 전극과, 상기 부하임피던스에 결합된 컬랙터 전극과, 에미터 전극을 가지며;
    상기 전류원 트랜지스터가 바이어스 전압에 결합된 베이스 전극과, 기준전위에 결해된 에미터 전극과, 상기 증폭기 트랜지스터의 상기 에미터 전극에 결합되어 실질적으로 일정한 정지 동작 전류에 상기 증폭기 트랜지스터에 공급하기 위한 컬렉터 전극을 가지며;
    여기서 상기 필터가 상기 증폭기 트랜지스터의 상기 에미터 전극에 결합된 직렬 공진회로로 이루어진 것을 특징으로 하는 비데오 신호처리 시스템.
  10. 제9항에 있어서,
    상기 필터수단이 기준전위점과 상기 증폭기 트랜지스터의 에미터 전극 사이에 결합된 캐퍼시터 및 인덕터의 직렬조항으로 이루어진 것을 특징으로 하는 비데오 신호처리 시스템.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR8204550A 1981-10-09 1982-10-08 주파수 선택성 비디오 신호 처리 장치 KR920000572B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US310138 1981-10-09
US06/310,138 US4388648A (en) 1981-10-09 1981-10-09 Frequency selective DC coupled video signal control system insensitive to video signal DC components
US310,138 1981-10-09

Publications (2)

Publication Number Publication Date
KR840002196A true KR840002196A (ko) 1984-06-11
KR920000572B1 KR920000572B1 (ko) 1992-01-16

Family

ID=23201157

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8204550A KR920000572B1 (ko) 1981-10-09 1982-10-08 주파수 선택성 비디오 신호 처리 장치

Country Status (14)

Country Link
US (1) US4388648A (ko)
JP (1) JPS5873290A (ko)
KR (1) KR920000572B1 (ko)
AT (1) AT385618B (ko)
AU (1) AU555917B2 (ko)
CA (1) CA1185355A (ko)
DE (1) DE3237422C2 (ko)
ES (1) ES516146A0 (ko)
FI (1) FI75459C (ko)
FR (1) FR2514597B1 (ko)
GB (1) GB2107543B (ko)
IT (1) IT1152903B (ko)
NL (1) NL8203919A (ko)
SE (1) SE455562B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4635118A (en) * 1985-01-28 1987-01-06 Rca Corporation Interface circuit for video signal peaking control
JP2983996B2 (ja) * 1988-12-02 1999-11-29 ソニー株式会社 直流分カット回路
USH1616H (en) * 1994-05-31 1996-12-03 Minnesota Mining And Manufacturing Company Web inspection system having enhanced video signal preprocessing
US5471244A (en) * 1994-05-31 1995-11-28 3M Company Automatic dark level zeroing for an analog video signal

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4075661A (en) * 1976-08-19 1978-02-21 The Magnavox Company Automatic peaking circuit
US4069505A (en) * 1977-01-19 1978-01-17 Gte Sylvania Incorporated Automatic peaking control circuitry for a video processing system

Also Published As

Publication number Publication date
ES8308666A1 (es) 1983-09-16
ATA371382A (de) 1987-09-15
FI75459C (fi) 1988-06-09
ES516146A0 (es) 1983-09-16
SE8205585L (sv) 1983-04-10
GB2107543A (en) 1983-04-27
DE3237422A1 (de) 1983-04-21
CA1185355A (en) 1985-04-09
IT1152903B (it) 1987-01-14
SE8205585D0 (sv) 1982-09-30
FI75459B (fi) 1988-02-29
JPH0134502B2 (ko) 1989-07-19
DE3237422C2 (de) 1986-11-27
AT385618B (de) 1988-04-25
JPS5873290A (ja) 1983-05-02
FI823359A0 (fi) 1982-10-01
US4388648A (en) 1983-06-14
NL8203919A (nl) 1983-05-02
FR2514597B1 (fr) 1987-03-06
FR2514597A1 (fr) 1983-04-15
AU555917B2 (en) 1986-10-16
GB2107543B (en) 1985-05-22
IT8223687A0 (it) 1982-10-08
KR920000572B1 (ko) 1992-01-16
SE455562B (sv) 1988-07-18
FI823359L (fi) 1983-04-10
AU8896382A (en) 1983-04-14

Similar Documents

Publication Publication Date Title
US4298884A (en) Chroma amplifier and color killer
KR840002197A (ko) 자동 및 수동제어를 위한 설비를 가진 비데오 신호 피킹 제어시스템
SU1103812A3 (ru) Усилитель с регулируемым коэффициентом усилени
US4473780A (en) Amplifier circuit and focus voltage supply circuit incorporating such an amplifier circuit
KR850003488A (ko) 비데오 신호 처리용 장치
KR860003741A (ko) 클램프 회로
KR840002196A (ko) 비데오 신호 dc 성분에 둔감한 주파수 선택성 dc 결합 비데오 신호 제어시스템.
KR920005822A (ko) 비디오 디스플레이 장치
KR840001984A (ko) 비데오 신호 피이크(peak) 시스템내의 보상 클램핑 회로
KR860002197A (ko) 자동 영상관 바이어스 시스템
KR920017380A (ko) Dc 바이어스 제어 회로
KR860007816A (ko) 영상 표시 장치
KR840009189A (ko) 비데오 신호처리 시스템
US3218575A (en) Constant amplitude pilot signal source
US2792494A (en) Semiconductor superregenerative detector
KR840000111A (ko) 자동 미동조해제 방지장치
US3164783A (en) Amplitude controlled oscillator
MY115672A (en) Primary color video signal output circuit
KR840006585A (ko) 신호 샘플링 회로
KR880008656A (ko) 텔레비젼 신호 처리장치
GB972303A (en) Multi-frequency frame scan generator for television apparatus
KR830008560A (ko) 수평 발진기
US3512098A (en) Transistor electrical circuit with collector voltage stabilization
KR970068481A (ko) 편향 장치용 방해 신호 제거 톱니파 발생기
US3218568A (en) Amplifier including momentary gain increasing means