KR900018807A - 마이크로 명령수식 기능을 가진 제어장치 - Google Patents
마이크로 명령수식 기능을 가진 제어장치 Download PDFInfo
- Publication number
- KR900018807A KR900018807A KR1019900006468A KR900006468A KR900018807A KR 900018807 A KR900018807 A KR 900018807A KR 1019900006468 A KR1019900006468 A KR 1019900006468A KR 900006468 A KR900006468 A KR 900006468A KR 900018807 A KR900018807 A KR 900018807A
- Authority
- KR
- South Korea
- Prior art keywords
- function
- micro
- formula
- control
- information
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/3017—Runtime instruction translation, e.g. macros
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/226—Microinstruction function, e.g. input/output microinstruction; diagnostic microinstruction; microinstruction format
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/22—Microcontrol or microprogram arrangements
- G06F9/26—Address formation of the next micro-instruction ; Microprogram storage or retrieval arrangements
- G06F9/262—Arrangements for next microinstruction selection
- G06F9/268—Microinstruction selection not based on processing results, e.g. interrupt, patch, first cycle store, diagnostic programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30145—Instruction analysis, e.g. decoding, instruction word fields
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30181—Instruction operation extension or modification
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/32—Address formation of the next instruction, e.g. by incrementing the instruction counter
- G06F9/322—Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address
- G06F9/328—Address formation of the next instruction, e.g. by incrementing the instruction counter for non-sequential address for runtime instruction patching
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Executing Machine-Instructions (AREA)
- Memory System Of A Hierarchy Structure (AREA)
- Stored Programmes (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 일실시예의 구성을 표시한 블럭도, 제2도는 동 실시예의 제어정보수식장치의 블럭도, 제3도는 동 실시예의 기본적인 명령해독시의 동작을 설명하는 타이밍도,
Claims (9)
- 정해진 제어기능을 가지거나, 레지스타등의 오퍼랜드지정기능을 가지거나, 연산장치에 데이타로서 공급되는 복수의 피일드로 구성되는 마이크로명령을 복수경납하는 제어기억장치와, 마이크로명령의 일부 또는 전부를 수식하기 위한 정보를 생성하는 수식정보생성장치와, 상기 수식정보생성장치에의 입력을 유지하는 입력레지스터와, 상기 제어기억장치로 부터 출력되는 마이크로명령과 상기 수식정보생성장치로부터 출력되는 수식정보에 의해 수식을 행하는 제어정보수식장치를 구비한 것을 특징으로 하는 마이크로명령 수식기능을 가진 제어장치.
- 정해진 제어기능을 가지거나, 레지스타등의 오퍼랜드지정기능을 가지거나, 연산장치에 데이타로서 공급되는 복수의 피일드로 구성되는 마이크로명령을 복수경납하는 제어기억장치와, 마이크로명령의 일부 또는 전부를 수식하기 위한 정보를 생성하는 수식정보생성장치와, 상기 수식정보생성장치에의 입력을 유지하는 입력레지스타와, 상기 제어기억장치로부터 출력되는 마이크로명령과 상기 수식정보생성장치로 부타 출력되는 수식정보에 의해 수식을 행하는 제어정보수식장치와 상기 입력레지스터에 접속되고 명령코우드등의 복수의 입력을 선택하는 선택장치를 구비한 것을 특징으로 하는 마이크로명령 수식기능을 가진 제어장치.
- 정해진 제어기능을 가지거나, 레지스터등의 오퍼랜드지정기능을 가지거나, 연산장치에 데이타로서 공급되는 복수의 피일드로 구성되는 마이크로명령을 복수경납하는 제어기억장치와, 마이크로명령의 일부 또는 전부를 수식하기 위한 정보를 생성하는 수식정보생성장치와, 상기 수식정보생성장치에의 입력을 유지하는 입력레지스터와, 상기 제어기억장치로부터 출력되는 마이크로명령과 상기 수식정보생성장치로 부터 출력되는 수식정보에 의해 수식을 행하는 제어정보수식장치를 구비하고, 상기 수식정보생성장치를 PLA(Programable Logic Array)에 의해 실현한 것을 특징으로 하는 마이크로 명령수식기능을 가진 제어장치.
- 제2항에 있어서. 선택장치에 연산장치로 부타의 데이타입력을 위한 데이타버스를 접속한 것을 특징으로 하는 마이크로명령수식기능을 가진 제어장치.
- 제2항에 있어서, 개입중단요인을 유지하는 개입중단접수장치를 설치하고, 선택장치에 상기 개입중단접수장치를 접속한 것을 특징으로 하는 마이크로 명령수식기능을 가지는 제어장치.
- 제1항 또는 2항 또는 제3항에 있어서, 입력레지스타에 접속되고, 상기 입력레지스터의 지시된 특정한 비트를 수식하기위한 비트수식장치를 구비한 것을 특징으로 하는 마이크로 명령수식기능을 가진 제어장치.
- 제1항 또는 2항 또는 제3항에 있어서, 입력레지스타에 접속되고, 상기 입력레지스터의 출력데이타를 입력으로 하고, 단일 또는 복수의 데이타를 유지하고, 출력을 상기 입력레지스터에 복귀하는 스택장치를 구비한 것을 특징으로 하는 마이크로 명령수식기능을 가진 제어장치.
- 제1항 또는 2항 또는 제3항에 있어서, 제어기억장치에 어드레스를 공급하는 제어기억어드레스생성장치를 설치하고, 수식정보생성장치의 출력의 일부를 상기 제어기억어드레스생성장치에 접속한 것을 특징으로 하는 마이크로 명령수식기능을 가진 제어장치.
- 제2항에 있어서, 수식정보 생성장치를 PLA(Programable Logic Array)에 의해 실현한 것을 특징으로 하는 마이크로명령수식기능을 가진 제어장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1-114740 | 1989-05-08 | ||
JP1114740A JP2538053B2 (ja) | 1989-05-08 | 1989-05-08 | 制御装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900018807A true KR900018807A (ko) | 1990-12-22 |
KR940002323B1 KR940002323B1 (ko) | 1994-03-23 |
Family
ID=14645464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900006468A KR940002323B1 (ko) | 1989-05-08 | 1990-05-08 | 마이크로명령어의 수식기능을 가진 제어장치 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5479620A (ko) |
EP (1) | EP0397414B1 (ko) |
JP (1) | JP2538053B2 (ko) |
KR (1) | KR940002323B1 (ko) |
CA (1) | CA2016145C (ko) |
DE (1) | DE69020430T2 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0498067A2 (en) * | 1991-02-08 | 1992-08-12 | International Business Machines Corporation | Microcode generation for a scalable compound instruction set machine |
US5862370A (en) * | 1995-09-27 | 1999-01-19 | Vlsi Technology, Inc. | Data processor system with instruction substitution filter for deimplementing instructions |
US5958046A (en) * | 1996-11-26 | 1999-09-28 | Texas Instruments Incorporated | Microprocessor with reduced microcode space requirements due to improved branch target microaddress circuits, systems, and methods |
US5887159A (en) * | 1996-12-11 | 1999-03-23 | Digital Equipment Corporation | Dynamically determining instruction hint fields |
US7599981B2 (en) | 2001-02-21 | 2009-10-06 | Mips Technologies, Inc. | Binary polynomial multiplier |
US7162621B2 (en) | 2001-02-21 | 2007-01-09 | Mips Technologies, Inc. | Virtual instruction expansion based on template and parameter selector information specifying sign-extension or concentration |
US7711763B2 (en) | 2001-02-21 | 2010-05-04 | Mips Technologies, Inc. | Microprocessor instructions for performing polynomial arithmetic operations |
US7181484B2 (en) | 2001-02-21 | 2007-02-20 | Mips Technologies, Inc. | Extended-precision accumulation of multiplier output |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2555963C2 (de) * | 1975-12-12 | 1982-10-28 | Ibm Deutschland Gmbh, 7000 Stuttgart | Einrichtung zur Funktionsmodifizierung |
JPS57105036A (en) * | 1980-12-23 | 1982-06-30 | Panafacom Ltd | Register means access system |
US4419726A (en) * | 1981-01-16 | 1983-12-06 | Sperry Corporation | Instruction decoding in data processing apparatus |
US4467417A (en) * | 1981-09-16 | 1984-08-21 | Honeywell Information Systems Inc. | Flexible logic transfer and instruction decoding system |
JPS58129658A (ja) * | 1982-01-29 | 1983-08-02 | Nec Corp | マイクロプログラム制御装置 |
JPS58200349A (ja) * | 1982-05-14 | 1983-11-21 | Nec Corp | マイクロプログラム制御装置 |
JPS5957346A (ja) * | 1982-09-27 | 1984-04-02 | Nec Corp | デ−タ処理装置 |
US4825363A (en) * | 1984-12-05 | 1989-04-25 | Honeywell Inc. | Apparatus for modifying microinstructions of a microprogrammed processor |
US4984151A (en) * | 1985-03-01 | 1991-01-08 | Advanced Micro Devices, Inc. | Flexible, next-address generation microprogram sequencer |
JPS62143138A (ja) * | 1985-12-17 | 1987-06-26 | Nec Corp | マイクロプログラム制御装置 |
JP2695157B2 (ja) * | 1986-12-29 | 1997-12-24 | 松下電器産業株式会社 | 可変パイプラインプロセッサ |
US5155819A (en) * | 1987-11-03 | 1992-10-13 | Lsi Logic Corporation | Flexible ASIC microcomputer permitting the modular modification of dedicated functions and macroinstructions |
-
1989
- 1989-05-08 JP JP1114740A patent/JP2538053B2/ja not_active Expired - Fee Related
-
1990
- 1990-05-04 DE DE69020430T patent/DE69020430T2/de not_active Expired - Fee Related
- 1990-05-04 EP EP90304873A patent/EP0397414B1/en not_active Expired - Lifetime
- 1990-05-07 CA CA002016145A patent/CA2016145C/en not_active Expired - Fee Related
- 1990-05-08 KR KR1019900006468A patent/KR940002323B1/ko not_active IP Right Cessation
-
1993
- 1993-08-09 US US08/103,178 patent/US5479620A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2538053B2 (ja) | 1996-09-25 |
EP0397414A3 (en) | 1991-09-18 |
KR940002323B1 (ko) | 1994-03-23 |
CA2016145A1 (en) | 1990-11-08 |
JPH02293931A (ja) | 1990-12-05 |
DE69020430D1 (de) | 1995-08-03 |
EP0397414A2 (en) | 1990-11-14 |
DE69020430T2 (de) | 1995-11-09 |
CA2016145C (en) | 2000-02-01 |
US5479620A (en) | 1995-12-26 |
EP0397414B1 (en) | 1995-06-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR830009518A (ko) | 병렬처리용(竝列處理用)데이터 처리 시스템 | |
GB1426749A (en) | Micro programme data processor having parallel instruction flow streams for plural level of subinstruction sets | |
KR920022117A (ko) | 메모리 억세스 장치 | |
JPS6114535B2 (ko) | ||
RU2002129004A (ru) | Запоминание операндов стека в регистре | |
KR890010673A (ko) | 데이타 프로세서 및 그 처리제어방식 | |
DE68927451D1 (de) | Addressieren von Mikrobefehlen in einer Pipeline-Zentraleinheit ( Betriebsverfahren, Adressierverfahren, Kellerspeicher und Zentraleinheit) | |
US4251862A (en) | Control store organization in a microprogrammed data processing system | |
KR900006853A (ko) | 마이크로 프로세서 | |
KR900018807A (ko) | 마이크로 명령수식 기능을 가진 제어장치 | |
US4070703A (en) | Control store organization in a microprogrammed data processing system | |
KR880014461A (ko) | 논리연산장치 | |
ES467294A1 (es) | Un aparato para reducir el tiempo de ejecucion de una ins- truccion en una computadora empleado acceso indirecto de una memoria de datos. | |
KR920020322A (ko) | 명령처리장치 | |
KR830010423A (ko) | 데이터 처리 시스템의 데이터 교환방식 | |
KR920015194A (ko) | 병렬 파이프라인 명령 처리 장치 | |
KR890012224A (ko) | 정보처리장치 | |
KR900005306A (ko) | 회복시간을 설정하기 위한 방법 및 컴퓨터 시스템 | |
KR960018958A (ko) | 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치 | |
KR890010708A (ko) | 오퍼랜드 어드레스 수정방법 및 그 시스템 | |
KR860009421A (ko) | 논리기능을 가진 기억회로 | |
JPH07160496A (ja) | 制御記憶切替システム | |
KR900015005A (ko) | 링 축소 로직 매카니즘 | |
KR900010509A (ko) | 프로그래머블 콘트롤로 | |
GB2075225A (en) | Address range extension |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20050309 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |