KR900009467Y1 - 리세트회로 - Google Patents

리세트회로 Download PDF

Info

Publication number
KR900009467Y1
KR900009467Y1 KR2019870022168U KR870022168U KR900009467Y1 KR 900009467 Y1 KR900009467 Y1 KR 900009467Y1 KR 2019870022168 U KR2019870022168 U KR 2019870022168U KR 870022168 U KR870022168 U KR 870022168U KR 900009467 Y1 KR900009467 Y1 KR 900009467Y1
Authority
KR
South Korea
Prior art keywords
output
input terminal
reset
control signal
flop
Prior art date
Application number
KR2019870022168U
Other languages
English (en)
Other versions
KR890014887U (ko
Inventor
정윤갑
Original Assignee
정윤갑
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정윤갑 filed Critical 정윤갑
Priority to KR2019870022168U priority Critical patent/KR900009467Y1/ko
Publication of KR890014887U publication Critical patent/KR890014887U/ko
Application granted granted Critical
Publication of KR900009467Y1 publication Critical patent/KR900009467Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

리세트회로
제 1 도는 본 고안의 블록도.
제 2 도는 본 고안의 회로도.
제 3 도는 본 고안의 동작을 설명하기 위한 각부의 타이밍.
* 도면의 주요부분에 대한 부호의 설명
1 : 전원부 2 : 제1제어신호발생부
3 : 리세트 신호 발생부 4 : 동작펄스감시부
5 : 제2제어신호발생부 LSI : 대규모집적회로소자
OS : 원샷회로 OR1-OR 3 : 논리합회로
U1, U2: 레벨비교기 SW1: 전원스위치
본 고안은 리세트 회로에 관한 것으로 특히 가전제품의 제어용으로 대규모 집적회로소자의 동작펄스출력을 감시하다가 오동작동으로 인하여 상기 펄스가 출력되지 않을 경우에는 대규모 집적회로소자를 리세트시켜 초기상태로 만듦으로써 오동작으로 인한 손해를 방지할 수 있는 리세트 회로에 관한 것이다.
일반적으로 대규모 집적회로소자는 대량생산으로 인한 사용이 저렴화와 그 응용기술의 개발로 가전제품 등의 제어용으로 채용되고 있는 바, 이로 인하여 가전제품의 사용이 대단히 편리하여졌을 뿐만 아니라 다양한 기능들의 추가가 가능하여 가전제품의 이용도가 향상된 장점들이 있는 반면에 대규모 집적회로소자가 오동작될 경우에는 소정의 목적을 달성할수 없을뿐만아니라 예기치 않은 불의의 손해, 예컨데 세탁기의 경우에는 세탁물이 손상된다든지 냉장고의 경우에는 음식물이 부폐하게 된다든지 하는 등의 예기치 않은 손해를 사용자가 입을 우려가 있었다. 따라서 이와같은 문제점을 해결하기 위한 대규모 집적회로소자의 오동작시 이를 방지할 수 있는 장치의 출현이 요구되었으며 이에 부응하여 몇가지의 오동작 방지회로가 알려진바 있으나 그 성능이 미미하거나 능률적이지못한 결점등이 있었다.
따라서 본 고안의 목적은 상기와 같은 종래의 기술의 문제점을 해결하고 그 요구에 부응하기 위하여 대규모 집적회로소자의 동작 펄스출력을 감시하다가 오동작으로 인하여 상기 펄스가 출력되지 않을 경우에는 대규모집적회로소자를 리세트시켜 초기상태로 만듦으로써 오동작으로 인한 불의의 손해를 미연에 방지할수 있는 리세트 회로를 제공하는데 있다.
이와같은 목적을 달성하기 위하여 본 고안은 전원부에 전원스위치를 통하여 초기 전원투입시 초기리세트신호를 발생시키는 제어신호를 발생하는 제 1 제어신호 발생부의 입력단을 접속하고 상기 제 1 제어 신호발생부의 출력단은 리세트신호발생부의 제 1 입력단에 접속하며, 대규모 집적회로소자의 동작펄스출력단에 동작펄스감시부의 입력단을 접속하고 상기 동작펄스감시부의 출력단에 입력단이 접속되고 상기 대규모 집적회로소자의 오동작시 리세트 신호를 발생시키는 제어신호를 발생하는 제 2 제어신호 발생부를 상기리세트 리세트 신호 발생부의 제 2 입력단에 접속하고 상기 리세트신호발생부의 출력단을 상기 대규모 집접회로소자의 리세트입력단에 접속하여서 구성하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 고안을 보다 상세하게 설명하기로 한다.
제 1 도의 참조번호 2는 제 1 제어신호발생부로서 이는 제 2 도의 도시된 바와 같이 전원부(1)에 전원스위치(SW1)를 통하여 입력단이 접속된 원샷회로(OS)의 출력단을 플리플롭(FF2)의 입력단에 접속하고출력단을 제어신호출력단으로하여 구성된 것이다.
제 1 도의 참조번호 3은 리세트신호 발생부로서 이는 제 2 도에 도시된 바와 같이 논리합회로(OR1)의 두입력단을 제 1 및 제 2입력단으로 하고 출력단은 저항(R7)을 통하여 애미터접지 트랜지스터(TR2)의 베이스에 접속하고 상기 트랜지스터(TR2)의 콜렉터를 대규모집적회로소자(LSI)의 리세트입력단에 접속하여서 된 것이다.
제 1 도의 참조번호 4는 동작펄스감지부로서, 이는 제 2 도에 도시된 바와같이 대규모 집적회로소자(LSI)의 동작펄스출력단(CP)에 R입력단이 접속된 플리플롭(FF3)의 S입력단에는 논리합회로(OR2)의 출력단을 접속하고출력단을 감시신호 출력단으로하여 된 것이다. 여기서 논리합신호(OR2)의 일입력단에는 상기 제 1 제어신호발생부(2)의 츨력단을 접속하여서 플리플롭(FF3)을 초기화 시킨다.
제 1 도의 참조번호 5는 제 2 제어 신호발생부로서 이는 제 2 도에 도시한바와 같이 논리합회로(OR3)의 일입력단에 상기 동작펄스감시부(4)의 출력단을 접속하고, 그 출력단에는 저항(R6)을 통하여 에미터 접지 트랜지스터(TR1)의 베이스에 접속하여 상기트랜지스터(TR1)의 콜렉터에는 레벨비교기(U2)의 부입력단을 접속하고 또한 저항(R6)을 통해서는 레벨비교기(U1)의 정입력단을 접속하며 상기 레벨비교기(U1)의 정입력단에는 또한 직류구동전원(VC)과 접지사이에 직력접속된 저항(R1)과 충방전 콘덴서(C1)의 공통접점을 접속하며, 직류구동전원(VC)과 접지사이에 직렬접속된 저항(R2),(R3),(R4)의 저항(R2)와 저항(R3)의 공통접점에는 레벨비교기(U1)의 부입력단을 저항(R3)와 저항(R4)의 공통접점에는 레벨기보기(U2)의 정입력단을 각각 접속하며 상기 레벨비교기(U1)의 출력단은 플리플롭(FF1)의 R입력단에 상기 레벨비교기(U2)의 출력단은 플리플롭(FF1)의 S입력단에 각각 접속하고 상기 플리플롭(FF1)의출력단을 상기 논리합회로(OR1)의 제 2입력단에 접속하여서 된것이다.
여기서 상기 플리플롭(FF1)의출력단은 또한 플리플롭(FF2)의 S입력단 및 논리합회로(OR3)의 다른 입력단에 공통접속하여 레벨비교기(U2)의 출력단은 또한 논리합회로(OR2)의 다른 입력단에 접속한다.
이와같이 구성된 본 고안의 작용 및 효과는 제 3 도를 참조하여 설명하면 다음과 같다. 제 2 도의 전원스위치(SW1)를 온시키면 원샷회로(OS)의 출력단은 제 3 도의 (3-1)신호가 출력되고 이(3-1)신호는 논리합회로(OR3)의 일입력단 및 플리플롭(FF2)의 R입력단에 인가된다. 따라서 논리합회로(OR3)의 출력단에는 (3-3)신호가 출력되어 트랜지스터(TR1)이 도통되어 구동직류전원(VC)이 이 트랜지스터(TR1)의 콜렉터 에미터간을 통하여 접지로 인가되므로 충방전콘덴서(C1)는 충전되지 않고 이에 레벨비교기(U1) 및 레벨비교기(U2)의 정입력 및 부입력은 로우레벨상태를 유지한다. 그러므로 레벨비교기(U1)의 출력단은 로우상태(3-5), 레벨비교기(U2)의 출력단은 하이상태(3-7)로 되고 플리플롭(FF1)은 상기 레벨비교기(U2)의 하이출력에 의하여 세트되므로 그 부출력단 (스캔)에는 로우신호(3-10)가 출력되고 따라서 플리플롭(FF2)은 원샷회로(OS)의 출력신호(3-1)에 의해 리세트 되므로 그 부출력단에는 (3-11)신호가 제1제어신호로 출력되므로 이신호는 논리합회로(OR1)을 통해서 트랜지스터(TR2)를 도통시키므로 대규모 집적회로소자(LSI)의 리세트입력단에는 (3-13)의 초기 리세트신호가 입력되어 대규모직접회로소자(LSI)는 초기 리세트된다.
한편 논리합회로(OR2)의 두입력단에는 레벨비교기(U2)의 하이출력과 플리플롭(FF2)의 부출력단의 하이출력이 인가 되므로 그 출력단의 하이신호(3-8)에 의해 플리플롭(FF3)은 세트상태로 된다.
원샷회로(OS)의 출력펄스(3-1)가 지나가면 논리합회로(OR3)의 출력이 로우로 되어 트랜지스터(TR1)는 차단되고 충방전 콘덴서(C1)에는 직류구동전압(VC)이 충전된다.
이 충전전압(VC1)은 트랜지스터(TR1)가 도통되어 접지로 방전루프가 형성되기 전에는 계속 증가하게 되고 이에 레벨비교기(U1) 및 (U2)의 정입력단 및 부입력단에 인가되는 전압레벨이 기준레벨보다 높아지는 순간 상기 레벨비교기(U1) 및 (U2)의 출력신호(3-5) 및 (3-7)는 하이로 전환되고, 플리플롭(FF3)은 리세트 되므로 이 플리플롭(FF1)의 하이상태의 부출력(3-10)은 논리합(OR3)을 통해서 트랜지스터(TR1)를 도통시킨다. 또한 이 (3-10)는 플리플롭(FF2)을 세트시킨다. 트랜지스터(TR1)의 도통으로 충방전 콘덴서(C1)는 방전되고 레벨비교기(U1) 및 (U2)의 출력이 로우 및 하이로 전환되므로 플리플롭(FF1)은 재세트되고 부출력단이 로우상태로 된다. 한편 상기의 플리플롭(FF3)의 리세트시에 플리플롭(FF2)는 세트된 관계로 상기 플르플롭(FF1)의 재세트로 플리플롭(FF2)의 S입력단에는 플리플롭(FF2)의 로우신호인 부출력이 입력되므로 전상태인 세트 상태를 그대로 유지하므로 부출력단(스캔)에는 로우상태가 출력된다. 따라서 플리플롭(FF1), (FF2)의 두 부출력단이 로우 상태이므로 논리합회로(OR1)는 로우신호를 출력하여 트랜지스터(TR2)를 차단시키게 된다.
동시에 상기 플르플롭(FF1)의 로우상태인 부출력으로 논리합호로(OR3)는 로우신호를 출력하여 트랜지스터(TR1)를 차단시키므로 충반전 콘덴서(C1)는 다시 충전되고 이 충전전압(VC1)이 레벨비교기(U1) 및 (U2)의기준전압레벨에 도달되면 플리플롭(FF1)은 리세트되고 그 부출력단에 하이신호를 제2제어신호로 출력하고 이 하이신호는 논리합신호(OR1)를 통하여 트랜지스터(TR2)를 도통시켜 대규모 집적회로소자(LSI)의 리세트입력단에 오동작 방지용 리세트신호를 공급하게 된다. 동시에 논리합회로(OR3)를 통해서 트랜지스터(TR1)를 도통시키므로 충방전 콘덴서(C1)는 방전되고 레벨비교기(U1) 및 (U2)의 출력이 전환되어 플리플롭(FF1)은 세트된다. 플리플롭(FF1)의 부출력은 로우로 되고 트랜지스터(TR1)는 차단되어 충방전 콘덴서(C1)는 다시 충전되며 또한 트랜지스터(TR2)도 차단상태로 된다.
대규모 집적소자(LSI)가 정상동작시에는 독장펼스 출력단에는 제 3 도(3-2)의 펄스열이 출력되며 이 펄스열은 플리플롭(FF3)의 R입력단에 인가된다. 한편 레벨비교기(U2)의 하이 출력이 논리합회로(OR2)를 통해서 프리플롭(FF3)의 입력단에 인가되고 있으므로 R입력단에 인가되는 펄스열의 하강단에서 플리플롭(FF3)은 리세트되어 그 부출력단에 (3-9)의 하이신호를 출력하고 이 하이신호는 논리합회로(OR3)를 통해서 트랜지스터(TR1)를 도통시키므로 충방전 콘덴서(C1)는 충전압(VC1)이 레벨비교기(U1) 및 (U2)의 기준전압레벨에 도달하기 전에 상기 트랜지스터(TR1)를 통해서 방전되므로 레벨비교기(U1) 및 (U2)의 출력은 변하지 않고 따라서 플리플롭(FF1)은 전상태인 세트상태로 유지되어 그 부출력단은 로우신호 상태로 있게된다.
상술한 바와 같이 플리플롭(FF3)의 R입력단에 입력되는 대규모 집적회로소자(LSI)의 동작펄스의 상승단에서 플리플롭(FF3)는 부출력단에 로우신호를 하강단에서 하이신호를 반복하여 출력하게 되고 이 반복주기에 따라 충방전콘덴서(C1)는 레벨비교기(U1) 및 (U2)의 기준전압레벨 이하에서 충방전하게 된다.
따라서 충방전 콘덴서(C1)의 충방전 시간(T1)은 충방전 기간(T1)보다 큰 시간동안 대규모집적회로소자(LSI)의 동작펄스가 출력되지 않을 경우에는 대규모집적회로소자(LSI)의 동작에 이상이 있는 겻으로 체크되어 상술한바와 같이 플리플롭(FF1)의 부출력이 로우-하이-로우 상태로 전환되고 이 신호 변환이 논리합회로(OR1)를 통해서 트랜지스터(TR2)에 가해지고 이에 (3-13)의 리세트 신호가 대규모 집적회로소자(LSI)의 리세트입력단에 공급된다. 이에 대규모 집적회로소자(LSI)는 리세트되어 초기화 되므로 오동작을 방지할수 있게 된다.
이와같이 본 고안에서는 대규모 집적회로소자(LSI)의 동작펄스를 감시하여 오동작시에는 리세트신호를 발생하여 대규모 집적회로소자(LSI)를 리세트시킴으로써 대규모 집적회로소자(LSI)의 오동작을 방지할수 있는 장점이 있다. 또한 본 고안에서는 대규모 집적회로소자(LSI)의 동작펄스를 감시하여 오동작을 검출하므로 대규모 집적회로소자(LSI)의 매동작시마다 오동작체크가 가능하므로 종래에 비해 그 오동작 방지기능이 대단히 향상되는 효과를 얻을 수 있다.

Claims (1)

  1. 전원부(1)에 전원스위치(SW1)를 통해서 초기 전원투입시 초기 리세트신호를 발생시키는 제어신호를 발생하는 제 1 제어신호 발생부(2)의 입력단을 접속하고, 이 제 1 제어신호 발생부(2)의 출력단은 상기 제 1 제어신호의 입력에 의해 대규모 집적회로소자(LSI)의 리세트입력단에 리세트신호를 공급하는 리세트 신호발생부(3)의 제 2 입력단에 접속하며, 상기 대규모 집적회로소자(LSI)의 동작펄스출력단(CP)에 이 동작펄스의 출력유무를 감시하는 동작펄스감시부(4)의 입력단을 접속하고 이 동작펄스 감시부(4)의 출력단에는 이 출력신호에 대응해서 오동작 방지 리세트신호를 발생시키는 제어신호를 발생하는 제 2 제어신호발생부(5)의 입력단을 접속하고 이 제 2제어신호 발생부(5)의 출력단은 상기 리세트 신호발생부(3)의 제 2 입력단에 접속하여서 된 것을 특징으로 하는 리세트회로
KR2019870022168U 1987-12-15 1987-12-15 리세트회로 KR900009467Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870022168U KR900009467Y1 (ko) 1987-12-15 1987-12-15 리세트회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870022168U KR900009467Y1 (ko) 1987-12-15 1987-12-15 리세트회로

Publications (2)

Publication Number Publication Date
KR890014887U KR890014887U (ko) 1989-08-11
KR900009467Y1 true KR900009467Y1 (ko) 1990-10-12

Family

ID=19270380

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870022168U KR900009467Y1 (ko) 1987-12-15 1987-12-15 리세트회로

Country Status (1)

Country Link
KR (1) KR900009467Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230018074A (ko) 2021-07-29 2023-02-07 (주)동성코코팬 양계용 사료 공급기

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230018074A (ko) 2021-07-29 2023-02-07 (주)동성코코팬 양계용 사료 공급기

Also Published As

Publication number Publication date
KR890014887U (ko) 1989-08-11

Similar Documents

Publication Publication Date Title
CN101414748A (zh) 一种启动控制电路及其对电源控制芯片保护的方法
KR900009467Y1 (ko) 리세트회로
SE451418B (sv) Tidgivningskretsanordning av den typ som anvends for alstring av tidsfordrojda utgangspulssignaler
CN216564505U (zh) 一种在输入电压快速通断下的电源保护电路
JP2528131B2 (ja) 電子機器に電流を供給する回路装置
CN216356662U (zh) 一种脉冲自锁按键电路
KR910008243Y1 (ko) 리세트 회로
JPS6430430A (en) Power source circuit
US5034705A (en) Power up and oscillator circuit using a single capacitor
JPS6115638Y2 (ko)
KR900006894Y1 (ko) 마이크로 프로세서의 초기화 회로
KR940001048Y1 (ko) 오퍼레이팅 프로그램 에러감시회로
KR890006608Y1 (ko) 마이컴의 오동작 방지회로
KR880001433Y1 (ko) 마이크로 프로세서의 오동작 방지회로
CN115967265A (zh) 防过充软启动电路及方法及包括其的buck电路、开关电源
JPH0221808Y2 (ko)
JP3116178B2 (ja) リセット信号発生回路
KR920004986Y1 (ko) 리세트 겸용 워치도그회로
KR940004498Y1 (ko) 비상시 전화 국선의 자동 절환회로
SU1162034A1 (ru) Преобразователь логических уровней
RU2087069C1 (ru) Генератор импульсов
KR920001885B1 (ko) 링신호의 제로크로싱 디텍터
KR900006786Y1 (ko) 마이콤의 오동작 방지회로
KR930010940B1 (ko) 입력인지 회로
KR890003753Y1 (ko) 마이콤의 오동작시 자동 리세트회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990930

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee