KR890006608Y1 - 마이컴의 오동작 방지회로 - Google Patents

마이컴의 오동작 방지회로 Download PDF

Info

Publication number
KR890006608Y1
KR890006608Y1 KR2019870003599U KR870003599U KR890006608Y1 KR 890006608 Y1 KR890006608 Y1 KR 890006608Y1 KR 2019870003599 U KR2019870003599 U KR 2019870003599U KR 870003599 U KR870003599 U KR 870003599U KR 890006608 Y1 KR890006608 Y1 KR 890006608Y1
Authority
KR
South Korea
Prior art keywords
microcomputer
output
comparator
capacitor
transistor
Prior art date
Application number
KR2019870003599U
Other languages
English (en)
Other versions
KR880018429U (ko
Inventor
공석찬
Original Assignee
삼성전자주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 한형수 filed Critical 삼성전자주식회사
Priority to KR2019870003599U priority Critical patent/KR890006608Y1/ko
Publication of KR880018429U publication Critical patent/KR880018429U/ko
Application granted granted Critical
Publication of KR890006608Y1 publication Critical patent/KR890006608Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/023Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
    • H03K3/0233Bistable circuits
    • H03K3/02335Bistable circuits provided with means for increasing reliability; for protection; for ensuring a predetermined initial state when the supply voltage has been applied; for storing the actual state when the supply voltage fails
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/02Generators characterised by the type of circuit or by the means used for producing pulses
    • H03K3/26Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback
    • H03K3/28Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback
    • H03K3/281Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator
    • H03K3/286Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
    • H03K3/2865Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of bipolar transistors with internal or external positive feedback using means other than a transformer for feedback using at least two transistors so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable ensuring a predetermined initial state when the supply voltage has been applied; storing the actual state when the supply voltage fails

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microcomputers (AREA)

Abstract

내용 없음.

Description

마이컴의 오동작 방지회로
제1도는 본 고안의 회로도.
제2도는 본 고안의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
5 : 미분회로 CP : 비교기
Q1: 트랜지스터 C1, C2: 콘덴서
R1-R7: 저항 D1-D3: 다이오드
VCC : 전원
본 고안은 자동차의 엔진 전자 제어 시스템에서 소프트 웨어 (Soft ware) 및 간단한 하드 웨어 (Hard ware)를 추가하여 자동차의 노이즈에 의한 소프트 웨어가 폭주를 하게되면 마이컴의 리셋트 (reset)를 강제로 걸어주므로써 오동작을 방지해 주도록한 마이컴의 오동작 방지회로에 관한 것이다.
자동차의 엔진 전자 제어 시스템에서는 자동차 특유의 노이즈 원인에 의하여 시스템이 고장을 일으킬수 있으므로 노이즈에 의한 소프트 웨어의 폭주를 방지해 주어야 하나 아무리 신호계 및 전원계의 노이즈 대책을 세운 경우라도 생각치 못하였던 잡음으로 인하여 시스템이 폭주하는 경우가 발생하게 되므로써 마이컴의 오동작하게 되는 원인이 되는 것이었다.
종래에는 이를 해결하기 위하여 폐일 세이프 (fail safe)기구를 갖추어 노이즈에 의한 시스템의 폭주를 방지해 주도록 하였으나 이와 같은 방법은 폐일 세이프가 동작하게 되면 사람이 계제하여 시스템을 재기동 시켜야만 되는 단점이 있었다.
본 고안은 이와 같은 점을 감안하여 시스템의 소프트 웨어가 폭주하는 경우 마이컴의 리셋트를 강제로 걸어주도록하여 사람이 계제할 필요가 없도록 한 마이컴의 오동작 방지 회로로써 출력단자를 통해 소프트 웨어적으로 일정 주기의 펄스를 출력시켜 본 고안 회로에 인가시키면 마이컴의 출력단자에서 일정 펄스가 출력될 경우 즉 정상적일 때에는 본 고안 회로의 출력이 하이 레벨을 유지하고 노이즈에 의해 소프트 웨어가 폭주하는 경우에는 펄스 주기가 변하여 본 고안 회로의 출력이 로우 레벨로 떨어지도록 함므로써 본 고안 회로의 출력을 마이컴의 리셋트 단자에 인가시켜 하드 웨어적으로 리셋트를 걸어주도록 한 것이다.
이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.
마이컴의 출력 단자에 저항 (R1)을 통하여 전원(Vcc)이 인가되는 콘덴서 (C1)와 저항 (R2)으로 구성된 미분회로 (5)와 접지된 다이오드 (D1)를 통하여 트랜지스터 (Q1)의 베이스를 연결하고 에미터가 접지된 트랜지스터(Q1)의 콜렉터는 비교기 (CP)의 반전단자 (-)와 저항 (R5)(R6)및 접지된 콘덴서 (C2)를 연결 구성하며 비교기 (CP)의 비반전단자 (+)에는 기준 전압 (Vref)이 저항 (R3)(R4)을 통하여 인가되도록 하여 히스테리시스 (Hyster-isis)를 갖게 구성한다.
그리고 비교기 (CP)의 출력측에는 상호 역방향 접속된 다이오드 (D2)(D3)를 통하여 저항 (R6)(R5)을 연결함과 동시에 비교기 (CP)의 출력측에 전원 (Vcc)이 인가되는 저항 (R7)을 통하여 마이컴의 리셋트 단자가 연결되게 구성한다.
이와 같이 구성된 본 고안의 작용 효과를 살펴보면 일반적으로 마이컴은 소프트 웨어에 의하여 동작되나 어떠한 루틴 (Routine)을 수행하다가 마이컴 자체의 이상이나 외부의 노이즈등에 의하여 프로그램 카운터의 값이 변하게 되므로써 엉뚱한 곳으로 제어 프로그램을 수행하는 경우가 발생하게 되었다.
이러한 경우를 대비하여 본 고안에서는 마이컴의 오동작을 방지해 주도록 한 겻으로 마이컴 프로그램의 메인 루우프 (main loop)에서 마이컴의 출력단자를 세트 (set)하는 명령을 내리고 일정시간후에 출력단자를 리셋트하도록 명령를 내리먼 메인 루우프는 계속 반복되어 출력 단자에서 일정 주기를 갖는 펄스를 발생하게 된다.
즉 마이컴의 출력 단자로 제2(a)도에서와 같은 일정 주기의 펄스를 출력시키게 된다.
먼저 마이컴의 출력 단자에서 프로그램에 의하여 제2(a)도에서와 같은 정상적인 주기의 펄스를 발생시키게되면 이러한 펄스는 저항 (R2)과 콘덴서 (C1)로 구성된 미분회로 (5)에서 미분되어 제2(b)도에서와 같은 파형이 되며 이러한 파형은 접지된 다이오드 (D1)에서 부펄스를 제거시켜 주므로써 트랜지스터 (Q1)의 베이스는 제2(b)도에서와 같은 파형중 정 펄스만이 인가되게 된다.
그리고 비교기 (CP)의 비반전단자 (+)에 기준전압 (Vref)을 인가시키고 저항 (R3)(R4)에 의하여 히스테리시스를 갖게한다.
즉 비교기 (CP)의 출력이 로우 레벨일때 점 (C)의 전위는 Vret2가 되고 비교기 (CP)의 출력이 하이 레벨일때에는 점 (C)의 전위가 Vref1이 되며 이는 제2(c)도에서 살펴보는 바와 같이
0<Vref2<Vref2<VE가 된다.
(VE비교기 (CP)의 출력전압)
한편 트랜지스터 (Q1)는 콘덴서 (C2)의 방전 전압을 제어하기 위한 것으러 베이스측에 인가되는 제2(b)도에서와 같은 파형에 의하여 트랜지스터 (Q2)가 도총하면 콘덴서 (C2)의 충전 전압은 트랜지스터 (Q1)를 통하여 방전하게 되면 트랜지스터 (Q1)가 "오프"되면 콘덴서 (C2)는 비교기 (CP)의 반전단자 (-)의 점 (D)에 인가되는 파형은 제2(d)도에서와 같은 파형으로 인가되게 된다
이때 제2(d)도에서 충전시간 (T1)은 저항 (R6)과 콘덴서 (C2)의 시정수에 의하여 좌우되며 충전회로 (5)의 출력점 (B)의 펄스에 의해 트랜지스터 (Q1)가 다시 도통할때까지 Vref2의 값을 넘지 않도록 저항 (R6)과 콘덴서 (C2)의 값을 조정해 준다.
그러면 마이컴의 출력단자인 점 (A)에 정상 상태의 펄스가 발생하게 되면 비교기 (CP)의 출력 전압은 제2(e)도에서와 같이 항상 하이 레벨을 유지하게 되므로써 마이컴의 리셋트 단자에 리셋트 신호를 안기시켜 주지 않아 마이컴은 정상적인 동작을 수행하게되는 것이다.
상기와 같은 정상적인 동작을 수행하다가 외부의 노이즈등에 의하여 프로그램 카운터의 값이 변하여 엉뚱한 루틴으로 점프하게 되면 출력 단자로 일정 펄스를 발생하게 하는 명령르 건너뛰게 되므로 마이컴의 출력단자의 출력은 제2(a)도에서와 같이 어느 일정 레벨을 유지하게 되고 미분회로 (5)의 출력 또는 제2(b)도에서와 같이 로우 레벨로 출력되어 트랜지스터 (Q1)의 베이스에 인가되게 된다.
그러므로 트랜지스터 (Q1)는 항상 "오프"상태가 되어 콘덴서 (C2)는 제2(d)도에서와 같은 충전시간 (T1)이 지나면 Vref1전위까지 상승하게 되며 콘덴서 (C2)의 충전 전압 즉 점 (D)의 전위가 Vref1에 이르게되면 비교기 (CP)의 출력저압 (VE)은 반전되어 제2(e)도에서와 같이 하이 레벨에서 로우 레벨로 떨어지게 되므로써 콘덴서 (C2)의 충전 전압은 저항 (R5)과 다이오드 (D3)를 통하여 방전하게 된다.
이때의 방전 시간 (T2)은 저항 (R5)과 콘덴서 (C2)의 시정수에 의하여 결정되어 지며 이를 제2도의 (D)에서 표시하였다.
그리고 콘덴서 (C2)가 방전을 하여 Vref2의 전위에 이르게 되면 다시 비교기 (CP)의 출력 전압 (VE)은 제2(e)도에서와 같이 하이 레벨로 됨에 따라서 저항 (R6)과 다이오더 (D2)를 통하여 콘덴서 (C2)는 다시 충전을 시작하게 된다.
이와 같이 비교기 (CP)의 출력은 제2(e)도에서와 같이 정상 상태에서 하이 레벨을 유지하다가 오동작 상태에서는 로우 레벨로 떨어지게 되므로써 마이컴의 리셋트 단자에 리셋트를 걸어주게 되어 사용자가 종전의 폐일 세이프 기구와 같이 재기동시킬 필요없이 마이컴은 스스로 제어 프로그램을 다시 시작하게 되는 것이다.
이상에서와 같이 본 고안은 마이컴을 이용한 시스템이 폭주가 발생하는 경우 강제적으로 시스템을 리셋트시켜 사람이 재 기동시킬 필요가 없으며 스프트 웨어의 폭주를 감시하므로써 노이즈에 의해 소프트 웨어가 폭주하는 경우로 부터 시스템을 보호할 수 있는 효과가 있는 것이다.

Claims (1)

  1. 마이컴의 출력단자의 기준 펄스가 미분회로 (5)와 다이오드 (D1)를 통하여 트랜지스터 (Q1)의 베이스에 인가되게 구성하고 저항 (R3)(R4)을 통하여 기준전압 (Vref)이 비반전 단자 (+)로 인가되는 비교기 (CP)의 반전단자 (-)에는 트랜지스터 (Q1)의 콜렉터와 콘덴서 (C2)및 저항 ( R5)(R6)을 연결하여 비교기 (CP)의 출력측에는 마이컴의 리셋트 단자를 연결함과 동시에 다이오드 (D2)(D3)를 통하여 저항 (R6)(R5)이 연결되게 구성한 마이컴의 오동작 방지회로.
KR2019870003599U 1987-03-20 1987-03-20 마이컴의 오동작 방지회로 KR890006608Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870003599U KR890006608Y1 (ko) 1987-03-20 1987-03-20 마이컴의 오동작 방지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870003599U KR890006608Y1 (ko) 1987-03-20 1987-03-20 마이컴의 오동작 방지회로

Publications (2)

Publication Number Publication Date
KR880018429U KR880018429U (ko) 1988-10-28
KR890006608Y1 true KR890006608Y1 (ko) 1989-09-30

Family

ID=19260748

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870003599U KR890006608Y1 (ko) 1987-03-20 1987-03-20 마이컴의 오동작 방지회로

Country Status (1)

Country Link
KR (1) KR890006608Y1 (ko)

Also Published As

Publication number Publication date
KR880018429U (ko) 1988-10-28

Similar Documents

Publication Publication Date Title
US4434403A (en) Universal reset circuit for digital circuitry
US4367422A (en) Power on restart circuit
EP0071525B2 (en) A power processing reset system for a microprocessor responding to sudden deregulation of a voltage
US5426776A (en) Microprocessor watchdog circuit
EP0247059A1 (en) DEVICE AND METHOD FOR PROTECTING AN ELECTRICAL CIRCUIT.
KR890006608Y1 (ko) 마이컴의 오동작 방지회로
JPS62188420A (ja) 交流無接点スイツチ
US4617509A (en) Voltage regulator for a microcomputer system
EP1083436B1 (en) Method and circuit for testing the presence of multiple supply voltages in an integrated circuit
JPS6234356Y2 (ko)
KR890004800Y1 (ko) 마이콤의 오동작 방지회로
KR920004986Y1 (ko) 리세트 겸용 워치도그회로
JPH0334689B2 (ko)
KR920002104Y1 (ko) 마이크로 프로세서의 리세트 회로
JPS625726Y2 (ko)
JPH0353582B2 (ko)
JPH0143650Y2 (ko)
JP3285660B2 (ja) 抵抗計の定電流装置
JP2585554B2 (ja) 電源装置
JPH04417Y2 (ko)
JPS61224019A (ja) マイクロプロセツサのリセツト回路
JPS6016129A (ja) 電源リセツト回路
JPH076541Y2 (ja) 初期テスト開始識別回路
JPH04418Y2 (ko)
KR890003753Y1 (ko) 마이콤의 오동작시 자동 리세트회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee