KR900005790A - 화상 표시 시스템의 표시제어장치 - Google Patents

화상 표시 시스템의 표시제어장치 Download PDF

Info

Publication number
KR900005790A
KR900005790A KR1019890012842A KR890012842A KR900005790A KR 900005790 A KR900005790 A KR 900005790A KR 1019890012842 A KR1019890012842 A KR 1019890012842A KR 890012842 A KR890012842 A KR 890012842A KR 900005790 A KR900005790 A KR 900005790A
Authority
KR
South Korea
Prior art keywords
data
display
memory
luminance
image
Prior art date
Application number
KR1019890012842A
Other languages
English (en)
Other versions
KR920002822B1 (ko
Inventor
시게노리 토쿠미츠수
Original Assignee
아오이 죠이치
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아오이 죠이치, 가부시기가이샤 도시바 filed Critical 아오이 죠이치
Publication of KR900005790A publication Critical patent/KR900005790A/ko
Application granted granted Critical
Publication of KR920002822B1 publication Critical patent/KR920002822B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/147Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels
    • G06F3/1475Digital output to display device ; Cooperation and interconnection of the display device with other functional units using display panels with conversion of CRT control signals to flat panel control signals, e.g. adapting the palette memory

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

화상 표시 시스템의 표시 제어장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 일실시예의 구성을 도시한 블록도.
제2도는 제1도의 표시 제어부 구성을 도시한 블록도.

Claims (19)

  1. 소정의 표시 형태의 표시 데이터를 저장하는 메모리 수단 및 이 메모리 수단에의 표시 데이터의 기록/독출을 제어하는 제어수단을 갖는 화상표시 시스템의 표시 제어장치에 있어서, 상기 메모리 수단은 제1의 메모리 수단(7) 및 제2의 메모리 수단(8)을 포함하며, 상기 표시 제어수단은 소정의 표시 형태의 적합한 제1의 데이터를 상기 제1의 메모리 수단(7)에 저장하는 수단(B-2,C-3), 상기 제1의 메모리 수단(7)에 저장된 상기 제1의 데이터를 소정의 표시 타이밍에 동기하여 시분할에 의해 상기 제1의 메모리 수단(7)에서 독출하는 수단(A-2,B-1,D-1,D-2), 상기 제1의 메모리 수단(7)에서 독출된 상기 제1의 데이터를 상기 소정의 표시 형태와의 다른 표시 형태에 적합한 제2의 데이터로 변환하는 수단(D-3), 상기 제2의 데이터를 상기 제2의 메모리 수단(8)에 저장하는 수단(E-3), 및 상기 제2의 메모리 수단(8)에 저장된 상기 제2의 데이터를 상기 소정의 표시 타이밍과는 다른 표시 타이밍에 따라 상기 제2의 메모리 수단(8)에서 독출하는 수단(E-1,E-2,E-3,E-5)을 포함하는 특징으로 하는 화상표시 시스템의 표시 제어장치.
  2. 제1항에 있어서, 상기 제1의 메모리 수단(7)은 스태틱랜덤 액세스 메모리를 포함하는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  3. 제1항에 있어서, 상기 제2의 메모리 수단(8)은 다이내믹랜덤 액세스 메모리를 포함하는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  4. 제1항에 있어서 상기 제1의 데이터는 음극선관의 표시 형태에 적합하도록 되어 있는 것을 특징으로 하는 화상표시스템의 표시 제어장치.
  5. 제1항에 있어서 상기 제2의 데이터는 2치 방식의 액정표시기에 적합하도록 되어있는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  6. 제1항에 있어서, 상기 제어수단을 통해 상기 제1의 메모리 수단(7) 및 상기 제 2의 메모리 수단(8)에의 기록 및 독출을 제어하는 CPU 수단(3)을 추가로 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  7. 제1항에 있어서, 상기 제어수단은 또한 최소한 상기 제어수단을 위해 소정의 타이밍 신호를 발생하는 타이밍 신호 발생수단(A)을 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  8. 제1항에 있어서, 상기 제어수단은 소정의 어드레스를 발생하는 어드레스 발생수단(B)을 추가로 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  9. 제1항에 있어서, 상기 제어수단은 상기 제1의 메모리 수단(7)에 대한 소정의 액세스를 제어하는 액세스 제어수단(C-5)을 추가로 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  10. 제6항에 있어서, 상기 제어수단은 또한 상기 CPU 수단(3)에 대한 소정의 무게를 제어하는 무게 제어수단(CD)를 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  11. 제1항에 있어서, 상기 제어수단은 상기 제1의 메모리 수단(7)에 대해 소정의 하드웨어 소거를 제어하는 소거수단(C-1)를 추가로 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  12. 제1항에 있어서, 상기 제어수단은 상기 제1의 메모리 수단(7)에서 독출되는 상기 제1의 데이터를 디코드하여 소정의 R.G.B 신호를 출력하는 디코드 수단(D-1,D-2)을 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  13. 제1항에 있어서, 상기 제1의 데이터는 복수의 프레임을 갖는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  14. 제13항에 있어서, 상기 변환수단(D-3)은 상기 제2의 데이터를 위해 상기 제1의 데이터가 갖는 상기 복수의 프레임을 식별 가능하게 변환하는 수단을 포함하는 것을 특징으로 하는 화상표시 시스템의 표시 제어장치.
  15. 소정의 표시 형태의 표시 데이터를 저장하는 메모리 수단 및 이 메모리 수단에의 표시 데이터의 기록/독출을 제어하는 제어수단을 갖는 화상표시 시스템의 표시 제어장치에 있어서, 상기 메모리 수단은 제1의 표시장치(9)용의 화상 데이터를 격납하는 제1의 화상 메모리(7) 및 상기 제1의 표시장치(9)와는 다른 구동방식 및/또는 취급하는 화상 데이터의 형태가 다른 제2의 표시장치(10)용의 화상 데이터를 격납하는 제2의 화상 메모리(8)를 포함하며, 상기 제어수단은 보내져온 화상 데이터를 상기 제1의 화상 메모리(7)에 격납하기 위한 화상 데이터로 변환하는 제1의 데이터 변환수단(3), 이 제1의 데이터 변환수단(3)에 의해 변환된 화상 데이터를 상기 제1의 화상 메모리(7)에 기록하는 제1의 데이터 기록수단(B-2,C-3), 이 제1의 데이터기록수단(B-2,C-3)에 의해 상기 제1의 화상 메모리(7)에 기록된 화상 데이터를 상기 제 1의 표시장치(9)의 표시 타이밍에 동기하여 시분할로 독출하는 제1의 데이터 독출수단(A-2,B-1,B-3), 이 제1의 데이터 독출수단(A-2,B-1,B-3)으로 독출된 데이터를 이 제1의 데이터 독출수단(A-2,B-1,B-3)의 데이터 독출 타이밍에 동기하여 상기 제2의 화상메모리(8)에 격납하기 위한 화상데이타로 변환하는 제2의 데이터 변환수단(D-3), 이 제2의 데이터변환수단(D-3)에 의해 변환된 화상 데이터를 상기 제 1의 데이터 독출수단(A-2,B-1,B-3)의 독출 어드레스에 따라 상기 제2의 화상 메모리(8)에 기록하는 제2의 데이터 기록수단(B-3,E-3) 및 이 제2의 데이터 기록수단(B-3,E-3)에 의해 상기 제2의 화상 메모리(8)에 기록된 화상 데이터를 상기 제2의 표시수단(10)의 표시 타이밍에 따라 상기 제2의 화상 메모리(8)에서 독출하는 제2의 데이터 독출수단(E-1,E-2,E-3)을 갖는 것을 특징으로 하는 표시 제어장치.
  16. 제15항에 있어서, 상기 제1의 화상 메모리(7)는 상기 제1의 표시장치(9)용의 화상 데이터로서 상기 제1의 표시장치(9)의 표시화면에 대응하는 제1,제2의 휘도데이타를 격납하게끔 구성되며,상기 제2의 데이터 변환수단(D-3)은 상기 제1의 데이터 독출수단(A-2,B-1,B-3)에 의해 독출된 현 표시위치와 이것에 인접하는 주의의 표시 장치에 있어서의 상기 제1의 휘도 데이터 및 상기 현 표시위치에 있어서의 상기 제2의 휘도 데이타를 유지하는 데이터 유지수단(14b, …22b), 이 데이터 유지수단(14b,…22b)에 유지된 상기 현 표시위치에 인접하는 주위의 표시위치에 있어서의 상기 제1의 휘도 데이터가 휘도를 갖는지 아닌지를 판정하는 휘도판정수단(23b), 이 휘도 판정수단(23b)에 의해 휘도를 갖는 것으로 판정되었을 때, 상기 현 표시위치에 있어서의 상기 제2의 휘도 데이터를 마스크하는 휘도데이타 마스크 수단(24b) 및 이 휘도 데이터 마스크 수단(24b)의 마스크 출력과 상기 데이터 유지수단(14b,…22b)에 유지된 상기 현 표시위치에 있어서의 상기 제1의 휘도 데이터를 합성하는 데이터 합성수단(25b)을 갖는 특징으로 하는 표시 제어장치.
  17. 제16항에 있어서, 상기 제1의 화상 메모리(7)는 상기 제1, 제2도의 휘도 데이타의 프레싱 데이터를 격납 하도록 구성되며, 상기 제1의 데이타 독출수단(A-2,B-1,B-3)은 상기 현 표시위치 및 이것에 인접하는 주위의 표시위치에 있어서의 상기 제1의 휘도 데이타와 상기 현 표시위치에 있어서의 상기 제2의 휘도 데이타의 독출에 대응하여 이들 제1, 제2도의 휘도 데이터의 상기 프레싱 데이터를 독출하도록 구성하며, 상기 데이터 유지수단(14b,…22b)은 상기 제1의 데이터 독출수단(A-2,B-1,B-3)에 의해 독출된 상기 프레싱 데이터를 유지하는 프레싱 데이터 유지수단(1b,3b), 이 프레싱 데이터 유지수단(1b,3b)에 유지된 상기 프레싱 데이터에 의거하여, 프레싱에 멸 상태일 때, 대응하는 제1, 제2의 휘도 데이터를 마스크하는 프레싱용 마스크 수단(10b,12b)을 갖는 특징으로 하는 표시 제어장치.
  18. 소정의 표시 형태의 표시 데이터를 저장하는 메모리 수단 및 이 메모리 수단에의 표시 데이터의 기록/독출을 데제어하는 제어수단을 갖는 화상표시 시스템의 표시 제어장치에 있어서, 상기 메모리 수단은 표시장치의 표시화면에 대응하는 제1, 제2도의 휘도 데이터를 격납하는 화상 메모리(7,8)를 포함하며, 상기 제어수단은 상기 화상 메모리(7,8)에서 상기 표시 장치의 표시 타이밍에 동기하여, 현 표시위치와 이것에 인접하는 주위의 표시위치에 있어서의 상기 제1의 휘도 데이터 및 상기 현 표시위치에 상기 제2도의 휘도 데이터를 시분할로 독출하여 유지하는 데이터 유지수단(14b,…22b), 이데이터 유지수단(14b…22b)에 유지된 상기 표시위치에 인접하는 주위의 표시 위치에 있어서의 상기 제1의 휘도 데이터가 휘도를 갖는지, 아닌지를 판정하는 휘도판정수단(23b), 이 휘도판정수단(23b)에 의해 휘도를 갖는 것으로 판정되었을 때, 상기 현 표시위치에 있어서의 상기 제2의 휘도 데이터를 마스크 하는 휘도 데이터 마스크 수단(24b), 및 이 휘도 데이터 마스크 수단(24b)의 마스크 출력과 상기 데이터 유지수단(14b,…22b)에 유지된 상기 현 표시위치에 있어서의 상기 제1의 휘도 데이터를 합성하는 데이타 합성수단(25b)을 갖는 것을 특징으로 하는 표시제어장치.
  19. 제18항에 있어서, 상기 화상 메모리(7,8)는 상기 제1, 제2도의 휘도 데이터의 프레싱 데이터를 격납하도록 구성되며, 상기 데이터 유지수단(14b,…22b)은 상기 현 표시위치 및 이것에 인접하는 주위의 표시 위치에 있어서의 상기 제1의 휘도 데이터와 상기 현 표시위치에 있어서의 상기 제2의 휘도 데이터의 독출에 대응하여 이들 제1, 제2도의 휘도 데이터의 프레싱 데이터를 독출하여 유지하는 프레싱 데이터 유지수단(1b,3b)이 프레싱 데이터 유지수단(1b,3b)에 유지된 상기 프레싱 데이터에 의거하여, 표시 타이밍에 동기한 상기 제1, 제2의 휘도 데이터 각각의 프레싱 상태를 판정하는 프레싱 상태 판정수단(9b,11b) 및 이 프레싱 데이터 상태 판정수단(9b,11b)의 판정 결과에 의거하여 프레싱이 멸 상태일 때, 대응하는 제1,제2의 휘도 데이터를 마스크하는 프레싱용 마스크 수단(10b,12b)을 갖는 것을 특징으로 하는 표시 제어장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890012842A 1988-09-06 1989-09-06 화상 표시 시스템의 표시 제어장치 KR920002822B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63-223005 1988-09-06
JP63223005A JPH0269799A (ja) 1988-09-06 1988-09-06 表示制御装置

Publications (2)

Publication Number Publication Date
KR900005790A true KR900005790A (ko) 1990-04-14
KR920002822B1 KR920002822B1 (ko) 1992-04-04

Family

ID=16791331

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890012842A KR920002822B1 (ko) 1988-09-06 1989-09-06 화상 표시 시스템의 표시 제어장치

Country Status (4)

Country Link
US (1) US5479184A (ko)
JP (1) JPH0269799A (ko)
KR (1) KR920002822B1 (ko)
GB (1) GB2223652B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100778814B1 (ko) * 1999-11-05 2007-11-22 가부시키가이샤 덴츠 텔레비전 장치

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2041819C (en) * 1990-05-07 1995-06-27 Hiroki Zenda Color lcd display control system
JPH0458287A (ja) * 1990-06-27 1992-02-25 Canon Inc 画像情報制御装置及び表示システム
US5841430A (en) * 1992-01-30 1998-11-24 Icl Personal Systems Oy Digital video display having analog interface with clock and video signals synchronized to reduce image flicker
EP0572024A2 (en) * 1992-05-27 1993-12-01 Kabushiki Kaisha Toshiba Multimedia display control system for storing image data in frame buffer
US5694141A (en) * 1995-06-07 1997-12-02 Seiko Epson Corporation Computer system with double simultaneous displays showing differing display images
US5841418A (en) * 1995-06-07 1998-11-24 Cirrus Logic, Inc. Dual displays having independent resolutions and refresh rates
US5977933A (en) * 1996-01-11 1999-11-02 S3, Incorporated Dual image computer display controller
US5764201A (en) * 1996-01-16 1998-06-09 Neomagic Corp. Multiplexed yuv-movie pixel path for driving dual displays
US6542150B1 (en) 1996-06-28 2003-04-01 Cirrus Logic, Inc. Method and apparatus for asynchronous display of graphic images
US6057809A (en) * 1996-08-21 2000-05-02 Neomagic Corp. Modulation of line-select times of individual rows of a flat-panel display for gray-scaling
US5757338A (en) * 1996-08-21 1998-05-26 Neomagic Corp. EMI reduction for a flat-panel display controller using horizontal-line based spread spectrum
US5990858A (en) * 1996-09-04 1999-11-23 Bloomberg L.P. Flat panel display terminal for receiving multi-frequency and multi-protocol video signals
US5867153A (en) 1996-10-30 1999-02-02 Transaction Technology, Inc. Method and system for automatically harmonizing access to a software application program via different access devices
DE19727542A1 (de) 1997-06-28 1999-01-07 Thomson Brandt Gmbh Verfahren zur Regenerierung der Originaldaten eines digital codierten Videofilms und Vorrichtung zur Durchführung des Verfahrens
US7400333B1 (en) 2000-03-16 2008-07-15 Matrox Graphics Inc. Video display system with two controllers each able to scale and blend RGB and YUV surfaces
US6774912B1 (en) 2000-03-16 2004-08-10 Matrox Graphics Inc. Multiple display device display controller with video overlay and full screen video outputs
US20030011534A1 (en) * 2001-07-13 2003-01-16 International Business Machines Corporation Display privacy for enhanced presentations with real-time updates
US7054430B2 (en) 2001-08-23 2006-05-30 Paymentone Corporation Method and apparatus to validate a subscriber line
US7080049B2 (en) * 2001-09-21 2006-07-18 Paymentone Corporation Method and system for processing a transaction
JP3797337B2 (ja) * 2003-02-25 2006-07-19 ソニー株式会社 シフトレジスタおよび表示装置
US8077778B2 (en) * 2003-10-31 2011-12-13 Broadcom Corporation Video display and decode utilizing off-chip processor and DRAM
JP3937175B2 (ja) * 2004-04-16 2007-06-27 船井電機株式会社 液晶モジュール検査装置および液晶モジュール

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2426294A1 (fr) * 1978-05-18 1979-12-14 Thomson Csf Generateur de signaux pour console graphique
JPS5991487A (ja) * 1982-11-17 1984-05-26 富士通株式会社 デイスプレイ装置
JPS59121391A (ja) * 1982-12-28 1984-07-13 シチズン時計株式会社 液晶表示装置
JPS60227296A (ja) * 1984-04-25 1985-11-12 シャープ株式会社 表示制御方式
US4757441A (en) * 1985-02-28 1988-07-12 International Business Machines Corporation Logical arrangement for controlling use of different system displays by main proessor and coprocessor
JPS61213896A (ja) * 1985-03-19 1986-09-22 株式会社 アスキ− デイスプレイコントロ−ラ
JPH0736104B2 (ja) * 1985-03-27 1995-04-19 株式会社アスキ− デイスプレイコントロ−ラ
US4704697A (en) * 1985-06-17 1987-11-03 Counterpoint Computers Multiple station video memory
JPH0782306B2 (ja) * 1986-05-30 1995-09-06 株式会社日立製作所 ビデオインターフェース方法及び装置
JPS6323189A (ja) * 1986-06-03 1988-01-30 日本電気株式会社 記号発生回路
JPS63243989A (ja) * 1987-03-31 1988-10-11 株式会社東芝 メモリ制御装置
US4899292A (en) * 1988-03-02 1990-02-06 Image Storage/Retrieval Systems, Inc. System for storing and retrieving text and associated graphics
US4965559A (en) * 1988-05-31 1990-10-23 Motorola, Inc. Multi-channel graphics controller
US4846694A (en) * 1988-06-20 1989-07-11 Image Storage/Retrieval Systems, Inc. Computer controlled, overhead projector display

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100778814B1 (ko) * 1999-11-05 2007-11-22 가부시키가이샤 덴츠 텔레비전 장치

Also Published As

Publication number Publication date
GB2223652A (en) 1990-04-11
US5479184A (en) 1995-12-26
GB8919495D0 (en) 1989-10-11
GB2223652B (en) 1993-02-03
JPH0269799A (ja) 1990-03-08
KR920002822B1 (ko) 1992-04-04

Similar Documents

Publication Publication Date Title
KR900005790A (ko) 화상 표시 시스템의 표시제어장치
KR960035628A (ko) 메모리 인터페이스 회로 및 액세스 방법
KR890004235A (ko) 데이타 변조장치
KR900019499A (ko) 정지 화상 신호 처리 장치 및 방법
KR880012090A (ko) 픽처-인-픽처 비디오 신호 발생기
KR940008488A (ko) 병렬 구조를 갖는 기억 장치
KR970076465A (ko) 디스플레이 제어기 및 이를 사용한 시스템과 방법
KR930017342A (ko) 디지탈 데이타 처리 장치
KR890004307A (ko) 비데오 재생기
KR900702499A (ko) 비디오 신호를 발생시키기 위한 방법 및 장치
KR920009239A (ko) 고체촬상소자의 결함보정회로
KR970029620A (ko) 마이크로 제어유닛을 접속하는 외부팽창 버스 인터패이스회로 및 이 외부팽창 버스 인터패이스 회로를 결합하는 디지탈 기록 및 재생장치
KR900015029A (ko) 화상판독장치
KR950013262A (ko) 동영상 복호기의 메모리 장치
KR970073010A (ko) 디지탈신호 처리장치
KR900700985A (ko) 디스플레이 콘트롤러
KR950033868A (ko) 데이타 처리 장치
KR940010042A (ko) 동화상의 시퀀스를 실시간으로 취득 및 재생하기 위한 시스템
KR960030712A (ko) 동화상 데이타의 복호장치
EP0582341B1 (en) Information reading arrangement
KR970029333A (ko) 불량 메모리 소자를 이용한 압축된 오디오 신호의 기록/재생 장치 및 그 방법
KR910006909A (ko) 디스플레이 제어장치
KR880013398A (ko) 화상정보 표시장치
KR890005617A (ko) 비디오메모리의 액세스를 제어하는 장치
KR0147666B1 (ko) 비디오 시스템의 화면 생성장치

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971226

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee