KR970073010A - 디지탈신호 처리장치 - Google Patents

디지탈신호 처리장치 Download PDF

Info

Publication number
KR970073010A
KR970073010A KR1019970013564A KR19970013564A KR970073010A KR 970073010 A KR970073010 A KR 970073010A KR 1019970013564 A KR1019970013564 A KR 1019970013564A KR 19970013564 A KR19970013564 A KR 19970013564A KR 970073010 A KR970073010 A KR 970073010A
Authority
KR
South Korea
Prior art keywords
pattern information
video signal
memory
output
signal
Prior art date
Application number
KR1019970013564A
Other languages
English (en)
Inventor
도시키 마츠가미
도루 미야자키
Original Assignee
니시무로 타이조
가부시기가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 니시무로 타이조, 가부시기가이샤 도시바 filed Critical 니시무로 타이조
Publication of KR970073010A publication Critical patent/KR970073010A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels
    • G09G2340/125Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels wherein one of the images is motion video
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/641Multi-purpose receivers, e.g. for auxiliary information

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Computer Hardware Design (AREA)
  • Computer Graphics (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Studio Circuits (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

본 발명은 다량의 메모리를 필요로 하지 않고서도 높은 정밀도의 도형이나 문자 등의 표시를 실현할 수 있는 디지털신호 처리장치를 제공하는 것을 과제로 하고 있다.
본 발명은 입력된 영상신호(S12)의 수평.수직 동기성분에 근거하여 생성된 기록어드레스 및 독출어드레스에 의해 메모리(37)에 기록, 독출 처리된 영상신호, 패턴정보를 식별하는 신호 식별수단(33)과, 메모리(37)로부터 독출된 영상신호를 입력된 영상신호(S12)와 함께 신호 처리하는 영상신호 처리수단(39)과, 메모리(37)로부터 독출된 패턴정보를 처리하는 패턴정보 처리수단(40)과, 신호 식별수단(33)의 식별결과에 근거하여 패턴정보 처리수단(40)의 출력과 영상신호 처리수단(39)의 출력을 전환하는 데이터처리 전환수단(41)을 구비하고 있다.

Description

디지털신호 처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 디지탈신호 처리장치의 일실시형태를 나타내는 블록구성도.

Claims (6)

  1. 영상신호가 입력되는 입력단자와, 패턴정보를 출력하기 위한 패턴정보 발생수단과, 상기 입력단자에 입력되는 상기 영상신호의 수평.수직 동기성분에 근거하여 상기 패턴정보 발생수단의 출력을 제어하는 패턴정보 출력 제어수단과, 상기 입력단자에 입력된 상기 영상신호와 상기 패턴정보 출력 제어수단에 의해 출력 제어된 상기 패턴정보를 기억학기 위한 메모리와, 상기 입력단자에 입력되는 상기 영상신호의 상기 수평·수직 동기성분에 근거하여 상기 메모리에 부여하는 기록어드레스 및 독출어드레스를 생성하는 어드레스 생성수단과, 상기 메모리에 상기 어드레스 생성수단에 의해 생성된 상기 기록어드레스에 의해 상기 입력단자에 입력된 상기 영상 신호와 상기 패턴정보 출력 제어수단에 의해 출력 제어된 상기 패턴정보를 기록하는 기록수단과, 상기 기록수단에 의해 상기 메모리에 기록된 영상신호 및 패턴정보를 상기 어드레스 생성수단에 의해 생성된 상기 독출어드레스에 의해 독출하는 독출수단과, 상기 독출수단에 의해 독출된 상기 메모리의 출력이 영상신호인지 패턴정보인지를 식별하는 신호 식별수단과, 상기 독출수단에 의해 독출된 상기 패턴정보의 처리를 실행하는 패턴정보 처리수단과, 상기 입력단자에 입력된 상기 영상신호와, 상기 독출수단에 의해 독출된 상기 영상신호와의 처리를 실행하는 영상신호 처리수단과, 상기 신호 식별수단의 식별결과에 근거하여 상기 입력단자에 입력된 상기 영상신호와, 상기 독출수단에 의해 독출된 상기 메모리의 출력을 선택 도출하여, 이 도출된 출력을 다시 상기메모리에 기록하는 입력신호 제어수단과, 상기 신호 식별수단의 식별결과에 근거하여 상기 패턴정보 처리수단의 출력과 상기 영상신호 처리수단의 출력을 전환하는 데이터처리 전환수단을 구비하여 이루어지는 것을 특징으로 하는 디지탈신호 처리장치.
  2. 제1항에 있어서, 상기 신호 식별수단은 상기 어드레스 생성수단에 의해 생성된 상기 독출어드레스에 근거하여 상기 메모리의 출력이 패턴정보인지 영상신호인지를 식별하는 수단인 것을 특징으로 하는 디지탈신호 처리장치.
  3. 제1 또는 제2항에 있어서, 상기 기록 수단은 상기 영상신호의 유효영상 기간외에서 상기 패턴정보를 상기 메모리에 기록된 상기영상신호에 덮어쓰기 하는 수단을 구비하며, 상기 신호 식별수단은 상기 어드레스 생성수단에 의해 생성된 상기 독출어드레스에 근거하여, 영상신호의 유효영상 기간인 경우에는 상기 메모리의 출력을 영상신호라고 판정하고, 영상신호의 유효영상 기간외인 경우에는 상기 메모리의 출력을 패턴정보라고 판정하는 수단을 구비하여 이루어지는 것을 특징으로 하는 디지탈 신호 처리장치.
  4. 제1항에 있어서, 상기 입력신호 제어수단은 상기입력단자에 입력된 상기 영상신호의 레벨을 소정 레벨로 제어하는 레벨 제어수단을 구비하며, 상기 신호 식별수단은 상기 메모리의 출력레벨이 상기 소정 레벨외인 경우에는 상기 메모리의 출력을 패턴정보라고 식별하고, 소정 레벨내인 경우에는 영상신호라고 식별하는 수단을 구비하여 이루어지는 것을 특징으로 하는 디지탈 신호 처리장치.
  5. 제1항에 있어서, 상기 패턴정보 발생수단은 상기 패턴정보의 개시, 종료를 나타내는 데이터를 발생하는 수단을 구비하며, 상기 신호 식별수단은 상기 메모리의 출력에서 상기 패턴정보의 개시, 종료를 나타내는 데이터를 검출함으로써 상기 메모리의 출력이 영상신호인지 패턴정보인지를 식별하는 수단을 구비하여 이루어지는 것을 특징으로 하는 디지탈신호 처리장치.
  6. 제1항에 있어서, 상기 입력신호 제어수단은 상기 입력단자에 입력된 상기 영상신호의 레벨을 소정 레벨로 제어하는 레벨 제어수단을 구비하며, 상기 패턴정보발생수단은 상기 소정 레벨외의 데이터를 패턴정보의 개시, 종료 데이터로서 발생하는 수단을 구비하고, 상기 신호 식별수단을 상기 메모리의 출력에서 패턴정보의 개시, 종료데이터를 검출함으로써 상기 메모리의 출력이 영상신호인지 패턴정보인지를 식별하는 수단을 구비하여 이루어지는 것을 특징으로 하는 디지털신호 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970013564A 1996-04-15 1997-04-14 디지탈신호 처리장치 KR970073010A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP8092514A JPH09284650A (ja) 1996-04-15 1996-04-15 デジタル信号処理装置
JP96-092514 1996-04-15

Publications (1)

Publication Number Publication Date
KR970073010A true KR970073010A (ko) 1997-11-07

Family

ID=14056438

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970013564A KR970073010A (ko) 1996-04-15 1997-04-14 디지탈신호 처리장치

Country Status (4)

Country Link
US (1) US5929928A (ko)
EP (1) EP0802672A3 (ko)
JP (1) JPH09284650A (ko)
KR (1) KR970073010A (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6256686B1 (en) * 1998-04-21 2001-07-03 Grass Valley (Us) Inc. Bi-directional serial video port
US7299338B2 (en) * 2002-12-04 2007-11-20 Agere Systems Inc. Vector indexed memory unit and method
JP2004349949A (ja) * 2003-05-21 2004-12-09 Sony Corp 画像処理装置および画像処理方法、並びにプログラム
JP2006013932A (ja) * 2004-06-25 2006-01-12 Funai Electric Co Ltd Tv用液晶表示装置、液晶モジュール、ic及びその検査方法
KR20080004280A (ko) * 2006-07-05 2008-01-09 삼성전자주식회사 방송수신장치 및 그 제어방법
JP5019932B2 (ja) * 2007-04-05 2012-09-05 シャープ株式会社 切換装置
JP2017044970A (ja) 2015-08-28 2017-03-02 株式会社ジャパンディスプレイ 表示装置及び電子機器

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US34809A (en) * 1862-04-01 Ice shoe or calk
JPH04124983A (ja) * 1990-09-17 1992-04-24 Pioneer Electron Corp 画像表示システム
DE69129730T2 (de) * 1990-11-09 1998-11-12 Fuji Photo Film Co Ltd Vorrichtung zum Verarbeiten von Bilddaten
US5805237A (en) * 1991-05-20 1998-09-08 Canon Kabushiki Kaisha Image processing apparatus with a function of superimposing a binary image on another image
WO1993010518A2 (en) * 1991-11-21 1993-05-27 Videologic Limited Video/graphics memory system
KR950008716B1 (ko) * 1992-05-15 1995-08-04 엘지전자주식회사 방송문자인식을 이용한 시각조정장치와 방법
AU677676B2 (en) * 1993-06-30 1997-05-01 Sony Corporation Apparatus and method for coding/decoding subtitles data
KR960009815B1 (en) * 1993-12-29 1996-07-24 Daewoo Electronics Co Ltd Character or title signal mixing circuit of video appliance
KR0176755B1 (ko) * 1994-07-15 1999-05-01 구자홍 영상신호 처리기의 캡션라인 검출회로
JPH08163457A (ja) * 1994-10-05 1996-06-21 Mitsubishi Electric Corp オンスクリ−ン表示装置及びオンスクリ−ン表示方法
JPH08154217A (ja) * 1994-11-25 1996-06-11 Sony Corp テレビジョン受信機
JPH08223497A (ja) * 1994-12-12 1996-08-30 Mitsubishi Electric Corp 画面表示装置
US5644363A (en) * 1995-03-24 1997-07-01 The Advanced Learning Corp. Apparatus for superimposing visual subliminal instructional materials on a video signal
JP3617130B2 (ja) * 1995-07-21 2005-02-02 ソニー株式会社 映像信号処理回路及び画像表示装置

Also Published As

Publication number Publication date
EP0802672A3 (en) 1999-11-03
EP0802672A2 (en) 1997-10-22
JPH09284650A (ja) 1997-10-31
US5929928A (en) 1999-07-27

Similar Documents

Publication Publication Date Title
KR900004171A (ko) 카메라 일체형 비디오 레코더
KR890017977A (ko) 영상 신호의 방식변환장치
KR840001729A (ko) 디지탈 테스터 국부 메모리 데이타 저장 시스템
KR880012090A (ko) 픽처-인-픽처 비디오 신호 발생기
KR900005790A (ko) 화상 표시 시스템의 표시제어장치
KR840006851A (ko) 데이타 자동연속 처리회로
KR920008660A (ko) 화상표시 제어장치
KR970073010A (ko) 디지탈신호 처리장치
KR900015029A (ko) 화상판독장치
KR950001469A (ko) 비디오카메라 및 그 제어방법
KR910019022A (ko) 영상신호 처리방법 및 장치
KR950033868A (ko) 데이타 처리 장치
KR920007813A (ko) 프레임 대응 라인 메모리 제어장치 및 방법
KR960015255A (ko) 공용램 억세스 방법 및 장치
KR930001640B1 (ko) 비데오신호의 재생/기록방법 및 장치
KR960033051A (ko) 보조기억장치를 사용한 방송용카메라
KR950006614A (ko) 메모리사용요구에 대한 우선순위 제어방법 및 그 장치
KR890005617A (ko) 비디오메모리의 액세스를 제어하는 장치
KR970029178A (ko) 전자 줌을 위한 수평지연 라인 메모리
KR950015357A (ko) 자기기록매체정보 기록/재생장치 및 방법
KR930020916A (ko) 자동다이얼식 전화기 및 이에 사용되는 전화카드
KR880013398A (ko) 화상정보 표시장치
KR930015743A (ko) 영상신호의 움직임 검출 방법
JPS6464471A (en) Special effect device
KR950024587A (ko) 움직임 보상을 위한 어드레스 생성기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
NORF Unpaid initial registration fee