KR890004307A - 비데오 재생기 - Google Patents

비데오 재생기 Download PDF

Info

Publication number
KR890004307A
KR890004307A KR1019880010809A KR880010809A KR890004307A KR 890004307 A KR890004307 A KR 890004307A KR 1019880010809 A KR1019880010809 A KR 1019880010809A KR 880010809 A KR880010809 A KR 880010809A KR 890004307 A KR890004307 A KR 890004307A
Authority
KR
South Korea
Prior art keywords
circuit
vertical synchronization
synchronization signal
signal
logic sum
Prior art date
Application number
KR1019880010809A
Other languages
English (en)
Other versions
KR970006704B1 (ko
Inventor
마사요시 이시마루
Original Assignee
오오가 노리오
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼 가이샤 filed Critical 오오가 노리오
Publication of KR890004307A publication Critical patent/KR890004307A/ko
Application granted granted Critical
Publication of KR970006704B1 publication Critical patent/KR970006704B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/937Regeneration of the television signal or of selected parts thereof by assembling picture element blocks in an intermediate store
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/932Regeneration of analogue synchronisation signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음

Description

비데오 재생기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 한 실시예를 도시하는 메모리 기록회로의 블록도면. 제 2 도는 기록 기준신호 형성회로의 블록도면. 제 3 도는 기록 기준 신호 형성회로의 회로도면.

Claims (1)

  1. 재생비데오 신호를 1필드마다 기억하는 메모리와, 상기 메모리의 기록 어드레스를 발생하는 어드레스회로와, 재생수직 동기신호 및 이 재생수직 동기신호 보다 늦은 의사수직 동기신호의 논리합신호를 형성하는 논리합회로와, 상기 논리합회로로부터 최초에 출력된 수직동기 신호만을 선택해서 상기 어드레스회로의 리셋신호로서 도출하는 선택회로를 구비하는 비데오 재생기.
    ※ 참고사항 : 최초출원내용에 의하여 공개하는 것임.
KR1019880010809A 1987-08-26 1988-08-25 비데오 재생기 KR970006704B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP211623 1987-08-26
JP62211623A JPS6454985A (en) 1987-08-26 1987-08-26 Video reproducer

Publications (2)

Publication Number Publication Date
KR890004307A true KR890004307A (ko) 1989-04-21
KR970006704B1 KR970006704B1 (ko) 1997-04-29

Family

ID=16608835

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880010809A KR970006704B1 (ko) 1987-08-26 1988-08-25 비데오 재생기

Country Status (4)

Country Link
US (1) US4933774A (ko)
JP (1) JPS6454985A (ko)
KR (1) KR970006704B1 (ko)
CA (1) CA1320764C (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02228888A (ja) * 1989-03-02 1990-09-11 Canon Inc ビデオ・メモリ装置
KR920003426B1 (ko) * 1989-10-13 1992-04-30 삼성전자 주식회사 스핀들 모터의 과회전 방지장치
KR930010360B1 (ko) * 1990-10-31 1993-10-16 삼성전자 주식회사 동기신호복원회로
KR930003193B1 (ko) * 1991-01-25 1993-04-23 삼성전자주식회사 스핀들 모터 이상 회전 방지회로
JPH04259178A (ja) * 1991-02-13 1992-09-14 Sony Corp 磁気ディスクのダビング装置
KR930006587Y1 (ko) * 1991-02-13 1993-09-28 삼성전자 주식회사 간차 슬로우 모드 제어회로
DE69232106D1 (de) * 1991-07-09 2001-11-15 Canon Kk Vorrichtung zur Wiedergabe von Videosignalen mit Steuerinformation
US5689308A (en) * 1995-06-21 1997-11-18 Sony Corporation Vertical reset genereator circuit
US6028640A (en) * 1997-05-08 2000-02-22 Sony Corporation Current source and threshold voltage generation method and apparatus for HHK video circuit
US6018370A (en) * 1997-05-08 2000-01-25 Sony Corporation Current source and threshold voltage generation method and apparatus for HHK video circuit
JP3339620B2 (ja) * 1998-01-29 2002-10-28 日本ビクター株式会社 同期パルス発生装置
US6836549B1 (en) * 1998-09-02 2004-12-28 Macrovision Corporation Method and apparatus for synthesizing and reducing the effects of video copy protection signals
US6519711B1 (en) * 1999-09-29 2003-02-11 Agere Systems, Inc. Method and apparatus for controlling a clocked circuit having a register for storing a bit received from an input terminal and an output terminal connected to clock terminal of the clocked circuit
JP4149430B2 (ja) * 2003-12-04 2008-09-10 シャープ株式会社 パルス出力回路、それを用いた表示装置の駆動回路、表示装置、およびパルス出力方法
KR100743486B1 (ko) * 2006-03-02 2007-07-30 후지쯔 가부시끼가이샤 전자 장치

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0650911B2 (ja) * 1984-10-26 1994-06-29 ソニー株式会社 再生映像信号処理装置
JPH0732479B2 (ja) * 1985-09-25 1995-04-10 株式会社東芝 画像メモリ制御装置

Also Published As

Publication number Publication date
JPS6454985A (en) 1989-03-02
CA1320764C (en) 1993-07-27
US4933774A (en) 1990-06-12
KR970006704B1 (ko) 1997-04-29

Similar Documents

Publication Publication Date Title
KR890004307A (ko) 비데오 재생기
KR900005790A (ko) 화상 표시 시스템의 표시제어장치
KR860003551A (ko) 기 억 회 로
KR910008730A (ko) 반도체 기억장치
KR910014945A (ko) 반도체기억장치
KR920003314A (ko) 반도체 메모리장치
KR900013396A (ko) Dram 콘트롤러
KR920006970A (ko) 반도체 메모리를 위한 시리얼 선택회로
KR860002814A (ko) 시간축보정장치(時間軸補正裝置)
KR910019022A (ko) 영상신호 처리방법 및 장치
KR920003769A (ko) 서라운드 제어회로
KR910006909A (ko) 디스플레이 제어장치
KR880000961A (ko) 영상 기억장치
KR920010437A (ko) 메모리칩의 분할 사용회로 및 방법
TW326529B (en) Memory device and its control method
KR960006526A (ko) 텔레비젼 수상기
KR960042347A (ko) 시스템 패리티를 기억하는 디램 에뮬레이션 칩
KR970022762A (ko) 캐쉬 메모리
KR950024587A (ko) 움직임 보상을 위한 어드레스 생성기
KR920000047A (ko) 음향 데이타 출력회로
KR960006519A (ko) 텔레비젼 수상기의 문자발생장치
KR960036582A (ko) 조합형 osd 문자의 어드레스 발생장치
KR910012928A (ko) 컴퓨터의 메모리 확장 시스템
KR960016433A (ko) 데이터 입력 음성 안내장치
KR910003636A (ko) 디지탈 오디오 테이프 레코오더에 있어서 데이터 분산을 위한 어드레스 발생회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030320

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee