KR890016769A - 바이폴라트랜지스터와 mosfet의 복합으로 형성된 논리회로 - Google Patents

바이폴라트랜지스터와 mosfet의 복합으로 형성된 논리회로 Download PDF

Info

Publication number
KR890016769A
KR890016769A KR1019890004596A KR890004596A KR890016769A KR 890016769 A KR890016769 A KR 890016769A KR 1019890004596 A KR1019890004596 A KR 1019890004596A KR 890004596 A KR890004596 A KR 890004596A KR 890016769 A KR890016769 A KR 890016769A
Authority
KR
South Korea
Prior art keywords
coupled
power supply
output
bipolar transistor
terminal
Prior art date
Application number
KR1019890004596A
Other languages
English (en)
Inventor
슈이찌 미야오까
마사노리 오다까
가쯔미 오기우에
Original Assignee
미다 가쓰시게
가부시끼가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미다 가쓰시게, 가부시끼가이샤 히다찌세이사꾸쇼 filed Critical 미다 가쓰시게
Publication of KR890016769A publication Critical patent/KR890016769A/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/01Modifications for accelerating switching
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0008Arrangements for reducing power consumption
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/08Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices
    • H03K19/094Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors
    • H03K19/0944Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET
    • H03K19/09448Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using semiconductor devices using field-effect transistors using MOSFET or insulated gate field-effect transistors, i.e. IGFET in combination with bipolar transistors [BIMOS]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Bipolar Integrated Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음

Description

바이폴라트랜지스터와 MOSFET의 복합으로 형성된 논리회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 적용된 고속 논리집적회로에 포함되는 바이폴라 MOS논리회로의 1실시예를 도시한 회로도. 제 2 도는 제 1 도의 바이폴라 MOS논리회로의 동작을 설명하기 위한 특성도. 제 3 도는 본 발명이 적용된 고속논리 집적회로에 포함되는 바이폴라 CMOS논리회로의 다른 실시예를 도시한 회로도.

Claims (19)

  1. 제1 및 제 2 의 전원전압이 공급되는 제1 및 제 2 의 전원단자, 출력단자, 입력신호가 공급되는 적어도 하나의 입력단자, 상기 제 1 의 전원단자와 상기 출력단자사이에 결합된 부하수단, 상기 출력단자에 결합된 컬렉터, 소정의 전압이 공급되는 베이스및 에미터를 갖도록 결합된 제 1 의 바이폴라 트랜지스터, 상기 바이폴라 트랜지스터의 에미터와 상기 제 2 의 전원단자 사이에 결합된 소오스 및 드레인경로 및 상기 입력단자에 결합된 게이트를 갖도록 결합된 제 1 의 MOSFET를 포함하는 논리회로.
  2. 특허청구의 범위 제 1 항에 있어서, 상기입력단자는 여러개 마련되고, 상기 논리회로는 또 상기 제 1 의 MOSFET의 소오스및 드레인경로와 상기 제 2 의 전원단자사이에 결합된 소오스 및 드레인 경로 및 상기 제 1 의 MOSFET의 게이트 결합된 것과 다른 입력단자에 공급되는 입력신호를 받도록 결합된 게이트를 갖도록 결합된 제 2 의 MOSFET를 포함하는 논리회로.
  3. 특허청구의 범위 제 1 항에 있어서, 상기 입력단자는 여러개 마련되고, 상기 논리회로는 또 상기 제 1 의 바이폴라 트랜지스터의 에미터와 상기 제 2 의 전원단자사이에 결합된 소오스 및 드레인경로 및 상기 제 1 의 MOSFET의 게이트에 결합된 것과 다른 입력단자에 공급되는 입력신호를 받도록 결합된 게이트를 갖도록 결합된 제 2 의 MOSFET를 포함하는 논리회로.
  4. 특허청구의 범위 제 3 항에 있어서, 또 상기 제 1 의 전원단자와 상기 출력단자사이에 결합되어 불포화영역내에서의 동작으로부터 상기 제 1 의 바이폴라 트랜지스터를 방지하는 다이오드수단을 포함하는 논리회로.
  5. 특허청구의 범위 제 1 항에 있어서, 또 출력, 상기 제 1 의 전원단자와 상기 출력사이에 결합된 에미터 및 컬렉터경로와 상기 출력단자에 결합된 베이스를 갖도록 결합된 제 2 의 바이폴라 트랜지스터를 포함하는 논리회로.
  6. 특허청구의 범위 제 1 항에 있어서, 또 상기 출력과 상기 제 2 의 전원단자사이에 결합된 전류원 수단을 포함하는 논리회로.
  7. 특허청구의 범위 제 5 항에 있어서, 또 상기 출력과 상기 제 2 의 전원단자사이에 결합된 소오스 및 드레인경로와 상기 제 2 의 바이폴라 트랜지스터의 베이스에결합된 게이트를 갖도록 결합된 출력 MOSFET를 포함하고, 상기 제 2 의 바이폴라 트랜지스터와 상기 출력 MOSFET는 서로 상보적으로 동작되는 논리회로.
  8. 특허청구의 범위 제 1 항에 있어서, 또 상기 출력단자의 출력신호를 받고, 상기 출력신호를 받은 것에 응답해서 출력회로의 출력용량의 충전및 방전중의 하나를 실행하기 위한 출력회로를 포함하는 논리회로.
  9. 특허청구의 범위 제 1 항에 있어서, 또 상기 입력단자는 여러개 마련되고, 상기 논리회로는 또 상기 제 1 의 전원단자와상기 제 1 의 바이폴라 트랜지스터의 에미터사이에 결합된 에미터 및 컬렉터 경로와 상기 제 1 의 MOSFET의 게이트에 결합된 것과 다른 입력단자에서 공급되는 입력신호를 받도록 결합된 베이스를 갖도록 결합된 바이폴라 트랜지스터를 포함하는 논리회로.
  10. 입력단자에서 입력신호를 받아 출력단자에서 ECL레벨의 출력신호를 발생하는 논리회로를 포함하며, 상기 논리회로는 전류신호에 따라서 전압신호로 전류신호를 변환하고, 상기 출력단자와 회로소자의 제 1 의 전원전압이 공급되는 제 1 의 전원단자사이에 결합되는 부하수단, 소정의 전압을 받도록 결합된 베이스, 상기 출력단자에 결합된 컬렉터 및 에미터를 갖는 제 1 의 바이폴라 트랜지스터와, 각각의 상기 입력신호를 받도록 결합된 게이트, 상기 제1의 바이폴라 트랜지스터의 에미터와 상기 회로소자의 제 2 의 전원전압이 공급되는 제 2 의 전원단자 사이에 결합된 소오스 및 드레인경로를 갖고, 상기 제 1 의 전원전압은 상기 제 2 의 전원전압보다 더 높은 여러개의 MOSFET로 구성되는 반도체 직접회로장치.
  11. 특허청구의 범위 제10항에 있어서, 상기 제 1 의 바이폴라 트랜지스터는 NPN형이고, 상기 여러개의 MOSFET는 N채널형인 것을 특징으로 하는 반도체 집적회로장치.
  12. 특허청구의 범위 제10항에 있어서, 상기 여러개의 MOSFET의 소오스 및 드레인경로는 상기 제 1 의 바이폴라 트랜지스터의 에미터와 상기 제 2 의 전원단자 사이에 직렬로 결합되는 것을 특징으로 하는 반도체 집적회로장치.
  13. 특허청구의 범위 제10항에 있어서, 상기 여러개의 MOSFET의 소오스 및 드레인경로는 상기 제 1 의 바이폴라트랜지스터의 에미터와 상기 제 2 의 전원 단자사이에 병렬로 결합되는 것을 특징으로 하는 반도체 집적회로장치.
  14. 특허청구의 범위 제10항에 있어서, 또 상기 출력단에 결합된 베이스, 상기 제 2 의 전원단자에 결합된 컬렉터 및 출력을 발생하는 에미터를 갖도록 결합된 제 2 의 바이폴라 트랜지스터를 포함하는 반도체 집적회로장치.
  15. 각각의 입력단자에서 입력신호를 받기 위해 서로 결합되어 출력단자에서 ECL레벨의 출력신호를 발생하는 여러개의 논리회로를 포함하며, 상기 각각의 논리회로는 전류신호에 따라서 전압신호로 전류신호를 변환하고, 상기 출력단자와 회로소자의 제 1 의 전원전압을 공급되는 제 1 의 전원단자사이에 결합되는 부하수단, 소정의 전압을 받도록 결합된 베이스, 상기 출력단자에 결합된 컬렉터및 에미터를 갖는 제 1 의 바이폴라 트랜지스터와 상기 입력신호를 받도록 결합된 게이트, 상기 제 1 의 바이폴라 트랜지스터의 에미터와 상기 회로소자의 제 2 의 전원전압이 공급되는 제 2 의 전원 단자사이에 결합된 소오스 및 드레인경로를 갖고, 상기 제 1 의 전원전압은 상기 제 2 의 전원전압보다 더 높은 여러개의 MOSFET로 구성되는 반도체 집적회로장치.
  16. 특허청구의 범위 제15항에 있어서, 상기 제 1 의 바이폴라 트랜지스터는 NPN형이고, 상기 여러개의 MOSFET는 N채널형인 것을 특징으로 하는 반도체 집적회로장치.
  17. 특허청구의 범위 제15항에 있어서, 상기 여러개의 MOSFET의 소오스 및 드레인경로는 상기 제 1 의 바이폴라 트랜지스터의 에미터와 상기 제 2 의 전원단자 사이에 직렬로 결합되는 것을 특징으로 하는 반도체 집적회로장치.
  18. 특허청구의 범위 제15항에 있어서, 상기 여러개의 MOSFET의 소오스 및 드레인 경로는 상기 제 1 의 바이폴라 트랜지스터의 에미터와 상기 제 2 의 전원단자사이에 병렬로 결합되는 것을 특징으로 하는 반도체 집적회로장치.
  19. 특허청구의 범위 제15항에 있어서, 또 상기 출력단자에 결합된 베이스, 상기 제 2 의 전원단자에 결합된 컬렉터 및 출력을 발생하는 에미터를 갖도록 결합된 제 2 의 바이폴라 트랜지스터를 포함하는 반도체 집적회로장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019890004596A 1988-04-12 1989-04-07 바이폴라트랜지스터와 mosfet의 복합으로 형성된 논리회로 KR890016769A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP63089620A JPH01261023A (ja) 1988-04-12 1988-04-12 半導体集積回路装置
JP63-89620 1988-04-12

Publications (1)

Publication Number Publication Date
KR890016769A true KR890016769A (ko) 1989-11-30

Family

ID=13975798

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890004596A KR890016769A (ko) 1988-04-12 1989-04-07 바이폴라트랜지스터와 mosfet의 복합으로 형성된 논리회로

Country Status (3)

Country Link
US (1) US4977338A (ko)
JP (1) JPH01261023A (ko)
KR (1) KR890016769A (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3929351C1 (ko) * 1989-09-04 1990-10-11 Siemens Ag, 1000 Berlin Und 8000 Muenchen, De
JPH04200013A (ja) * 1990-11-29 1992-07-21 Hitachi Ltd 論理回路
JPH07123225B2 (ja) * 1992-03-26 1995-12-25 日本電気株式会社 ワイヤードオア論理回路
US5245225A (en) * 1992-04-24 1993-09-14 International Business Machines Corporation High performance BiFET complementary emitter follower logic circuit
JP4658699B2 (ja) * 2005-06-09 2011-03-23 Okiセミコンダクタ株式会社 最大電圧検出回路及び最小電圧検出回路
CN104267776B (zh) * 2014-10-16 2016-02-17 圣邦微电子(北京)股份有限公司 输出电压上升时间恒定控制电路

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4453095A (en) * 1982-07-16 1984-06-05 Motorola Inc. ECL MOS Buffer circuits
JPS5927569A (ja) * 1982-08-06 1984-02-14 Hitachi Ltd 半導体スイツチ素子
DE3240778A1 (de) * 1982-11-04 1984-05-10 Siemens AG, 1000 Berlin und 8000 München Elektronischer schalter
US4586004A (en) * 1983-06-27 1986-04-29 Saber Technology Corp. Logic and amplifier cells
US4645951A (en) * 1983-08-31 1987-02-24 Hitachi, Ltd. Semiconductor integrated circuit having a C-MOS internal logic block and an output buffer for providing ECL level signals

Also Published As

Publication number Publication date
US4977338A (en) 1990-12-11
JPH01261023A (ja) 1989-10-18

Similar Documents

Publication Publication Date Title
US4769561A (en) Bipolar transistor-field effect transistor composite circuit
US6407594B1 (en) Zero bias current driver control circuit
US4694202A (en) Bi-MOS buffer circuit
KR840007326A (ko) 반도체 직접회로
US4888504A (en) Bidirectional MOSFET switching circuit with single gate bias
KR840006112A (ko) 레벨 변환 입력 회로
KR880010576A (ko) 논리회로
KR890000959A (ko) 출력 인터페이스 회로
KR910006513B1 (ko) 바이폴라-상보형 금속산화물 반도체 인버터
KR960012719A (ko) 전압 클램프 회로와 클램프 해제 회로를 갖는 BiCMOS 푸쉬-풀 형 논리 장치
EP0196113A2 (en) Tri-state buffer circuit
KR860003712A (ko) 논리게이트 회로
KR890009004A (ko) 바이폴라-cmos 회로
KR890016665A (ko) 바이플라 트랜지스터와 mosfet를 갖는 반도체집적회로
KR890016769A (ko) 바이폴라트랜지스터와 mosfet의 복합으로 형성된 논리회로
US4806797A (en) bi-CMOS buffer cascaded to CMOS driver having PMOS pull-up transistor with threshold voltage greater than VBE of bi-CMOS bipolar pull-up transistor
KR870009478A (ko) 입력회로
KR910013731A (ko) Ttl 게이트 전류원 제어형과 구동 및 클램프회로와 함께 사용하는 고속 ecl/cml-ttl트랜슬레이터 회로
KR970060218A (ko) 단일의 전하 인출 트랜지스터를 갖는 논리 회로 및 이를 사용한 반도체 집적 회로
US5631580A (en) BICMOS ECL-CMOS level converter
US5124582A (en) Bi-cmos circuit with high-speed active pull-down output currents
KR890007503A (ko) 반도체집적회로
US5066874A (en) Signal output circuit having bipolar transistor in output stage and arranged in cmos semiconductor integrated circuit
KR910014944A (ko) 반도체 집적회로장치
KR960027300A (ko) BiMOS형 전류 스위치 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid