KR890006229Y1 - 소형 tv/radio 겸용 세트의 전원 공급 절환회로 - Google Patents

소형 tv/radio 겸용 세트의 전원 공급 절환회로 Download PDF

Info

Publication number
KR890006229Y1
KR890006229Y1 KR2019860014154U KR860014154U KR890006229Y1 KR 890006229 Y1 KR890006229 Y1 KR 890006229Y1 KR 2019860014154 U KR2019860014154 U KR 2019860014154U KR 860014154 U KR860014154 U KR 860014154U KR 890006229 Y1 KR890006229 Y1 KR 890006229Y1
Authority
KR
South Korea
Prior art keywords
output
flip
flop
gate
terminal
Prior art date
Application number
KR2019860014154U
Other languages
English (en)
Other versions
KR880007112U (ko
Inventor
윤상균
Original Assignee
삼성전자주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 한형수 filed Critical 삼성전자주식회사
Priority to KR2019860014154U priority Critical patent/KR890006229Y1/ko
Publication of KR880007112U publication Critical patent/KR880007112U/ko
Application granted granted Critical
Publication of KR890006229Y1 publication Critical patent/KR890006229Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

내용 없음.

Description

소형 TV/RADIO 겸용 세트의 전원 공급 절환회로
본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
5 : 스위치회로 10 : 선택회로
15 : 구동회로 20 : 표시부
FF1-FF3: 플립플롭 N1-N5: 노아게이트
I1-I5: 인버터 Q1-Q10: 트랜지스터
R1-R11: 저항 LED1-LED5: 발광다이오드
AN1: 앤드게이트 OR : 오아게이트
본 고안은 하나의 스위치를 접점 시킴에 따라 변하는 플립플롭의 출력을 이용하여 세트의 각단에 전원을 공급할 수 있도록한 소형 TV/RADIO 겸용 세트의 전원공급 절환회로에 관한 것이다.
종래의 전원 공급 회로는 여러개의 스위치를 이용하여 전원을 공급해주도록 구성하므로써 회로가 복잡해지는 단점이 있으며, 특히 소형 텔레비젼 겸용 라이도 세트의 경우에 있어서 이러한 스위치를 이용한 전원 공급회로 채택할 경우에는 스위치가 외부로 돌출되어 미관상 수려하지 못하고 또한 세트의 소형화에 많은 장애요인이 되는 원인이 되는 것이다.
본 고안은 이와같은 점을 감안하여 하나의 접점 스위치만으로 원하는 기능의 회로에 전원을 손귑게 공급해 주도록한 소형 TV/RADIO겸용 세트의 전원 공급절환 회로로써 접점 스위치(SW1)의 동작으로 스위치 회로의 출력을 변화시켜 선택회로를 통한 구동회로의 출력을 변화시킴으로써 원하는 기능의 각단에 전원을 공급해 줄 수 있도록 한 것이다.
이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.
전원(B+)를 플립플롭(FF1)의 입력단자(K)와 플립플롭(FF2)(FF3)의 입력단자(J)(K)에 인가시킴과 동시에 접점 스위치(SW1)를 통하여 플립플롭(FF1)의 클럭단자(CK)와 앤드게이트(AN1)의 입력측에 인가되게 연결하고 플립플롭(FF1)의 출력단자 (Q)는 플립플롭(FF2)의 클럭단자(CK)에 연결하여 플립플롭(FF2)의 출력단자(Q)는 앤드게이트(AN1)의 출력과 함께 오아게이트(OR)에 연결하고 플립플롭(FF3)의 출력단자(Q)는 앤드게이트(AN1)의 입력측에 연결하며 출력단자는 플립플롭(FF1)의 입력단자(J)에 연결하여 스위치회로(5)를 구성한다.
그리고 플립플롭(FF1)의 출력단자(Q)의 출력이 노아게이트(N1)(N2)(N5)에 인가됨과 동시에 인버터(I1)(I2)를 통하여 노아게이트(N2)(N4)에 인가되게 연결하고 플립플롭(FF2)의 출력단자(Q1)의 출력은 노아게이트(N1)(N2)(N5)에 인가시킴과 동시에 인버터(I2)(I1)를 통하여 노아게이트(N3)(N4)에 인가되게 연결하며 플립플롭(FF3)의 출력단자(Q)의 출력은 노아게이트(N1)(N2)(N3)(N4)에 인가됨과 동시에 인버터(I5)를 통하여 노아게이트(N5)에 인가되게 선택회로(10)를 구성한다.
또한 노아게이트(N1-N5)의 출력이 에미터가 접지된 트랜지스터(Q1-Q5)의 베이스에 인가되게 연결하고 트랜지스터(Q1-Q5)의 콜렉터측에 저항(R1-R5)을 통하여 에미터 측으로 전원(Vcc)이 인가되는 트랜지스터(Q6-Q10)의 베이스를 연결하므로써 구동회로(15)를 구성한다.
그리고 트랜지스터(Q6-Q10)의 콜렉터측에 저항(R6-R10)을 통하여 발광다이오드(LED1-LED5)를 연결하므로써 표시부(20)를 구성한다.
또한 트랜지스터(Q6)의 콜렉터 출력이 튜너의 VHF로우 단자(VL)에 공급됨과 동시에 다이오드(D1)를 통하여 TV메인 새시와 튜너 B+단자에 공급되게 구성하고 트랜지스터(Q7)의 콜렉터 출력은 튜너의 VHF하이단자(VH)에 공급됨과 동시에 다이오드(D2)를 통하여 TV메인샤시와 튜너 B+단자에 공급되게 구성하여 트랜지스터(Q8)의 콜렉터 출력은 튜너의 UHF단자에 공급됨과 동시에 다이오드(D3)를 통하여 TV메인샤시와 튜너 B+단자에 공급되게 구성한다.
그리고 트랜지스터(Q9)의 콜렉터 출력이 AM단자에 인가되게 구성하고 트랜지스터(Q10)의 콜렉터 출력은 FM단자에 인가되게 구성한다.
이와 같이 구성된 본 고안에서 초기 전원(B+)을 인가하면 플립플롭(FF1)(FF2)(FF3)의 출력단자(Q)는 로우레벨이 되고 플립플롭(FF3)의 출력단자는 하이 레벨이 되어 플립플롭(FF1)의 입력단자(J)에 인가된다.
그리고 플립플롭(FF1)(FF2)(FF3)의 출력단자(Q)에서 로우 레벨이 출력되어 노아게이트(N1-N5)에 동시에 인가되나 노아게이트(N1)를 제외한 다른 노아게이트(N2-N5)의 출력은 인버터(I1-I5)에 의한 하이레벨이 인가되므로 로우 레벨 출력되고 노아게이트(N1)만이 하이 레벨을 출력시키게 된다.
따라서 노아게이트(N1)의 하이 레벨 출력이 트랜지스터(Q1)에 인가됨으로 트랜지스터(Q1)는 "온"상태가 되고 이에 따라 트랜지스터(Q1)가 "온"되므로써 튜너의 VHF로우단자(VL)에 전압을 인가하고 다이오드(D1)를 통하여 튜너 B+단자와 TV메인샤시에 전원을 공급하게 된다.
이때 트랜지스터(Q6)가 "온"됨으로 저항(R6)을 통하여 발광다이오드(LED1)에 전원이 인가되어 발광 다이오드(LED1)가 "온"상태가 되며 이때의 상태가 VHF로우 상태임을 나타낸다.
또한 스위치(SW1)를 한번 눌렀다 때면 플립플롭(FF1)의 클럭단자(CK)에 펄스를 가해주게 되어 플립플롭(FF1)의 출력은 하이 레벨 상태로 되며 플립플롭(FF2)(FF3)의 출력은 로우 레벨을 유지한다.
따라서 플립플롭(FF1)의 출력은 각 노아게이트(N1-N5)에 인가되고 플립플롭(FF2)의 클럭단자(CK)에 인가되어 플립플롭(FF2)이 동작 대기 상태를 가지게 한다.
이와 같이 플립플롭(FF1)이 하이 레벨을 유지하고 플립플롭(FF2)(FF3)이 로우 레벨을 유지하므로써 노아게이트(N1)(N3)(N4)(N5)는 로우 레벨을 출력시키고 노아게이트(N2)는 플립플롭(FF1)(FF2)(FF3)의 출력에 의하여 하이 레벨을 출력시키게 된다.
따라서 트랜지스터(Q2)를 제외한 트랜지스터(Q1)(Q3)(Q4)(Q5)는 베이스 전위가 로우 레벨 이므로 오프 상태가 되고 이에 따라 트랜지스터(Q6)(Q8)(Q9)(Q10)도 오프상태가 된다.
그러나 트랜지스터(Q2)가 "온"됨으로 트랜지스터(Q7)도 온되어 튜너 VHF하이단자(VH)에 전원을 인가하고 다이오드(D2)를 통하여 TV메인샤시와 튜너 B+에 전원을 공급하게 되며 트랜지스터(Q7)가 "온"되므로써 저항(R7)을 통하여 발광다이오드(LED2)에 전원을 인가하여 발광다이오드(LED2)는 "온"상태가 되어 이때에는 VHF하이 상태임을 표시해주게 된다.
두번째로 스위치(SW1)를 눌렀다 때면 플립플롭(FF1)의 클럭단자(CK)에 펄스가 인가되어 플립플롭(FF1)의 출력은 로우레벨이 되고 플립플롭(FF1)이 이전의 하이 레벨에서 로우 레벨로 반전되므로 플립플롭(FF2)의 출력은 하이 레벨을 가지고 플립플롭의 출력단자(Q)의 출력은 여전히 로우 레벨을 유지하게 되며 플립플롭(FF3)의 출력단자의 출력은 하이 레벨 상태가 되어 계속 플립플롭(FF1)의 입력단자(J)에 인가된다.
이와같이 플립플롭(FF1)이 로우 레벨, 플립플롭(FF2)이 하이레벨, 플립플롭(FF3)의 출력단자(Q)가 로우레벨이 출력되므로 각각의 출력은 각각의 노아게이트(N1-ON5)의 입력단에 인가된다.
따라서 노아게이트(N1)(N2)(N4)(N5)의 출력은 로우 레벨이 되고 노아게이트(N3)의 출력만 하이 레벨을 유지하여 트랜지스터(Q3)의 베이스에 인가되므로써 트랜지스터( Q3)는 "온"된다.
그리고 트랜지스터(Q3)가 "온"됨으로 트랜지스터(Q8)도 "온"되어 튜너 UHF단자에 전원을 공급하며 다이오드(D3)를 통하여 튜너 B의 TV메인샤시에 전원을 공급하게 된다.
이때 트랜지스터(Q8)가 "온"됨으로 저항(R8)을 통하여 전원이 인가되어 발광다이오드(LED3)가 "온" TV가 UHF상태임을 나타나게 되며 노아게이트(N5)를 제외한 다른 노아게이트는 출력이 로우 레벨 상태가 되어 구동 트랜지스터(Q1)(Q2)(Q4)(Q5)는 전부 "오프"상태가 되므로써 전원 공급이 이루어지지 않게 된다.
세번째로 스위치(SW1)를 눌렀다 때면 플립플롭(FF1)의 출력은 반전되어 하이 레벨을 출력시키며 플립플롭(FF2)의 클럭단자(CK)는 펄스파로 인가된 플립플롭(FF1)의 출력이 로우레벨에서 하이 레벨로 바뀜으로 여전히 이전의 출력 상태인 하이 레벨을 유지한다.
그리고 플립플롭(FF1)은 클럭단자(CK)은 여전히 하이 레벨상태이므로 플립플롭(FF3)의 출력도 로우 레벨을 유지하게 된다.
따라서 각 플립플롭(FF1)(FF2)(FF3)의 출력에 따라 각각의 노아게이트(N1)(N2)(N3)(N5)의 출력은 로우레벨이 되며 노아게이트(N4)만 하이레벨의 출력을 가지게 된다.
그러므로 노아게이트(N1)(N2)(N3)(N5)에 연결된 트랜지스터(Q1)(Q2)(Q3)(Q5)는 오프 상태가 되며 트랜지스터(Q4)는 노아게이트(N4)의 출력이 하이 레벨 이므로 "온"상태가 된다.
그리고 트랜지스터(Q4)가 "온"상태가 됨으로 트랜지스터(Qp)가 "온"상태가 되어 AM단에 전원을 공급한다.
이에따라 저항(R9)을 통해 전원이 발광다이오드(LED4)에 인가되어 발광다이오드(LED4)을 "온"시켜 이때의 상태가 AM상태임을 나타내게 된다.
네번째로 스위치(SW1)를 눌렀다 때면 플립플롭(FF1)은 반전되어 로우 레벨의 출력을 가지며 플립플롭(FF2)의 클럭단은 플립플롭(FF1)의 출력이 하이 레벨에서 로우 레벨로 반전되므로 클럭펄스를 인가해준 결과가 되어 플립플롭(FF2)의 출력단자(Q)는 로우 레벨을 출력시키게된다.
그리고 플립플롭(FF2)이 하이 레벨에서 로우 레벨로 반전된 출력을 가짐으로 플립플롭(FF3)의 클럭단에 펄스를 인가한 결과가 되어 플립플롭(FF3)의 출력단자(Q)의 출력은 로우레벨에서 하이 레벨로 반전된다.
이때 플립플롭(FF3)의 출력단자(Q)는 로우 레벨을 가져 플립플롭(FF1)의 입력단자(J)에 로우 레벨을 인가하여 출력단자(Q)는 앤드게이트(AN1)의 입력에 하이 레벨을 인가시켜 준다.
따라서 플립플롭(FF1)의 출력이 로우 레벨 플립플롭(FF2)의 출력이 로우 레벨, 플립플롭(FF3)의 출력이 하이 레벨 이되므로써 노아게이트(N1)(N2)(N3)(N4)의 출력은 로우 레벨이 되고 노아게이트(N5)의 출력은 하이 레벨이 된다.
그러므로 트랜지스터(Q5)가 "온"되고 트랜지스터(Q5)의 "온"으로 트랜지스터(Q10)가 "온"되어 FM단에 전원을 공급하게 된다.
이때 FM단에 전원이 공급됨에 따라 저항(R10)을 통하여 발광다이오드(LED5)에 전원이 공급되어 발광다이오드(LED5)는 "온"상태가 되어 이때의 상태가 FM동작상태임을 나타내 주게된다.
다섯번째로 스위치(SW1)를 누르면 플립플롭(FF1)의 클럭단자(CK)에 펄스가 인가되나 플립플롭(FF1)의 입력단자(J)에 로우 레벨이 걸려 있어 출력은 로우 레벨이 되며 플립플롭(FF1)의 출력이 로우 레벨을 계속 유지하므로 플립플롭(FF2)의 출력단자(Q)도 로우 레벨이 된다.
그리고 플립플롭(FF3)의 출력단자(Q)가 하이 레벨로 앤드게이트(AN1)에 인가되나 스위치(SW1)를 눌렀다 땔때 하이 레벨에서 로우 레벨로 펄스가 변동되므로써 앤드게이트(AN1)의 출력은 로우 레벨 상태로 오아게이트(OR)에 인가된다.
이때 오아게이트(OR)의 입력은 펄스가 하이 레벨 일때는 하이 레벨 상태를 가지나 로우레벨로 반전될때 동시에 로우 상태로 반전되므로써 플립플롭(FF9)의 클럭단자(CK)에 하나의 펄스를 가해준 상태가 되어 플립플롭(FF3)의 출력단자(Q)는 로우 레벨로되며 출력단자는 하이 레벨 상태가 되어 플립플롭(FF1)의 입력단자(J)에 인가된다.
즉 초기 상태로 되돌아 가게된다.
이상에서와 같이 본 고안은 접점 스위치(SW1)의 누름 동작으로 플립플롭(FF1-FF3)의 출력을 변화시켜 선택회로(10)을 통한 구동회로의 트랜지스터(Q1-Q10)를 선택적으로 구동시켜 원하는 기능에 전원을 공급해줌과 동시에 발광다이오드(LED1-LED5)로써 표시해 주도록한 것으로써 접점 스위치만으로 원하는 기능에 전원을 공급할 수 있어 복잡한 회로를 개선하고 외부로 돌출된 스위치를 제거하여 제품의 소형화를 기할 수 있으며 특히 디자인상의 다양한 변화를 줄 수 있는 효과가 있는 것이다.

Claims (1)

  1. 접점 스위치(SW1)로 오아게이트(OR)의 앤드게이트(AN1)가 연결된 플립플롭(FF1-FF3)의 출력을 변화시키도록 스위치 회로(5)를 구성하고 스위치 회로(5)의 출력이 인버터(I1-I5)와 노아게이트(N1-N5)로 구성된 선택회로(10)를 통하여 저항(R1-R5)과 트랜지스터(Q1-Q10)로 구성된 구동회로(15)를 선택적으로 동작시키도록 구성한후 구동회로(15)의 출력이 저항(R6-R10)과 발광다이오드(LED1-LED5)로 구성된 표시부(20)에 인가됨과 동시에 각 기능 단자에 인가되게 구성한 소형 TV/RADIO겸용 세트의 전원 공급 절환회로.
KR2019860014154U 1986-09-10 1986-09-10 소형 tv/radio 겸용 세트의 전원 공급 절환회로 KR890006229Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860014154U KR890006229Y1 (ko) 1986-09-10 1986-09-10 소형 tv/radio 겸용 세트의 전원 공급 절환회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860014154U KR890006229Y1 (ko) 1986-09-10 1986-09-10 소형 tv/radio 겸용 세트의 전원 공급 절환회로

Publications (2)

Publication Number Publication Date
KR880007112U KR880007112U (ko) 1988-05-31
KR890006229Y1 true KR890006229Y1 (ko) 1989-09-18

Family

ID=19255685

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860014154U KR890006229Y1 (ko) 1986-09-10 1986-09-10 소형 tv/radio 겸용 세트의 전원 공급 절환회로

Country Status (1)

Country Link
KR (1) KR890006229Y1 (ko)

Also Published As

Publication number Publication date
KR880007112U (ko) 1988-05-31

Similar Documents

Publication Publication Date Title
KR970067076A (ko) 액정 표시 장치
JPH0583004B2 (ko)
KR890006229Y1 (ko) 소형 tv/radio 겸용 세트의 전원 공급 절환회로
JP2547893B2 (ja) 論理回路
JP2000134047A (ja) 信号レベル変換回路
KR910010874A (ko) 출력회로
KR900011295Y1 (ko) 전자 튜너의 밴드 절환회로
US5113419A (en) Digital shift register
KR900004874Y1 (ko) 영상 스위칭 회로
KR950008531Y1 (ko) 아날로그 신호의 선택 스위칭회로
KR920006111Y1 (ko) 모드 지정 점멸 회로
JPH0738582B2 (ja) BiCMOS TTLレベル駆動回路
SU1525871A1 (ru) Синхронный Д-триггер
JPS5941649Y2 (ja) チュ−ナ切換回路
KR960014151B1 (ko) 전자식 파우어 스위치를 가진 모니터
JPS62281516A (ja) トライステ−ト信号−バイナリ信号変換回路
KR890006922Y1 (ko) Av튜너의 형광 표시회로
KR900011174Y1 (ko) 단일 입력 다단 전자 스위치
KR0161472B1 (ko) 디코더 회로
JPH06303117A (ja) スタートアップ回路
KR910007184Y1 (ko) 영상. 음성 신호의 독립 전환회로
KR900011139A (ko) 튜너의 혼합단 제어용 발진기
KR920002672B1 (ko) 전류스위치회로
KR880002128Y1 (ko) 전자식 동기신호 전환회로
JP2855796B2 (ja) 半導体出力回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19920826

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee