KR890004486A - 버퍼회로 - Google Patents

버퍼회로 Download PDF

Info

Publication number
KR890004486A
KR890004486A KR1019880009593A KR880009593A KR890004486A KR 890004486 A KR890004486 A KR 890004486A KR 1019880009593 A KR1019880009593 A KR 1019880009593A KR 880009593 A KR880009593 A KR 880009593A KR 890004486 A KR890004486 A KR 890004486A
Authority
KR
South Korea
Prior art keywords
output terminal
voltage
input
coupled
electrode
Prior art date
Application number
KR1019880009593A
Other languages
English (en)
Other versions
KR970000156B1 (ko
Inventor
제이.유 루이
알.보만 알랜
Original Assignee
빈센트 죠셉로너
모토로라 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 빈센트 죠셉로너, 모토로라 인코포레이티드 filed Critical 빈센트 죠셉로너
Publication of KR890004486A publication Critical patent/KR890004486A/ko
Application granted granted Critical
Publication of KR970000156B1 publication Critical patent/KR970000156B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00361Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

버퍼회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 버퍼에 의해 공급된 전류의 변화를 시간비율로 나타낸 모양의 다이어그램. 제4도는 본 발명의 앞선 실시예에 따른 출력버퍼의 회로 다이어그램.

Claims (3)

  1. 버퍼회로에 있어서, 출력단자에 결합되고 입력을 갖는것과, 상기 출력단자에 전압레벨을 변화하기 위한 상기 입력에 전압레벨과 비례하는 출력단자와 제1전원단자 사이에 전류를 통과시키기 위한 구동수단과, 상기 구동수단의 입력과 제2전원단자 사이에 직렬로 결합되고, 입력신호를 수신하기 위해 제어전극을 갖는 제1트랜지스터와 제1저항과, 상기 출력단자와 제1저항긱에 결합되고, 상기 출력단자의 전압에 비례한 제1저항기와 병렬로 연결된 저항을 제공하기 위한 임피던스 수단을 구비하는 것을 특징으로 하는 버퍼회로.
  2. 제1항에 있어서, 제1저항기가 제1전극과 제2전극을 가지며, 상기 임피던스 수단이 출력단자에 전압을 표시하는 전압에 감지신호를 제공하기 위해 출력단자에 결합된 감지수단과, 제1저항기의 제1전극에 결합된 제1전류전극과 제1전항기의 제2전극에 결합된 제2전류전극과, 상기 감지신호를 수신하기 위한 제어전극을 갖는 제2트랜지스터를 구비하는 것을 특징으로 하는 버퍼회로.
  3. 리이드를 갖는 패키지에 포함된 전기회로를 포함하는 칩을 구비하는 집적회로에 있어서, 제1리드는 칩의 제1전원단자에 접속되고, 제2리드는 칩의 제2전원단자에 접속되고, 제3리드는 칩의 출력단자에 접속되고, 제1 및 제2리드가, 상기 출력단자의 전압레벨을 변화하기 위해 상기 입력의 전압레벨에 비례하는 출력단자와 제1전원단자 사이에 전류를 흐르기 위한, 입력을 갖고 출력단자에 결합된 수동수단과, 출력단자 전압을 표시하는 전압에 감지신호를 제공하기 위한, 출력단자에 결합된 감지수단과, 감지신호의 전압에 의해 변조된 변황의 비율에, 데이터 신호를 수신에 대한 응답에 있어서, 구동수단의 입력에 전압을 공급하기 위한 감지 신호를 수신하기 위해 제2입력과 데이터신호를 수신하기 위해 제1입력을 갖는 제어수단을 구비하는 칩에 있어서, 버퍼회로, 인덕턴스를 갖는 것을 특징으로 하는 집적회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019880009593A 1987-08-04 1988-07-29 버퍼 회로 KR970000156B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US081,194 1987-08-04
US081194 1987-08-04
US07/081,194 US4800298A (en) 1987-08-04 1987-08-04 Output buffer for improving di/dt

Publications (2)

Publication Number Publication Date
KR890004486A true KR890004486A (ko) 1989-04-22
KR970000156B1 KR970000156B1 (ko) 1997-01-04

Family

ID=22162675

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880009593A KR970000156B1 (ko) 1987-08-04 1988-07-29 버퍼 회로

Country Status (3)

Country Link
US (1) US4800298A (ko)
JP (1) JPS6451822A (ko)
KR (1) KR970000156B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225360B1 (en) 1998-06-20 2001-05-01 Kwang Kim Method and system for recovering polyethylene from waste resin-compounds

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4959563A (en) * 1988-06-29 1990-09-25 Texas Instruments Incorporated Adjustable low noise output circuit
US4991145A (en) * 1988-08-03 1991-02-05 Rabbit Systems, Inc. Infra-sonic detector and alarm with self adjusting reference
US4906867A (en) * 1988-11-09 1990-03-06 Ncr Corporation Buffer circuit with load sensitive transition control
US5010256A (en) * 1989-02-21 1991-04-23 United Technologies Corporation Gate output driver using slew-rate control
US4958086A (en) * 1989-05-08 1990-09-18 Motorola, Inc. Low di/dt output buffer with improved speed
US5013940A (en) * 1989-11-03 1991-05-07 Cypress Semiconductor Corporation Multi stage slew control for an IC output circuit
US4991140A (en) * 1990-01-04 1991-02-05 Motorola, Inc. Integrated circuit memory with improved di/dt control
JP2671538B2 (ja) * 1990-01-17 1997-10-29 松下電器産業株式会社 入力バッファ回路
US5028817A (en) * 1990-06-14 1991-07-02 Zoran Corporation Tristable output buffer with state transition control
US5097149A (en) * 1990-07-02 1992-03-17 Micron Technology, Inc. Two stage push-pull output buffer circuit with control logic feedback for reducing crossing current, switching noise and the like
US5155392A (en) * 1990-11-05 1992-10-13 Motorola, Inc. Low di/dt BiCMOS output buffer with improved speed
US5140191A (en) * 1990-11-05 1992-08-18 Molorola, Inc. Low di/dt BiCMOS output buffer with improved speed
US5448188A (en) * 1990-11-30 1995-09-05 Fuji Photo Film Co., Ltd. Signal processing device for providing a signal corresponding to an input signal and for providing a signal which does not correspond to the input signal
EP0496277B1 (en) * 1991-01-23 1997-12-29 Texas Instruments Deutschland Gmbh Output stage for a digital circuit
US5233238A (en) * 1991-12-20 1993-08-03 Vlsi Technology, Inc. High power buffer with increased current stability
US5300828A (en) * 1992-08-31 1994-04-05 Sgs-Thomson Microelectronics, Inc. Slew rate limited output buffer with bypass circuitry
US5426376A (en) * 1993-04-23 1995-06-20 Vlsi Technology, Inc. Noise isolated I/O buffer that uses two separate power supplies
US5534790A (en) * 1994-04-13 1996-07-09 International Business Machines Corporation Current transition rate control circuit
US5656947A (en) * 1996-07-16 1997-08-12 National Semiconductor Corporation Low noise digital output buffer
US5917335A (en) * 1997-04-22 1999-06-29 Cypress Semiconductor Corp. Output voltage controlled impedance output buffer
US6172522B1 (en) * 1998-08-13 2001-01-09 International Business Machines Corporation Slew rate controlled predriver circuit
US6163169A (en) * 1998-08-13 2000-12-19 International Business Machines Corporation CMOS tri-state control circuit for a bidirectional I/O with slew rate control
US7474131B1 (en) * 2000-01-21 2009-01-06 Infineon Technologies Ag Drive circuit
US7888962B1 (en) 2004-07-07 2011-02-15 Cypress Semiconductor Corporation Impedance matching circuit
US8036846B1 (en) 2005-10-20 2011-10-11 Cypress Semiconductor Corporation Variable impedance sense architecture and method
US8648500B1 (en) * 2011-05-18 2014-02-11 Xilinx, Inc. Power supply regulation and optimization by multiple circuits sharing a single supply

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59158608A (ja) * 1983-02-28 1984-09-08 Pioneer Electronic Corp 出力回路
US4613771A (en) * 1984-04-18 1986-09-23 Burroughs Corporation Integrated circuit having three power bases and proportioned parasitic resistive and capacitive coupling to reduce output noise
US4567378A (en) * 1984-06-13 1986-01-28 International Business Machines Corporation Driver circuit for controlling signal rise and fall in field effect transistor processors
US4612466A (en) * 1984-08-31 1986-09-16 Rca Corporation High-speed output driver
US4609834A (en) * 1984-12-24 1986-09-02 Burroughs Corporation Integrated logic circuit incorporating a module which generates a control signal that cancels switching noise
US4622482A (en) * 1985-08-30 1986-11-11 Motorola, Inc. Slew rate limited driver circuit which minimizes crossover distortion
US4638187A (en) * 1985-10-01 1987-01-20 Vtc Incorporated CMOS output buffer providing high drive current with minimum output signal distortion
US4758743A (en) * 1986-09-26 1988-07-19 Motorola, Inc. Output buffer with improved di/dt

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6225360B1 (en) 1998-06-20 2001-05-01 Kwang Kim Method and system for recovering polyethylene from waste resin-compounds

Also Published As

Publication number Publication date
US4800298A (en) 1989-01-24
JPS6451822A (en) 1989-02-28
KR970000156B1 (ko) 1997-01-04

Similar Documents

Publication Publication Date Title
KR890004486A (ko) 버퍼회로
KR920010900A (ko) 반도체지연회로
KR910002115A (ko) 이장 발진기
KR880700513A (ko) 트랜지스터 전력 소비 제한 방법 및 회로
KR880006848A (ko) 집적회로 및 이 회로에 사용하기 적합한 제어수단
KR870009238A (ko) 고전압검출회로
KR870002509A (ko) 온라인 직렬통신 인터페이스
KR870006721A (ko) 반도체 전자회로
KR880001109A (ko) 집적논리회로
KR860007753A (ko) 반도체 집전회로
KR880008336A (ko) 반도체 집적회로 장치
KR860003702A (ko) 시뮬레이트된 트랜지스터/다이오드 및 포락선 검파기
KR920010533A (ko) 액정 구동 장치
KR900013718A (ko) 수직 퓨즈 어레이용 고속 ecl입력 버퍼
KR880004564A (ko) 반도체 집적회로
KR840001015A (ko) 가변전자 임피던스 회로 장치
KR910012974A (ko) 카드형 반도체 장치
KR880002063A (ko) 회로 장치
KR910005574A (ko) 정 전압회로
KR870008441A (ko) 파워 인터페이스 회로
KR910010705A (ko) 반도체집적회로
KR920009033A (ko) 제어 전압이 증가함에 따라 출력이 감소하는 구분(區分)적 전류원
KR890004498A (ko) 논리회로
KR920003629A (ko) 바이어스 전압발생회로 및 연산증폭기
KR880001092A (ko) 전원 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051230

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee