KR880002104B1 - 다수의 펀션유닛중 하나를 확인하여 선택하는 방법과 장치 - Google Patents

다수의 펀션유닛중 하나를 확인하여 선택하는 방법과 장치 Download PDF

Info

Publication number
KR880002104B1
KR880002104B1 KR1019830000358A KR830000358A KR880002104B1 KR 880002104 B1 KR880002104 B1 KR 880002104B1 KR 1019830000358 A KR1019830000358 A KR 1019830000358A KR 830000358 A KR830000358 A KR 830000358A KR 880002104 B1 KR880002104 B1 KR 880002104B1
Authority
KR
South Korea
Prior art keywords
unit
control
address
function unit
function
Prior art date
Application number
KR1019830000358A
Other languages
English (en)
Other versions
KR840003372A (ko
Inventor
렌나르트 베르그만 얀
Original Assignee
테테포오낙티이에 보라겟트 엘 엠 엘리크썬
칼-엑셀루우넬, 벵트 겜스토오프
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 테테포오낙티이에 보라겟트 엘 엠 엘리크썬, 칼-엑셀루우넬, 벵트 겜스토오프 filed Critical 테테포오낙티이에 보라겟트 엘 엠 엘리크썬
Publication of KR840003372A publication Critical patent/KR840003372A/ko
Application granted granted Critical
Publication of KR880002104B1 publication Critical patent/KR880002104B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q3/00Selecting arrangements
    • H04Q3/42Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker
    • H04Q3/54Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised
    • H04Q3/545Circuit arrangements for indirect selecting controlled by common circuits, e.g. register controller, marker in which the logic circuitry controlling the exchange is centralised using a stored programme

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Selective Calling Equipment (AREA)
  • Bus Control (AREA)
  • Structure Of Telephone Exchanges (AREA)
  • Control Of Vending Devices And Auxiliary Devices For Vending Devices (AREA)
  • Sorting Of Articles (AREA)
  • Telephonic Communication Services (AREA)

Abstract

내용 없음.

Description

다수의 펀션유닛중 하나를 확인하여 선택하는 방법과 장치
도면은 펀션유닛(Function unit)에 대하여 의도된 확인 번호와 정보를 각각 수신하기위한 제어유닛의 하나가 시동 및 조작상태 사이에 어떻게 하여서 선택하는 가를 표시한 블록이다.
본 발명은 기억된 프로그램에 의해서 제어되는 전기통신 시스템에 설치되고, 어드레스 수단 및 정보버스를 개재해서 제어유닛에 접속되어 있는 다수의 펀션유닛(Function unit)중의 하나를 확인하여, 선택하는 방법과 장치에 관한 것이다.
제어유닛은 제어주기를 발생하여 하나의 제어주기 사이에, 제어유닛에 대하여 의도되는 제어정보와 같은 상기 펀션유닛에 할당되는 어드레스 번호를 보낸다. 어드레스 수단은 상기 어드레스번호를 상기 제어유닛에 보내지는 억센스신호(access signal)를 변환시킨다. 정보버스는 상기 제어정보를 디지탈 형식(digital form)으로 펀션유닛에 전송한다.
미국특허 제4,053,947호의 명세서에 기재되어 있는 바와같이 기억된 프로그램에 의해 제어되는 시스템에 있어서는 어드레스와 제어정보는 지령메모리(instruction memory)에서 읽혀진다.
이미 알려진 정보버스는 데이터버스 및 제어유닛의 인터페이스수단(interface means)에 대하여 제어정보를 전송하기 위한 명령버스(order bus)를 비치하고 있다. 이미 알려진 어드레스수단은 시스템의 모든 펀션유닛에 어드레스를 전송할 어드레스버스를 구비함과 동시에 인터베이스수단에 설치되어 있는 어드레스 데코더(address decoder)를 구비하고 있다.
각각의 어드레스 데코더는 어드레스버스가 펀션유닛과 관련되는 어드레스 번호를 전송하는 경우에만 억세스신호를 발생한다.
이 억세스신호는, 펀션유닛내에 설치되어 있어서 힘이 가하여진 상태에 있어서는 의도된 제어정보와 동시에 그 펀션유닛에 공급하는 정보버스에 접속된 입력게이트를 제어하기 위하여 사용된다.
상대적으로 간단히 보상되는 시스템의 착오는 바른 어드레스가된 펀션유닛이 착오가 있는 제어정보를 수신할 경우에 발생하고, 이렇게 하여 착오가 있는 펀션유닛을 실행하게 된다.
이 경우에 시스템의 그외 다른 펀션유닛은 영향을 받지 않는다. 그렇지만 어드레스의 수행과정이 착오를 가지고 행하는 경우에는 중대한 조작상 에러가 발생한다. 엑세스 신호를 수신할 의도된 펀션유닛은 의도된 펀션을 실행하지 않지만 그외 다른 확인되지 않은 펀션유닛은, 정규의 펀션의 수행을 방해 받게 된다.
펀션유닛의 의도되지 않은 선택에 대하여 확실히 안전성을 얻기위하여, 예를들면 미국 특허번호 제3,868,641호 명세서 및 제4,165,533호 명세서에서 알려져 있는 바와같이 펀션유닛의 각각에 2중의 어드레스 데코더가 사용된다.
본 발명의 목적은 각각의 시스템을 시동(starting)할때 펀션유닛에 확인할 수 있지만 수단에 의하여 착오가 있는 펀션유닛의 선택에 대하여 안전성을 일층 개선하는 것이다. 또 다른 목적은, 이와같이 확인할당 수단에 의하여 제조, 수리, 보수, 기술적인 시스템의 확장과동시에, 시스템의 조작을 용이하게 하는 것이다. 상기한 2중 어드레스 데코더는, 데코더만이 어드레스 수행과정에서 착오가 생길 경우에 선택의 착오에 대하여 양호한 안전성을 부여하는 것이다.
그렇지만 착오의 위험성은, 적어도 시스템 제어유닛에 있어서 어드레스 번호의 발생과, 어드레스 버스를 개재하여 어드레스번호의 전송과 관련해서 크게된다. 사소한 것이지만 비용이 드는 안전대책은 모든 어드레스 수행과정을 2중화하는 것과 즉 2중화된 어드레스번호의 발생 및 2중화된 어드레스 수단을 도입하는 것이다. 어드레스 수단이 어드레스버스를 구비하는 경우에는, 버스의 2중화는 전체의 2중화를 가지고 필요한 비용의 대부분을 차지하게 된다.
본 발명에 의하여 어드레스 수단을 2중화하지 않고, 전체적으로 2중화의 효과가 달성된다. 본 발명이 펀션유닛에 할당되는 확인번호를 전송하고, 확인 어드레스번호를 어드레스 수단에 의하여 병렬적으로 받아들이기 위한 정보버스를 사용하는 것이 실질적인 특징을 가지는 것은, 특허청구의 범위에 기재에 의하여 명백하게 된다.
본 발명에 따른 조작상태에 있는 시스템에 대하여, 각각의 펀션유닛은, 확인번호를 기억하고, 그리고 펀션유팃은 어드레스 수단에 관련되는 억세스신호를 발생하고, 또한 동시에 정보버스에 전송되는 확인번호가 펀션유닛에 기억되어 있는 확인번호와 일치하는 경우에만 제어정보에 의해 결정되는 펀션을 실행하기 위하여 선택된다. 펀션유닛의 확인은, 시스템의 시동 또는 예를들면 고장이후 재 시동할때 주로 관련해서 행해진다.
본 발명은 시스템의 프로그램 설정, 즉 연속되는 제어정보와 관련되는 어드레스 및 확인번호 순서를 설정하는 것으로는 영향을 받지 않는다. 시스템의 다른 조작주기 사이에 같은 펀션프로그램에 대해서 서로 다른 제어정보 순서를 사용하는 것이 가능한다. 예를들면, 펀션유닛이 수리후에 모든 어드레스 확인번호에 대하여 부여하는 것이 생각된다. 펀션유닛의 어드레스는 원리적으로 펀션유닛이 접속되어 있는 어드레스 수단의 출력의 하나와 관계한다. 그렇지만 펀션유닛이 확인번호는 어드레스 관계없이 각각의 시동시에 새로이 결정할 수가 있다.
이와같이 본 발명에 의하면 착오가 있는 펀션유닛의 선택에 대하여 큰 안전성을 가짐과 동시에 통상의 시스템 보다도 용이하게 조작할 수 있는 새로운 기억된 프로그램에 의하여 제어되는 시스템을 얻는다.
본 발명은 제어유닛이 주기적으로 어드레스 제어정보 및 확인번호를 보내는 다수의 펀션유닛을 도시한 첨부도면을 참조하여 설명한다.
본 발명과 같은 기억된 프로그램에 의해 제어되는 전기통신 시스템은 어드레스번호와 제어정보, 확인정보를 다수의 펀션유닛(2)에 보내는 제어유닛(1)을 비치하고 있다. 도면에는 제어유닛이 양 출력측을 교호로함을 가하는 시간위상발생기(time phase generator)(3)를 구비하는 것을 도시하고 있다. 일측의 출력측으로 부터 얻어지는 위상펄스(phase pulse)(
Figure kpo00001
1)와 다른측의 출력측으로부터 얻어지는 다음의 위상펄스(
Figure kpo00002
2)는, 하나의 제어유닛을 선택하고 그리고 제어정보를 선택한 펀션유닛(2)에 전송하기위한 제어주기를 결정한다.
또한, 제어유닛(1)이 위상펄스(
Figure kpo00003
2)와 같은 시기에 디지탈형식 제어정보를 발생하는 제어정보발생기(4)와, 위상펄스(
Figure kpo00004
1)와 같은 시기에 각각의 위상펄스(
Figure kpo00005
1)에 대하여 하나의 번호쌍과 펀션유닛(2)의 하나에 할당되는 각각의 번호쌍의 디지탈형식의 어드레스 및 확인번호를 발생하는 번호쌍발생기(5)를 구비하고 있는것이 도면에 도시되어 있다. 제어정보발생기(4)는 그 출력측을 정보버스(6)에 접속하고 있다.
번호쌍 발생기(5)는 어드레스번호를 보내는 출력측을 개재하여서 어드레스 수단(7)에 접속되어 있다. 확인번호를 보내는 다른 번호쌍 발생기(5)의 출력측은, 상기 정보버스(6)에 접속되어 있다. 펀션유닛(2)의 제1단자(8)에 접속되어 있는 어드레스 수단(7)의 각각의 출력측은 억세스신호를 보내고, 어드레스수단(7)이 이 어드레스 번호를 수신할때에 할당된 어드레스신호를 가진 펀션유닛이 억세스신호를 받아 들인다.
펀션유닛(2)은 제2의 단자(10)을 개재해서 정보버스에 병렬접속된 제어입력게이트(9)를 비치하고 있다. 이와같이 하여 제어주기 위상펄스(
Figure kpo00006
1)사이에 억세스신호가 펀션유닛(2)의 하나에 보내지고 그리고 확인번호가 모든 펀션유닛에 보내지며, 마찬가지로 같은 제어주기와 관련해서 위상펄스(
Figure kpo00007
2)사이에 제어정보가 펀션유닛의 모든 입력게이트로 보내진다. 각각의 펀션유닛은 확인레지스터(identification register)(11)를 구비하며, 그 입력측은 제1앤드 게이트(AND gate)(12)를 통하여 펀션유닛의 제2단자(10)에 접속되어 있다.
본 발명에 따르면, 펀션유닛에 확인번호를 부여하기 위한 시동주기는 시스템의 각각의 조작주기에 선행하는 것이다. 시동주기와 조작주기의 분할은 그 펀션유닛에 각각 배열되고, 그래서 내부에는 각각의 시스템의 시동, 그렇지 않으면 재 시동입력과 관련해서 "S"로 표시되는 상태가 되는 플립플롭(13)에 의하여 행하여 진다. 동시에 확인 레지스터(11)의 내용은 "R"로 표시된 리세트단자를 통하여 내부적으로 소거된다.
상기 제1앤드 게이트(12)는 플립플롭이 "S"상태이고 또 펀션유닛이 제1단자(8)를 통하여 억세스신호를 수신할때 힘을 가하게 된다. 시동주기 사이에 제어유닛은 제어유닛(1)의 모든 어드레스 확인번호쌍을 보내서, 시동주기의 종료시에 한번에 각각의 펀션유닛이 그 확인번호를 확인레지스터(11)에 기억된다. 이 확인 레지스터(11)의 임의의 내용의 플립-플롭(13)이 오아게이트(OR gate)(14)의 수단에 의하여 "D"로 표시되는 상태로되어서 결과적으로 생긴다는 것이 도면에 도시되어 있다. 각각의 펀션유닛(2)은 그 제1의 입력측이 확인레지스터(11)의 출력측에 접속되고, 그리고 제2의 입력측이 제2의 앤드게이트(16)를 개재하여 펀션유닛의 제2의단자(10)에 접속되어 있는 비교기(15)를 구비하고 있다.
상기 제2의 앤드게이트(16)는 위상펄스(
Figure kpo00008
1)의 사이와, 그리고 플립플롭(13)이 "D"상태에 있을때 즉 시스템의 조작주기의 사이에 사이에 힘이 가하게 된다. 비교기(15)의 출력측은 정보버스가 펀션유닛에 활당된 확인번호를 전송할때마다 조작주기의 사이에 결과적으로 부세된다.
최종적으로 각각의 펀션유닛(2)은 그 입력측이 펀션유닛의 제1단자(8)와 비교기(15)의 출력측에 접촉되어 있는 제3의 앤드게이트(17)를 구비하고 있는 것이 도시되어 있다. 앤드게이트(17)의 출력은 싱글쇼트소자(single-shot elemert)(18)에 접속되어 있다.
이렇게 하여 펀션유닛(2)이 조작주기의 사이에 억세스신호와 그 확인신호와를 수신할 경우에만 제어주기 개시시에 앤드게이트(17)가 힘을 가하게 된다. 싱글소트소자(18)는 앤드게이트(17)에 의하여 발생된 신호를 펀션유닛(2)의 제어정보 입력게이트(9)의 위상펄스(
Figure kpo00009
2)를 포 위한 선택신호를 연장한다.

Claims (2)

  1. 펀션유닛(2)은 어드레스 수단(7)및 정보버스(6)를 개재해서 제어유닛(1)에 접속되어있으며, 상기 제어유닛(1)은 제어주기를 발생하고, 그리고 하나의 제어주기 사이에 상기 펀션유닛(2)에 대하여 의도된 제어정보와 마찬가지로 펀션유닛(2)에 할당된 어드레스번호를 전송하며, 상기 어드레스수단(7)은 어드레스번호를 펀션유닛(2)에 전송되는 억세스신호로 변환하고, 상기 정보버스(6)는 제어정보를 상기 펀션유닛(2)에 디지탈 형식으로 전송하며, 기억된 프로그램에서 제어되는 전기통신시스템에 설치되어 있는 다수의 펀션유닛중의 하나를 확인하여 선택하는 방법에 있어서 상기 제어주기의 사이에 상기 제어유닛(1)은 정보버스에 상기 펀션유닛(2)은 상기 제어주기가 시스템을 시동하고 있는 사이에 발생할 경우에 정보버스에 접속되고 그리고 확인번호를 기억하기위한 펀션유닛(2)내에 배열된 레지스터를 부세한 억세스신호를 사용하고, 상기 펀션유닛(2)은 상기 제어주기가 시스템의 조작하는 사이에 발생할 경우에 억세스신호는 정보버스에서 얻은 확인번호가 상기 레지스터에 기억된 확인번호와 일치할 경우에만 선택신호로 변환하고, 상기 펀션유닛(2)은 펀션유닛(2)에 대하여 위도된 제어정보의 받아들이기 위한 선택신호를 사용하는 것을 특징으로 하는 다수의 펀션유닛중 하나를 확인하여 선택하는 방법.
  2. 어드레스수단(7)과 정보버스(6)를 개재하여서 제어유닛(1)에 접속되는 펀션유닛(2)과 제어주기를 발생하고 그리고 하나의 제어주기 사이에, 상기 펀션유닛에 대하여 의도된 제어정보와 마찬가지로 상기 펀션유닛(2)에 활당된 어드레스번호와를 보내는 제어유닛(1)과, 상기 어드레스번호를 상기 펀션유닛(2)에 보내는 억세스신호를 변환하는 어드레스 수단(7)과, 상기 제어정보를 상기 펀션유닛(2)에 각각 구비된 입력게이트(9)에 디지탈형식으로 전송할 정보버스와를 구비하였으며, 기억된 프로그램에 의하여 제어된 전기통신시스템에 구비된 다수의 펀션유닛(2)중 하나를 확인하여 선택하는 장치에 있어서, a) 상기 제어주기의 사이에 상기 펀션유닛(2)에 활당된 상기 어드레스번호 및 확인번호로된 번호싸을 발생하기 위하여 세어유닛(1)에 설치되어 있는 번호쌍 발생기(5),어드레스번호 및 확인번호를 보내는 상기 번호쌍발생기(5)의 출력측은상기 어드레스수단(7) 및 정보버스(6)에 각각 접속되어 있고, b) 상기 펀션유닛(2)에 설치된 레지스터수단은 확인 레지스터(11)와 제1앤드게이트(12)로 되고, 이 레지스터수단의 입력측은 펀션유닛(2)이 동시에 억세스신호를 받고, 그리고 상기 제어주기가 시스템을 시동할 사이에 발생할 경우에, 상기 확인번호를 등록하기 위한 정보버스에 접속되어 있고, c) 펀션유닛(2)에 설치된 변환기는 비교기(15)와 싱글쇼트소자(18)로 되고, 이 변환기는 신호입력측은 상기 제어주기가 시스템의 조작사이에 발생하고, 그리고 정보버스에서 받은 확인번호가 상기 레지스터수단에 기억되어 있는 확인번호와 일치할 경우에 상기 억세스신호를 선택신호로 변환하기위한 어드레스수단(7)에 접속되고, 상기 선택신호를 보내기 위한 변환기 출력측은 펀션유닛(2)의 제어정보 입력게이트(9)의 부세입력측에 접속되어 있다는 것을 특징으로하는 다수의 펀션유닛중 하나를 확인하여 선택하는 장치.
KR1019830000358A 1982-02-12 1983-01-31 다수의 펀션유닛중 하나를 확인하여 선택하는 방법과 장치 KR880002104B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
SE8200870A SE430199B (sv) 1982-02-12 1982-02-12 Sett och anordning for att ge identitet at och utpeka en av ett antal funktionsenheter
SE8200870-7 1982-02-12

Publications (2)

Publication Number Publication Date
KR840003372A KR840003372A (ko) 1984-08-20
KR880002104B1 true KR880002104B1 (ko) 1988-10-15

Family

ID=20345999

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019830000358A KR880002104B1 (ko) 1982-02-12 1983-01-31 다수의 펀션유닛중 하나를 확인하여 선택하는 방법과 장치

Country Status (16)

Country Link
US (1) US4847806A (ko)
EP (1) EP0101449B1 (ko)
KR (1) KR880002104B1 (ko)
AU (1) AU552576B2 (ko)
CA (1) CA1194607A (ko)
DE (1) DE3360579D1 (ko)
DK (1) DK151435C (ko)
ES (1) ES519726A0 (ko)
FI (1) FI74851C (ko)
IE (1) IE54108B1 (ko)
IN (1) IN159181B (ko)
IT (1) IT1161608B (ko)
MX (1) MX151936A (ko)
MY (1) MY8600326A (ko)
SE (1) SE430199B (ko)
WO (1) WO1983002864A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61269491A (ja) * 1985-05-23 1986-11-28 Nec Corp 電子回路パツケ−ジ機能設定方式
US6438671B1 (en) * 1999-07-01 2002-08-20 International Business Machines Corporation Generating partition corresponding real address in partitioned mode supporting system

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
BE757040A (fr) * 1969-10-06 1971-03-16 Western Electric Co Procede pour actionner un systeme de traitement de donnees
SE362041B (ko) * 1973-01-29 1973-11-26 Ericsson Telefon Ab L M
DE2423260A1 (de) * 1974-05-14 1975-11-20 Siemens Ag Verfahren und schaltungsanordnung zur pruefung von daten verarbeitenden anlagen, insbesondere fernsprechvermittlungsanlagen mit ueber ein busleitungssystem an eine steuerzentrale angeschlossenen peripheren einrichtungen
US4041469A (en) * 1974-12-13 1977-08-09 Pertec Corporation CRT key station which is responsive to centralized control
SE7505552L (sv) * 1975-05-14 1976-11-15 Ellemtel Utvecklings Ab Sett och anordning att efter varandra avverka databehandlingsinstruktioner i funktionsenheter hos en datamaskin
US3993981A (en) * 1975-06-30 1976-11-23 Honeywell Information Systems, Inc. Apparatus for processing data transfer requests in a data processing system
US4063081A (en) * 1976-06-08 1977-12-13 Honeywell Computer apparatus
SE399496B (sv) * 1977-01-28 1978-02-13 Ericsson Telefon Ab L M Sett och anordning for att identifiera felaktiga adressavkodare
US4168532A (en) * 1977-02-24 1979-09-18 The United States Of America As Represented By The Secretary Of The Air Force Multimode data distribution and control apparatus
FR2392447A1 (fr) * 1977-05-26 1978-12-22 Cii Honeywell Bull Systeme de traitement d'informations protegeant le secret d'informations confidentielles
US4437157A (en) * 1978-07-20 1984-03-13 Sperry Corporation Dynamic subchannel allocation
US4266271A (en) * 1978-10-10 1981-05-05 Chamoff Martin E Reconfigurable cluster of data-entry terminals
US4251865A (en) * 1978-12-08 1981-02-17 Motorola, Inc. Polling system for a duplex communications link
GB2062912B (en) * 1979-09-29 1983-09-14 Plessey Co Ltd Data processing system including internal register addressing arrangements
US4521846A (en) * 1981-02-20 1985-06-04 International Business Machines Corporation Mechanism for accessing multiple virtual address spaces

Also Published As

Publication number Publication date
DK468583D0 (da) 1983-10-11
FI74851B (fi) 1987-11-30
IT1161608B (it) 1987-03-18
IT8319505A0 (it) 1983-02-09
FI833359A0 (fi) 1983-09-20
DE3360579D1 (en) 1985-09-26
EP0101449A1 (en) 1984-02-29
US4847806A (en) 1989-07-11
IN159181B (ko) 1987-04-04
MX151936A (es) 1985-05-03
ES8407637A1 (es) 1984-09-16
DK468583A (da) 1983-10-11
AU1154383A (en) 1983-08-25
ES519726A0 (es) 1984-09-16
FI833359A (fi) 1983-09-20
FI74851C (sv) 1988-03-10
WO1983002864A1 (en) 1983-08-18
IE830194L (en) 1983-08-12
DK151435C (da) 1988-06-13
IE54108B1 (en) 1989-06-21
SE8200870L (sv) 1983-08-13
MY8600326A (en) 1986-12-31
KR840003372A (ko) 1984-08-20
DK151435B (da) 1987-11-30
AU552576B2 (en) 1986-06-05
CA1194607A (en) 1985-10-01
SE430199B (sv) 1983-10-24
EP0101449B1 (en) 1985-08-21

Similar Documents

Publication Publication Date Title
US4076970A (en) Switching system having a central controller for accessing individual telephone circuits for testing
US3921139A (en) Test system having memory means at test module
KR880002104B1 (ko) 다수의 펀션유닛중 하나를 확인하여 선택하는 방법과 장치
US3806890A (en) Associative memory including a resolver
EP0110354B1 (en) Detecting improper operation of a digital data processing apparatus
CA1235232A (en) Anti-mutilation circuit for protecting dynamic memory
US4627059A (en) Circuit arrangement for telecommunications systems, particularly telephone switching systems, having data protection by way of parity bits
US3851310A (en) Line searching arrangement having priority sequence
SU526894A1 (ru) Резервированное устройство формировани сигналов управлени абонентами
SU1287155A1 (ru) Микропрограммное устройство управлени
NO157800B (no) Fremgangsmÿte og apparat for ÿ gi identitet til, og ÿ velge en av et antall funksjonsenheter.
SU1381527A1 (ru) Устройство дл вывода информации на телеграфный аппарат
SU1365091A1 (ru) Микропрограммный процессор
SU1758646A1 (ru) Трехканальное резервированное устройство дл приема и передачи информации
SU1179373A1 (ru) Устройство дл вычислени объединени множеств
SU1594533A1 (ru) Микропрограммное устройство управлени с контролем и восстановлением
SU1661770A1 (ru) Генератор тестов
SU1120326A1 (ru) Микропрограммное устройство управлени
SU1487052A1 (ru) Устройство для сопряжения эвм с магистралью системы
SU943697A2 (ru) Устройство дл вывода информации
SU1193825A1 (ru) ПРЕОБРАЗОВАТЕЛЬ КОДОВ* сот держащий первый регистр, первый блок памяти и блок управления, о т л ич ающийс я тем, что, с целью расширения функциональных возможностей
SU1140121A1 (ru) Микропрограммное устройство управлени с контролем
SU744538A1 (ru) Микропрограммное устройство сопр жени
SU1262574A2 (ru) Запоминающее устройство с контролем информации при записи
RU2019034C1 (ru) Устройство для обнаружения ошибок

Legal Events

Date Code Title Description
A201 Request for examination
E601 Decision to refuse application
E902 Notification of reason for refusal
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19941007

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee