SU943697A2 - Устройство дл вывода информации - Google Patents
Устройство дл вывода информации Download PDFInfo
- Publication number
- SU943697A2 SU943697A2 SU813245479A SU3245479A SU943697A2 SU 943697 A2 SU943697 A2 SU 943697A2 SU 813245479 A SU813245479 A SU 813245479A SU 3245479 A SU3245479 A SU 3245479A SU 943697 A2 SU943697 A2 SU 943697A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- register
- unit
- control
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
(Б) УСТРОЙСТВО ДЛЯ ВЫВОДА. ИНФОРМАЦИИ
Изобретение относитс к вычислительной технике, может быть использо вано дл вывода из ЭВМ информации, в дачи ее на внешние устройства или в каналы св зи. По основному авт. св. № 7k6kQ3 известно устройство, содержащее блок согласовани , блоки сопр жени , per : гистр, формирователи импульсов записи и считывани , блок сравнени , бло коммутации и блок управлени , вход которого соединен с блоком сравнени первый выход со входом формировател импульсов считывани , второй выход с первым входом блока коммутации, второй вход которого подключен к выходу регистра, выходы - ко входам блоков сопр жени , первый вход регис ра соединен с выходом формировател импульсов считывани , второй вход с выходом формировател импульсов записи, третий вход - с выходом блока согласовани , вхбды формировател импульсов записи и блока сравнени подключены к соответствующим выходам блока согласовани Cl. При эксплуатации известного устройства , удаленного от ЭВМ и соединенного с последней достаточно длинным кабелем, информаци в каналы св зи или-, на внешние устройства иногда выдает- , с с ошибками. Эти ошибки возникают из-за помех, навод щихс в соединительном кабеле под действием различ-i ных внешних факторов. Цель изобретени вл етс повышение надежности устройства. Поставленна цель достигаетс тем, что в основное устройство дл вывода информации дополнительно введены второй и третий регистры, формирователь импульсов синхронизации и ()юрмиррватель импульсов управлени , вход которого соединен с третьим выходом блока управлени и с первым входом (1юрми ровател импульсов синхронизации, второй вход которого соединен с выходом третьего регистра, первый вход котоporo соединен со входом блока сравне ни , выходы второго регистра, формировател импульсов управлени и формировател импульсов синхронизации соединены с дополнительными входами блока согласовани , дополнилельные выходы I которых вл ютс выходами устройства , выход формировател импульсов записи соединен со вторым входом третье го регистра и с первым входом второго регистра, второй вход которого соединен с третьим входом первого регистра. На чертеже представлена функциональна схема устройства. Устройство содержит блок согласовани 1, формирователь импульсов считывани 2, первый регистр 3, формирователь импульсов записи k, блок сравнени 5, блок коммутац41И 6, блок управлени 7, бло ки сопр жени 8, формирователь импул сов управлени 9 формирователь импу сов синхронизации 10, второй регистр 11 и третий регистр 12, Устройство работает следующим образом . При исполнении процессором опе-з рации вывода, управл юща команда в виде информационного Ьайта считываетс из ОЗУ ЭВМ, поступает в |5лок пр мого управлени и далее через бло согласовани 1 в виде потенциалов посто нного тока поступает на входы перв-ого и второго регистров 3 и 11 . Управл ющий сигнал разрешени записи из блока пр мого управлени поступает на вход блока согласовани Тис его выхода на вход формировател импульсов записи 4, осуществл ющего формирование импульса записи, которы подаетс на входы всех трех регистров 3, П и 12, в первый и второй регистры 3 и 11, при этом осуществл етс запись кодовой комбинации управ л ющей команды. Одновременно, при исполнении операции вывода блок пр мого управлени формирует кодовый синхросигнал (-код синхронизации всегда присутствует в коде команды), .совпадающий по времени с сигналом управлени . Синхросигнал через блок согласовани 1 поступает на вход третьего регистра 12, а также поступает в блок сравнени .5 который определ е:т в какой из каналов необходимо выдавать информационный байт, и выдает соответствующий сигнал в блок управлени 7. Импульс(;м записи код синхросигна ла записываетс в третий регистр 12, Блок управлени 7 имеет в своем составе дискретно перестраиваемый генератор тактовых импульсов. При поступлении с выхода блока сравнени 5 соответствующего сигнала блок управлени 7 формирует управл ющие сигна-лы и выдает их в блок коммутации 6, который обеспечивает подклочение выхода первого регистра 3 к cootвeтcтвyющeмy , блоку сопр жени 8. Кроме того, блок управлени 7 вьщает в формирователь импульсов считывани 2 тактовые им-/ пульсы определенной частоты. Последн определ етс скоростью приема данных тем или иным внешним устройством или пропускной способностью соответствующих каналов св зи. Формирователь импульсов считывани 2 формирует и выдает на вход первого регистра 3 необходимое число импульсов считывани (сдвига), которые считывают записанную в нем управл ющую команду. Последн через блок коммутации 6 и соответствующий блок сопр жени 8 в последов а тельном коде, поступает на выход устройства, В момент начала тактовых импульсов блок управлени 7 выдает еще один управл ющий сигнал , который поступает на входы формировател импульсов управлени 3 и формировател импульсов синхронизации 10, Формирователь импульсов управлени 9 через блок согласовани 1- выдает вблок пр мого управлени сигнал разрешени съема информационного байта, записанного во втором регистре .11, выходы которого через блок согласовани 1 подключены к соответствующим входам блока пр мого управлени , Формировате .ль импульсов синхронизации 10, входы которого подключены к выходам третьего регистра 12, под действием управл ющего сигнала из блока управлени 7, формирует код синхронизации, который через блок согласовани Т выдаетс в блок пр мого управлени . При получении кода синхронизации блок пр мого управлени осуществл ет ввод в оперативную пам ть ЭВМ информационного байта, хран щегос во втором регистре 11, и кода синхронизации, хран щегос в третьем регистре 12. По окончании процедуры ввода формирователь импульсов .управлени 9 осуществл ет выдачу в блок пр мого управлени через блок согласовани 1 сигнала запрета съема байта. Если обнаруживаетс , что в ОЗУ введенные информационный байт или код
синхронизации не соответствует выданным , то принимаетс решение, что произошла ошибка. При этом, если исказилс код команды, то осуществл етс ее повторна выдача, а если исказилс код синхронизации, то в канал, куда ошибочно выдана команда, выдаетс команда, отмен юща действие предыдущей , и осуществл етс повторна выдача соответствующей управл ющей команды. Таким образом, надежность вывода информации устройством повышаетс .
Claims (1)
1. Авторское свидетельство СССР № , кл. G Об F 3/0, 1978 Спрототип .
Kfi ufif Ф
Kfi tunff.
r%.
1 t
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813245479A SU943697A2 (ru) | 1981-02-06 | 1981-02-06 | Устройство дл вывода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813245479A SU943697A2 (ru) | 1981-02-06 | 1981-02-06 | Устройство дл вывода информации |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU746489 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU943697A2 true SU943697A2 (ru) | 1982-07-15 |
Family
ID=20942175
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813245479A SU943697A2 (ru) | 1981-02-06 | 1981-02-06 | Устройство дл вывода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU943697A2 (ru) |
-
1981
- 1981-02-06 SU SU813245479A patent/SU943697A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU943697A2 (ru) | Устройство дл вывода информации | |
GB1473730A (en) | Method and apparatus for the control of the transmission of data exchanged between a computer and one or more peripherals | |
US3994014A (en) | Circuit for rewriting blocks of phase encoded data | |
SU849194A1 (ru) | Устройство дл ввода информации | |
SU966686A2 (ru) | Устройство дл вывода информации | |
SU725258A1 (ru) | Устройство циклового фазировани | |
RU1805548C (ru) | Преобразователь последовательного кода в параллельный | |
SU613317A1 (ru) | Устройство дл сопр жени | |
RU1798775C (ru) | Устройство дл ввода-вывода информации | |
SU583424A1 (ru) | Устройство дл сопр жени | |
SU1575297A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU851389A2 (ru) | Устройство сопр жени | |
SU1136175A2 (ru) | Устройство управлени загрузкой микропрограмм | |
SU1695508A1 (ru) | Двоичный преобразователь код-частота | |
SU767827A1 (ru) | Устройство дл воспроизведени информации с магнитной ленты | |
SU815939A2 (ru) | Устройство дл определени достоверностииНфОРМАции | |
SU621116A2 (ru) | Приемный старт-стопный распределитель | |
SU657666A1 (ru) | Устройство дл приема телевизионного и дополнительного сигналов, передаваемых совместно в полосе частот стандартного телевизионного канала | |
SU598064A1 (ru) | Устройство дл сопр жени | |
SU750742A1 (ru) | Управл емый делитель частоты следовани импульсов | |
SU864136A1 (ru) | Цифровой стробоскопический преобразователь электрических сигналов | |
SU786044A1 (ru) | Многоканальное устройство дл передачи и приема цифровой информации | |
SU562923A1 (ru) | Устройство управлени дл приемно-передающей аппаратуры | |
SU1205150A1 (ru) | Имитатор внешнего устройства | |
SU840913A1 (ru) | Устройство дл ввода-вывода отла-жиВАЕМыХ пРОгРАММ |