SU786044A1 - Многоканальное устройство дл передачи и приема цифровой информации - Google Patents
Многоканальное устройство дл передачи и приема цифровой информации Download PDFInfo
- Publication number
- SU786044A1 SU786044A1 SU782688737A SU2688737A SU786044A1 SU 786044 A1 SU786044 A1 SU 786044A1 SU 782688737 A SU782688737 A SU 782688737A SU 2688737 A SU2688737 A SU 2688737A SU 786044 A1 SU786044 A1 SU 786044A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- register
- inputs
- input
- unit
- Prior art date
Links
Landscapes
- Time-Division Multiplex Systems (AREA)
Description
1
Изобретение относитс к технике св зи и может использоватьс в многоканальных системах передачи информации с временным разделением каналов .
Известно многоканальное устройство дл передачи и приема цифровой информации, содержащее на передающей стороне блок передачи данных, вход которого соединен с первым выходом коммутатора, второй выход которого подключен к входу блока синхронизации , а в каждом канале первый регистр, выходы которого соединены с входами дешифратора, первый выход которого подключен к входу формировател кода, первый выход которого соединен с соответствук цим входом коммутатора, причем выход блока синхронизации подключен к синхронизирующим входам первого регистра и дешифратора , а на приемной стороне - приемник данных, выход которого соединен с входом блока преобразовани информации, выход которого подключен к входу логического блока, выход которого соединен с- входом счетчика, первый выход которого подключен к одному из входов первого регистра, другие входы которого соединены с
соответствующими выходами блока преобразовани информации i Однако это .устройство обеспечивает сравнительно невысокую достовёр5 ность передачи цифровой информации. Целью изобретени вл етс повышение достоверности передачи цифро .вой информации.
Дл этого в многоканальное устройство дл передачи и приема цифровой информации, содержащее на передающей стороне блок передачи данных вход которого соединен с первым выходом коммутатора, второй вьлход леднего подключен к входу блока синхронизации, а в каждом канале первый регистр, выходы которого соединены с входами дешифратора, первый выход последнего подключен к
2Q входу формировател кода,- первый
выход которого соединен q соответствующим входом коммутатора, причем выход блока синхронизации подключен к синхронизирующим входам первого
25 регистра и дешифратора, а на приемной стороне - приемник данных, выход которого соединен с входом блока преобразовани ;, информации, выход последнего подключен к входу логи3Q ческого блока, 4выход которого соединен с входом счетчика/ первый выход последнего подключен к одному из входов первого регистра, другие входы которого соединены с соответствующими выходами блока преобразовани информации, на передающей стороне введены в каждый канал второй регистр , блок формировани стробирующего сигнала и логический блок,вход которого соединен с первым дополнительным выходом первого регистра,вт рой дополнительный выход которого подключен к одному из входов второго регистра, другие входы последнего соединены соответственно с первым выходом логического блока, вторым выходом дешифратора, вторым выходом формировател кода, выходом блока синхронизации и первым выходом блок формировани стробирующего сигнала, к входу которого подключен второй выход логического блока, при этом второй выход блока формировани стробирукнцего сигнала соединен с од ним из входов первого регистра последующего канала, другие входы кот рого соединены с выходами второго регистра предшествующего канала, а второй выход блока формировани стр бирующего сигнала и выходы второго регистра последнего канала соединены с соответствующими входами перво го регистра первого канала, на прием ной стороне введены второй и третий регистры, блок анализа информации и блок сравнени кодов, выход которого подключен к одному из входов блока анализа информации, другие вх ды последнего соединены с выходами первого регистра, дополнительные вы ходы которого подключены к входам второго регистра, выходы последнего соединены с входами блока сравнени кодов, к соответствующим входам которого подключены выходы третьего регистра, причем второй выход счетчика соединен с дополнительным входом второго регистра. На фиг. 1 приведена структурна электрическа схема передающей части предлагаемого устройства; на фиг, 2 - электрическа схема приемной части устройства. Многоканальное устройство дл передачи и приема цифровой информации содержит на передающей стороне блок 1 передачи данных, коммутатор 2,|блок 3 синхронизации, а в каждом ка але первый регистр 4, дешифратор 5, формирователь 6 кода, логический блок 7., блок 8 формировани стробирующего сигнала и второй регистр 9, на приемной стороне приемник 10 дан ных, блок 11 п эеобразовани информа ции, логический блок 1.2, счетчик 13 первый регистр 14, второй регистр 15, блок 16 сравнени кодов, третий регистр 17 и блок 18 анализа информации . Устройство работает следующим образом . Цифрова информаци в виде кадровой структуры от m цифровых датчиков (на чертеже не показаны) поступает в виде п-разр дного параллельного кода на соответствующие входы первых регистров 4. Блок 3 формирует дл каждого из первых регистров 4 синхронные импульсы записи входной цифровой информа- . ции. Записанна таким образом цифрова информаци по каждому из m каналов поступает на входы дешифратора 5 этого же канала. Синхронна работа дешифраторов 5 обеспечиваетс наличием на их синхронизирующих входах соответствующих сигналов. С первого выхода дешифратора 5 каждого из m каналов устройства цифрова информаци уже в последовательном коде поступает на вход формировател 6 своего канала, который формирует выходной последовательный п-разр дный код цифровой информации в шкале, необхоДИМОЙ дл дальнейшей передачи его через коммутатор 2 и блок 1. В процессе преобразовани входной цифровой информации в первом регистре 4, дешифраторе 5 и формирователе 6 накапливаетс контрольна информаци о работоспособности каждого из m каналов, котора поступает на соответствующие входы второго регистра 9 своего канала. Анализиру входную цифровую информацию , логический блок 7 формирует сигнал, характеризующий начало кадра, по которому блок 8 формирует стробирующий сигнал дл записи контрольного слова во второй регистр 9 и формирует импульсы на запись из второго регистра 9. данного канала в первый регистр 4 последующего канала , а также импульсы запрета на передачу входной цифровой информации в момент записи в первый регистр 4 контрольного слова. В контрольном слове передаетс инфЬрмаци о правильности преобразовани и прохождени по данному каналу цифровой информации, а также наличие по данному каналу необходимых дл его синхронной работы управл ющих сигналов. Таким образом,контрольное слово п-разр дным параллельным кодом записываетс в первый регистр 4 и далее преобразуетс как обычна входна цифрова информаци . Жестка прив зка контрольного слова в потоке цифровой информации каждого из каналов обеспечиваетс низкочастотным маркером, вырабатываемым коммутатором 2. Таким образом, п-разр дное контрольное слово данного, канала передаетс на вполне определенном месте в потоке цифровой информации последующего канала, а контрольное слово т-ого какала передаетс в потоке первого канала. Структура контрольного слова заранее известна,поэтому в случае сбоев цифровой информации в каком-либо канале по информации контрольного слова, переданного последующему каналу,можно one-ративно определить причину этих сбоев .
Переданна по каналу св зи (на чертеже не показан) цифрова информаци поступает в приемник 10, с выхода которого подаетс на блок 11, соединенный с первым регистром 14 и логическим блоком 12, который управл ет счетчиком 13. Счетчик 13 соединен с первым регистром 14 и вторым регистром 15, на вход которого цифрова информаци поступает из первого регистра 14 исчитываетс на блок 16, на другие входы которого подана информаци с третьего регистра 17.С выхода блока 16 информаци поступает на блок 18, который соединен с первым регистром 14.
Анализ передаваемой цифровой информации производитс следующим образом .
Поступивша в приемник 10 цифрова информаци выдаетс на блок 11, который раздел ет общий поток информации на m независимых каналов входной цифровой информации. Анализ каждого из m каналов информации проводитс последовательно. Выбор обрабатываемого канала осуществл ет блок 11. Цифрова информаци выбранного канала поступает в первый регистр 14 и логический блок 12. Сформированный маркер-запускает счетчик 13, который вырабатывает импульсы синхро- низации по словам дл первого регистра 14, а также выдает разрешение на запись во второй регистр 15 из первого регистра 14 контрольного слова последующего канала. После сравнени в блоке 16 кода эталона контрольного слова с прин тым контрольным кодом выдаетс результат сравнени на блок 18, на который также поступает из первого регистра 14 цифрова информаци , после чего в блоке 18 по заранее выбранному алгоритму проводитс анализ передаваемой цифровой информации.
В результате анализа цифровой информации в блоке 18 в зависимости от характера сбоев определ етс источник возникающих помех и делаетс заключение о приеме цифровой информации . Обрабатыва аналогичньом образом цифровую информацию остальных каналов, сравнивают идентичность преобразовани информации по. каждому из m каналов и в случае идентичности какого-то из каналов по анализу контрольного слова этого канала, переданного по последующему каналу, определ ют причину сбоев в данном канале.
- Предлагаемое устройство позвол ST значительно повысить достоверность передачи цифровой информации.
Claims (1)
- Формула изобретени. Многоканальное устройство дл передачи и приема цифровой информации, содержащее на передающей стороне блок передачи данных, вход которого соединен с, первым выходом коммутатора , второй выход которого подключен к входу блока синхронизации; а в каждом канале первый регистр, выходы которого соединены с входами дешиф5 ратора, первый выход последнего подключен к входу формировател кода, первый выход которого соединен с соответствующим входом коммутатора,причем выход блока.синхронизации подключен к синхронизирующим входам перво0 го регистра и. дешифратора; а на приемной стороне-приемник данных, выход которого соединен с входом блока преобразовани информации, выход последнего подключен к входу логи5 ческого блока, выход которого соединен с входом счетчика, первый выход последнего подключен к одному из входов первого регистра, другие входы которого соед)лнены с соответствую0 щими выходами блока.преобразовани информации, отличающеес тем, что, с целью повышени достоверности лередачи цифровой информации , на передающей стороне введены5 в каждый канал второй регистр, блок формировани стробирующего сигнала и логический блок, вход которого соединен с первым дополнительным выходом первого регистра, второй дополнительный выход которого подключен0 к Ьдному из входов второго регистра, другие входы последнего соединены соответственно с первым выходом логического блока, вторым выходом дешифратора , вторым выходом формирова5 тел кода, выходом блока синхрониза-ции и первым выходом блока формировани стробирующего сигнала, к входу которого подключен второй выход логического блока, при этом второй0 выход блока формировани стробирующего сигнала соединен с одним из входов первого регистра последующего канала , другие входы которого соединены с выходами второго регистра пред5 шествующего канала,а второй выход блока формировани стробурующего сигнала и выходы второго регистра прследнего канала соединены с соответствующими входами первого регистра первого канала; на приемной стороне0 введены второй и третий регистры, блок анализа информации и блок сравнени .кодов, выход которого подключен к одному из входов блока анализа информации, другие входы послед5
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782688737A SU786044A1 (ru) | 1978-11-24 | 1978-11-24 | Многоканальное устройство дл передачи и приема цифровой информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782688737A SU786044A1 (ru) | 1978-11-24 | 1978-11-24 | Многоканальное устройство дл передачи и приема цифровой информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU786044A1 true SU786044A1 (ru) | 1980-12-07 |
Family
ID=20795302
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782688737A SU786044A1 (ru) | 1978-11-24 | 1978-11-24 | Многоканальное устройство дл передачи и приема цифровой информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU786044A1 (ru) |
-
1978
- 1978-11-24 SU SU782688737A patent/SU786044A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU786044A1 (ru) | Многоканальное устройство дл передачи и приема цифровой информации | |
SU734785A1 (ru) | Устройство дл приема телеметрической информации | |
JPS5631264A (en) | Composite transmission system of data and sound | |
SU1751859A1 (ru) | Многоканальный преобразователь последовательного кода в параллельный | |
SU653757A1 (ru) | Многоканальное устройство дл передачи и приема дискретной информации | |
SU1003129A1 (ru) | Устройство передачи и приема информации по оптическому каналу св зи | |
SU1005147A2 (ru) | Устройство дл передачи телеметрической информации | |
SU920848A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1117677A1 (ru) | Многоканальное устройство дл сбора информации | |
SU1300482A1 (ru) | Устройство дл сопр жени ЭВМ с абонентом | |
SU882016A1 (ru) | Приемник интервально-кодовых сигналов | |
SU734787A1 (ru) | Устройство дл передачи телеметрической информации | |
SU1083217A1 (ru) | Устройство дл передачи информации в многоканальной телеметрической системе | |
SU1193831A1 (ru) | Устройство контроля качества цифрового канала связи | |
SU1262510A1 (ru) | Устройство дл сопр жени абонентов с каналами св зи | |
SU1275508A1 (ru) | Устройство дл приема дискретной информации | |
SU866763A1 (ru) | Устройство приема многократно передаваемых комбинаций | |
SU605208A1 (ru) | Устройство дл сопр жени цифровой вычислительной машины с внешними устройствами | |
JP2678025B2 (ja) | 読出書込装置と非接触メモリモジュール間のデータ通信方法 | |
SU1363227A2 (ru) | Устройство дл сопр жени источников и приемников с магистралью | |
SU622141A1 (ru) | Радиотелеметрическа система дл испытаний передвижных сельскохоз йственных машин | |
SU809364A1 (ru) | Запоминающее устройство | |
SU613515A2 (ru) | Устройство дл декодировани циклических кодов | |
SU640445A1 (ru) | Устройство дл многоканальной передачи информации | |
SU579648A1 (ru) | Приемное телемеханическое устройство частотной информации |