SU1711342A1 - Способ цикловой синхронизации и система дл его осуществлени - Google Patents

Способ цикловой синхронизации и система дл его осуществлени Download PDF

Info

Publication number
SU1711342A1
SU1711342A1 SU874179585A SU4179585A SU1711342A1 SU 1711342 A1 SU1711342 A1 SU 1711342A1 SU 874179585 A SU874179585 A SU 874179585A SU 4179585 A SU4179585 A SU 4179585A SU 1711342 A1 SU1711342 A1 SU 1711342A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
forbidden
inputs
combination
combinations
Prior art date
Application number
SU874179585A
Other languages
English (en)
Inventor
Анатолий Александрович Иванов
Original Assignee
Предприятие П/Я А-7306
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7306 filed Critical Предприятие П/Я А-7306
Priority to SU874179585A priority Critical patent/SU1711342A1/ru
Application granted granted Critical
Publication of SU1711342A1 publication Critical patent/SU1711342A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  синхронизации по циклам устройств, приг- нимеющих информацию от различных датчиков, ЭВМ, синтезаторов речи и многоканальной св зи. Цель изобретени  - повышение помехоустойчивости . Система, реализующа  предлагаемый способ, содержит на передающей стороне (2N+n)-разр дный регистр сдвига, генератор импульсов управлени , блок элементов И, формирователь запрещенной кодовой комбинации, коммутатор кодов и блок сравнени  кодов, а на приемной стороне (3Nf2n)-разр дный регистр сдвига , дешифратор запрещенной кодовой комбинации, первый и второй дешифраторы информационный кодовой комбинации , элемент И и генератор N импульсов управлени , причем в состав коммутатора кодов вход т элементы И, элементы ИЛИ и элемент запрета. По данному способу при обнаружении одинаковых информационных кодовых комбинаций на двух одноименных позици х соседних циклов вторую из них преобразуют в запрещенную кодовую комбинацию, а на приемной стороне при обнаружении этой запрещенной комбинации выдел ют синхросигнал в случае выделени  информационных кодовых комбинаций на предыдущем и последующем циклах относительно цикла выделени  запрещенной кодовой комбинации. 2 с.п.ф-лы, Зил. Л С

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  синхронизации по циклам устройств, принимающих информацию от различных датчиков, ЦВЭМ,; синтезаторов речи и многоканальной св зи.
Цель изобретени  - повышение помехоустойчивости .
На фиг.1 и 2 представлена структурна  электрическа  схема передающей и приемной сторон системы цикловой синхронизации; на фиг. 3 - вариант реализации коммутатора ходов.
Система цикловой синхронизации содержит на передающей стороне (2N+n)- ; разр дный регистр 1 сдвига, генератор 2 импульсов управлени , блок 3 элементов И, формирователь 4 запрещенной кодовой комбинации, коммутатор 5 кодов и блок 6 сравнени  кодов , .а на приемной стороне (3N+2n)- разр дный регистр 7 сдвига, дешифратор 8 запрещенной кодовой комбинации , первый 9t и второй Э% дешифраторы информационной кодовой комбинации , элемент И 10 и генератор 11 импульсов управлени , а в состав
со
4
к
коммутатора 5 кодов вход т элементы И 12, 13| - 13 N , элементы ИЛИ Т5{-15м и элемент 16 запрета.
Сущность способа заключаетс  в следующем.
На перелающей стороне формируют запрещенную кодовую комбинацию, запоминают информационную кодовую кобинацию , сравнивают две последовательно пришедшие информационные кодовые комбинации на заданных одноименных позици х соседних циклов, при их равенстве вторую информационную кодовую комбинацию преобразуют в запрещенную кодовую комбинацию, а на приемной стороне фиксируют момент приема запрещенной кодовой комбинации путем определени  моментов приема запрещенной кодовой комбинации и двух информационных кодовых комбинаций, прин тых до И после запрещенной кодовой комбинации на тех же временных позици х на предыдущем и последующем циклах относительно цикла выделени  запрещенной кодовой комбинации.
Система цикловой синхронизации работает следующим образом.
Работа системы основана на использовании избыточности информационного сигнала двух видов: число уровней квантовани  сигнала менее двух и есть возможность из остальных уровней сформировать запрещенную кодовую комбинацию; возможны случаи повторени  сигнала одного уровн  на двух соседних циклах.
Если на передающей стороне определить моменты по влени  одинаковых величин сигнала на соседних отсчетах то достаточно передать величину только первого отсчета, а второй отсчет преобразовать в запрещенный сигнал (кодовую комбинацию) по этому сигналу в сочетании с разрешенными, причем величину предыдущего отсчета- записать в пам ть и оставить это значение до момента прихода запрещенной кодовой комбинации, исключив тем самым потерю информации.
На информационные входы регистра 1 сдвига через блок 3 элементов И по дают информационные сигналы каналов, последовательность подключени  ,которых определ ют последователь- ностью импульсов перезаписи кода, поступающей на управл ющие входы блока 3 элементов И с выходов гене0
5
0
5
0
5
0
5
0
5
ратора 2. Исключением  вл етс  импульс перезаписи кода канала, используемого дл  передачи синхронизации . Этот импульс подают на управл ющий вход коммутатора 5, с помощью которого производ т запись в первые  чейки регистра 1 сдвига через коммутатор 5 либо информационного сигнала (при 1 на другом управл ющем входе), либо запрещенной кодовой комбинации (при О на другом управл ющем входе).
Если комбинации выбранного канала и снимаема  с последних  чеек регистра 1 сдвига различны, то на выходе блока 6 сравнени , устанавливаетс  1, позвол юща  переписать входную кодовую комбинацию через коммутатор 5 в первые  чейки регистра 1 сдвига. Через цикл эта комбинаци  записываетс  в последние  чейки регистра 1 сдвига. Если в это врем  на входе на передающей стороне по вл етс  така  же комбинаци , то при равенстве комбинаций на выходе блока 6 сравнени  кодов по вл етс  О, который переключает выходы коммутатора 5 на запрещенную комбинацию, снимаемую с формировател  k, котора  вписываетс  в первые  чейки регистра 1 сдвига.
Через цикл запрещенна  комбинаци  по вл етс  на последних  чейках регистра 1 сдвига. Так как на первые входы блока 6 сравнени  всегда поступает разрешенна  комбинаци , то на его выходе по вл етс  1, котора  коммутирует на вход регистра 1 сдвига информационную комбинацию независимо от того, одинакова она с предыдущей или нет. Если через цикл по вл етс  следующа  комбинаци , отлична  от предыдущей, то она вписываетс  в регистр 1 сдвига, если она одинакова с ней, то вновь вписываетс  запрещенна  комбинаци . Таким образом на входе регистра 1 сдвига по вл етс  запрещенна  комбинаци  только если величина отсчета повтор етс , но по вление двух запрещенных комбинаций подр д исключено, т.е. до и после запрещенной комбинации должны быть об зательно любые разрешенные.
На приемной стороне необходимо опознать момент по влени  запрещенной кодовой комбинации. С этой целью в регистре 7 сдвига запоминают три комбинации , прошедшие последовательно через цикл.
51
Все три комбинации подают на вхолы дешифраторов 8, 9 и 9, которые определ ют момент прихода разрешенных и запрещенной комбинаций. Если на входах дешифраторов Я и 9Ј по вл ютс  разрешенные комбинации, а на входе
дешифратора 8 - запрещенна , то на их выходах возникают 1, которые вызывают 1 на выходе элемента 10, слу- жащие импульсом фазировани . Таким об;разом , циклова  синхронизаци  производитс  без потерь информации.
Ф о р мула изобретен и  
1.Способ цикловой синхронизации, при котором на передающей стороне запоминают информационные кодовые комбинации на п циклах, сравнивают информационные кодовые комбинации на одноименных временных позици х соседних циклов и преобразуют одну из сравниваемых информационных кодовых комбинаций, а на приемной стороне сравнивают информационные кодовые ком бинации на трех соседних циклах и обнаруживают синхросигнал,, о т л и ч а ю щи и с   тем, что, с целью повышени  помехоустойчивости, на передающей стороне при сравнений инфор- мационных кодовых комбинаций обнаруживают на двух соседних циклах одинаковые информационные кодовые комбинации , одну из которых на четном цикле преобразуют в запрещенную кодо- вую комбинацию, а на приемной стороне при сравнении информационных кодовых комбинаций на одноименных позици х трех соседних циклов выдел ют запрещенную кодовую комбинацию и выдел ют синхросигнал в случае выделени  информационных кодовых комбинаций на предыдущем и последующем циклах : относительно цикла выделени  запре- . щенной кодовой комбинации.
2.Система цикловой синхронизации, содержаща  на передающей стороне регистр сдвига, к тактовому входу которого подключен соответствующий выход генератора импульсов управлени , а также формирователь запрещенной ,коЬ2b
довой комбинации, а на приемной стороне регистр сдвига и дешифраторы запрещенной кодовой комбинации и информационных кодовых комбинаций, выходы которых соединены с соответствующими входами элемента И, отличающа с  тем, что на передающей стороне введены последовательно соединенные блок сравнени  кодов и коммутатор кодов, а также блок элементов И, при этом выход им-1 пульсов перезаписи кода генератора импульсов управлени  подключен к другому управл ющему входу коммутатора кодов, к первым сигнальным входам которого подключены соответствующие выходы формировател  запрещенной кодовой комбинации, дополнительные выходы импульсов перезаписи кода генератора импульсов управлени  подключены к управл ющим входам блока элементов И, выходы которого подклю- чены к соответствующим и входам (2N+n)-разр дного регистра сдвига, выходы последних N разр дов которого подключены к первым входам блока сравнени  кодов, к вторым входам которого подключены вторые сигнальные входы коммутатора кодов, выходы которого подключены к входам первых N разр дов (2Ы+п)-разр дного регистра сдвига, причем вторые сигнальные .входы коммутатора кодов и сигнальные входы блока элементов И  вл ютс  соответственно входами информационных кодовых комбинаций системы, а на приемной стороне введен генератор импульсов управлени , тактовый выход которого подключен к соответствующему входу (2n+3N)-разр дного регистра сдвига, выходы групп из N разр дов которого подключены соответственно к входам первого.дешифратора информационной кодовой комбинации, дешифратора запрещенной кодовой комбинации и второго дешифратора информационной кодовой комбинации, а выход элемента И подключен к входу фазировани  генератора импульсов управлени .
%ее/с
t i
i N  чеек
Выход
KZI
1...
информационные 8ходы системы
Que.1

Claims (2)

  1. Ф о р мула изобретен и я
    1. Способ цикловой синхронизации, при котором на передающей стороне запоминают информационные кодовые комбинации на и циклах, сравнивают информационные кодовые комбинации на 20 одноименных временных позициях соседних циклов и преобразуют одну из сравниваемых информационных кодовых комбинаций, а на приемной стороне сравнивают информационные кодовые ком-25 бинации на трех соседних циклах и обнаруживают синхросигнал,, о т л и - ч а ю щи й с я тем, что, с целью повышения помехоустойчивости, на передающей стороже при сравнений инфор- 10 мационных кодовых комбинаций обнаруживают на двух соседних циклах одинаковые информационные кодовые комбинации, одну из которых на четном цикле преобразуют в запрещенную кодо- 35 вую комбинацию, а на приемной стороне при сравнении информационных кодовых комбинаций на одноименных позициях трех соседних циклов выделяют запрещенную кодовую комбинацию и выделяют до синхросигнал в случае выделения информационных кодовых комбинаций на предыдущем и последующем циклах относительно цикла выделения запре- . ценной кодовой комбинации. 45
  2. 2. Система цикловой синхронизации, содержащая на передающей стороне регистр сдвига, к тактовому входу' которого подключен соответствующий выход генератора импульсов управления, а 1 59 также формирователь запрещенной ,ко-
    342 довой комбинации, а на приемной стороне регистр сдвига и дешифраторы запрещенной кодовой комбинации и информационных кодовых комбинаций, выходы которых соединены с соответствующими входами элемента И, отличающаяся тем, что на передающей стороне введены последовательно соединенные блок сравнения кодов и коммутатор кодов, а также блок элементов И, при этом выход им-1 пульсов перезаписи кода генератора импульсов управления подключен к другому управляющему входу коммутатора кодов, к первым сигнальным входам которого подключены соответствующие выходы формирователя запрещенной кодовой комбинации, дополнительные выходы импульсов перезаписи кода генератора импульсов управления подключены к управляющим входам блока элементов И, выходы которого подклю- чены к соответствующим η входам (2Ν+η)-разрядного регистра сдвига, выходы последних N разрядов которого подключены к первым входам блока сравнения кодов, к вторым входам которого подключены вторые сигнальные входы коммутатора кодов, выходы которого подключены к входам первых N разрядов (2Н+п)-разрядного регистра сдвига, причем вторые сигнальные входы коммутатора кодов и сигнальные входы блока элементов И являются соответственно входами информационных кодовых комбинаций системы, а на приемной стороне введен генератор импульсов управления, тактовый выход которого подключен к соответствующему входу (2η+3Ν)-разрядного регистра сдвига, выходы групп из N разрядов которого подключены соответственно к входам первого.дешифратора информационной кодовой комбинации, дешифратора запрещенной кодовой комбинации и второго дешифратора информационной кодовой комбинации, а выход элемента И подключен к входу фазирования генератора импульсов управления.
    • ·· информационные Входы системы йыход „ запрещенной ч-Ч1%,3 комбинаиаи
SU874179585A 1987-01-12 1987-01-12 Способ цикловой синхронизации и система дл его осуществлени SU1711342A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874179585A SU1711342A1 (ru) 1987-01-12 1987-01-12 Способ цикловой синхронизации и система дл его осуществлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874179585A SU1711342A1 (ru) 1987-01-12 1987-01-12 Способ цикловой синхронизации и система дл его осуществлени

Publications (1)

Publication Number Publication Date
SU1711342A1 true SU1711342A1 (ru) 1992-02-07

Family

ID=21279744

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874179585A SU1711342A1 (ru) 1987-01-12 1987-01-12 Способ цикловой синхронизации и система дл его осуществлени

Country Status (1)

Country Link
SU (1) SU1711342A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР , кл. Н 04 г 7/08, 198ТГ *

Similar Documents

Publication Publication Date Title
US3453597A (en) Multi-station digital communication system with each station address of specific length and combination of bits
SU1711342A1 (ru) Способ цикловой синхронизации и система дл его осуществлени
SU987836A1 (ru) Устройство цикловой синхронизации
SU855714A1 (ru) Коммутатор каналов дл телеметрической системы
SU1305747A1 (ru) Устройство приема информации с временным разделением каналов
SU1529461A1 (ru) Устройство дл индикации экстремального значени последовательности цифровых величин
SU1790035A1 (ru) Mhoгokahaльhaя цифpobaя cиctema cbязи
JPH0255434A (ja) コードジェネレータ
SU1081637A1 (ru) Устройство дл ввода информации
SU1341727A2 (ru) Устройство цикловой синхронизации
RU2023309C1 (ru) Устройство для приема команд телеуправления
SU1059563A1 (ru) Устройство дл выделени экстремальных чисел
SU1615769A1 (ru) Устройство дл приема информации
SU741451A1 (ru) Устройство декодировани импульсной последовательности
SU1444752A1 (ru) Суммирующее устройство
SU1196934A1 (ru) Устройство дл приема телеметрической информации
SU1173407A1 (ru) Устройство дл выбора экстремального числа
RU2115248C1 (ru) Устройство фазового пуска
SU851442A1 (ru) Многоканальное устройство передачиТЕлЕМЕТРичЕСКиХ дАННыХ C СОКРАщЕНиЕМизбыТОчНОСТи
SU1116547A1 (ru) Устройство дл выделени рекуррентного синхросигнала
SU1508260A1 (ru) Адаптивный коммутатор телеизмерительной системы
SU949832A1 (ru) Устройство цикловой синхронизации
SU1077050A1 (ru) Устройство дл мажоритарного декодировани двоичных кодов
SU873436A1 (ru) Устройство дл приема трехкратно повтор емых команд управлени
SU1424127A1 (ru) Устройство дл определени потери достоверности дискретной информации